CN105871656A - 一种测试装置 - Google Patents

一种测试装置 Download PDF

Info

Publication number
CN105871656A
CN105871656A CN201610180564.7A CN201610180564A CN105871656A CN 105871656 A CN105871656 A CN 105871656A CN 201610180564 A CN201610180564 A CN 201610180564A CN 105871656 A CN105871656 A CN 105871656A
Authority
CN
China
Prior art keywords
stream
submodule
parameter
module
sequence
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201610180564.7A
Other languages
English (en)
Other versions
CN105871656B (zh
Inventor
蔡恒
於建军
高青
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hangzhou H3C Technologies Co Ltd
Original Assignee
Hangzhou H3C Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hangzhou H3C Technologies Co Ltd filed Critical Hangzhou H3C Technologies Co Ltd
Priority to CN201610180564.7A priority Critical patent/CN105871656B/zh
Publication of CN105871656A publication Critical patent/CN105871656A/zh
Application granted granted Critical
Publication of CN105871656B publication Critical patent/CN105871656B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L43/00Arrangements for monitoring or testing data switching networks
    • H04L43/50Testing arrangements

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

本发明提供一种测试装置,包括:参数分发调度模块,用于获得流序列和所述流序列对应的流参数,并将所述流序列和所述流参数依次分配到多个流处理模块;流处理模块,用于根据获取的流序列、流参数生成数据流;流控制模块,用于依次从所述多个流处理模块获取生成的数据流,并按照预设速率发送给传输模块;所述传输模块,用于将从所述流控制模块获取的数据流发送给被测试设备。通过本发明的技术方案,可以满足较高的测试速率,并且多个流处理模块并行产生数据流,降低产生报文的功能模块的带宽要求和时钟频率的要求,具有一定的通用性和可扩展性,使测试设备的应用场景更加广泛。

Description

一种测试装置
技术领域
本发明涉及通信技术领域,尤其涉及一种测试装置。
背景技术
随着网络设备(如路由器、交换机等)的普及,以太网中部署的网络设备越来越多,而网络设备的以太网通信接口(本文中简称为通信接口)支持的接口速率大小,直接影响着网络设备的性能。那么,为了完成测试,测试设备(如流量测试仪)需要向待测试的网络设备(本文中简称为待测试设备)发送预设速率的数据流(每一个数据流由多个预设长度的报文构成),以完成对于待测试设备的测试。
当待测试设备的接口速率提升时,则需要测试设备也能发送出对应速率的数据流。在设计测试设备时,为了提高数据流的速率,一般采用提升时钟频率或者提升构建报文的数据位宽的方式。
但是,时钟频率需要测试设备中的所有功能模块都支持这一时钟频率,并非可以无限制的提升,过度的提升速率会导致高时钟频率的脉冲无法被功能模块识别的问题;而如果提升数据位宽保持时钟频率不变,那么为了满足预设速率,则构成一个报文的时间将会变短,而对于这个报文的计算将难以完成。
发明内容
本发明提供一种测试装置,所述测试装置包括参数分发调度模块、流控制模块、传输模块、多个流处理模块;
所述参数分发调度模块,用于获得流序列和所述流序列对应的流参数,并将所述流序列和所述流参数依次分配到所述多个流处理模块;
所述流处理模块,用于根据获取的流序列、流参数生成数据流;
所述流控制模块,用于依次从所述多个流处理模块获取生成的数据流,并按照预设速率发送给所述传输模块;
所述传输模块,用于将从所述流控制模块获取的数据流发送给被测试设备,以使所述测试设备利用发送的数据流测试所述被测试设备的接口性能。
基于上述技术方案,本发明实施例中,通过设置多个流处理模块分别产生数据流,并通过流序列使多个流处理模块产生的数据流按照预定的顺序发送至待测试设备,从而满足较高的测试速率,并且多个流处理模块并行产生数据流,降低了产生报文的功能模块的带宽要求和时钟频率的要求,具有一定的通用性和可扩展性,使得测试设备的应用场景更加广泛。
附图说明
图1是本发明一种实施方式中的测试装置的结构图;
图2是本发明另一种实施方式中的测试装置的结构图;
图3是本发明另一种实施方式中的测试装置的结构图;
图4是本发明另一种实施方式中的测试装置的结构图;
图5是本发明另一种实施方式中的测试装置的结构图;
图6是本发明另一种实施方式中的测试装置的结构图。
具体实施方式
针对现有技术中存在的问题,本发明实施例中提出一种测试装置,该测试装置可以应用在测试设备(如流量测试仪)上,并用于对被测试设备的接口性能进行测试。其中,被测试设备可以为被测试的网络设备(如路由器、交换机等),接口性能可以包括但不限于:通信接口的接口速率、接口丢包率等。如图1所示,该测试装置可以应用在测试设备的FPGA(Field Programmable GateArray,现场可编程门阵列)上。
为了测试该被测试设备的接口性能,测试设备可以向被测试设备发送第二预设速率的数据流,并基于被测试设备返回的数据流大小,分析出被测试设备的接口性能。例如,为了判断出被测试设备的通信接口是否支持100G接口速率(即数据流转发能力),则以第二预设速率为100G为例,测试设备向被测试设备发送100G大小的数据流,如果获知被测试设备返回的数据流大小为100G,则分析出被测试设备的通信接口支持100G的接口速率,且接口丢包率为0。
以第二预设速率为100G为例进行说明,为了分析出被测试设备的接口性能,测试设备向该被测试设备发送的100G数据流,不是相同类型的数据流,而是类型不断变化的数据流。其原因是:假设100G数据流被分为10000个报文,如果向被测试设备发送相同类型的10000个报文,所有报文的IP地址和MAC(Media Access Control,介质访问控制)地址等信息均相同,这样被测试设备会采用相同方式直接处理每个报文,无法充分发挥被测试设备的性能,也就导致测试设备无法精确分析出被测试设备的接口性能。如果向被测试设备发送不同类型的10000个报文,所有报文的IP地址和/或MAC地址等信息不同,这样被测试设备会采用不同方式分别处理不同的报文,可以充分发挥被测试设备的性能,也就使得测试设备能够精确分析出被测试设备的接口性能。
为了精确分析出被测试设备的接口性能,测试设备会生成不同类型的数据流,而为了生成不同类型的数据流,则可以配置流序列信息、可变参数初始化信息、固定参数等。其中,流序列信息表示类型,如流序列1表示IP地址发生变化的类型,流序列2表示MAC地址发生变化的类型,流序列3表示IP地址和MAC地址同时发生变化的类型。此外,流序列信息还可以包括每种流序列的数量,如流序列1的数量为100,流序列8的数量为90,流序列3的数量为80。可变参数初始化信息是指与流序列信息对应的可变参数,如针对流序列1,可变参数初始化信息可以为IP地址初始值和IP地址变化范围,如IP地址初始值是192.168.0.0,IP地址变化范围是IP地址加1;针对流序列2,可变参数初始化信息可以为MAC地址初始值和MAC地址变化范围,如MAC地址初始值是08:00:20:0A:8C:6D,MAC地址变化范围是MAC地址加1;针对流序列3,可变参数初始化信息可以为IP地址初始值和IP地址变化范围,以及MAC地址初始值和MAC地址变化范围。固定参数是指与流序列信息对应的固定参数,如针对流序列1,固定参数可以为报文内容、不会发生变化的参数(如MAC地址、协议类型等);针对流序列2,固定参数可以为报文内容、不会发生变化的参数(如IP地址、协议类型等);针对流序列3,固定参数可以为报文内容、不会发生变化的参数(如协议类型等)。不同的流序列对应的报文内容可相同,也可不同。
如图1所示,将流序列信息、可变参数初始化信息、固定参数等作为初始化参数,则根据用户的测试需要,可以在PC(Personal Computer,个人计算机)上配置初始化参数,PC可以通过网口将该初始化参数发送给测试设备的CPU(Central Processing Unit,中央处理器),CPU可以通过PCIE(PeripheralComponent Interface Express,总线和接口标准)接口将该初始化参数发送给测试设备的FPGA。或者,还可以直接在FPGA中预先存储该初始化参数。
之后,FPGA可以根据该初始化参数生成不同类型的数据流,并通过光纤将不同类型的数据流发送给被测试设备。在被测试设备上,对不同类型的数据流进行不同的处理,并通过通信接口将数据流返回给测试设备。测试设备可以基于被测试设备返回的数据流大小,分析出被测试设备的接口性能。
本发明实施例中,针对FPGA根据初始化参数生成不同类型的数据流,并通过光纤将不同类型的数据流发送给被测试设备的过程进行详细说明。
如图2所示,为本发明实施例中提出的测试装置的结构示意图,该测试装置可应用在测试设备的FPGA上。其中,该测试装置可以包括参数分发调度模块、流控制模块、传输模块、多个流处理模块。
在实际应用中,流处理模块的数量可以根据实际经验进行任意选择,为了方便描述,在图2以及后续各图中,以8个流处理模块为例进行说明,但是流处理模块的数量并不限于此。
在本发明实施例的可选实施方式中,参数分发调度模块,用于获得流序列和该流序列对应的流参数,并将该流序列和该流参数依次分配到多个流处理模块。流处理模块,用于根据获取的流序列、流参数生成数据流。流控制模块,用于依次从多个流处理模块获取生成的数据流,并按照预设速率发送给传输模块。传输模块,用于将从流控制模块获取的数据流发送给被测试设备,以使测试设备利用发送的数据流测试被测试设备的接口性能。
流参数可以包括可变参数和固定参数,如图3所示,该参数分发调度模块可以包括参数存储子模块、流序列生成子模块、参数预计算子模块和调度子模块。其中,参数存储子模块,用于存储流序列信息、可变参数初始化信息和固定参数;流序列生成子模块,用于根据从参数存储子模块中获得的流序列信息,生成流序列;参数预计算子模块,用于根据从参数存储子模块中获得的可变参数初始化信息,生成接收到的流序列对应的可变参数;调度子模块,用于获取流序列和与该流序列对应的可变参数,并将获得的可变参数发送给流处理模块。
本发明实施例中,如图4所示,针对每个流处理模块,该流处理模块包括流生成子模块,参数缓存子模块和报文缓存子模块。在图4中,以包括8个流处理模块为例,流生成子模块1对应于参数缓存子模块1和报文缓存子模块1,流生成子模块2对应于参数缓存子模块2和报文缓存子模块2,以此类推,流生成子模块8对应于参数缓存子模块8和报文缓存子模块8。
其中,参数缓存子模块,用于存储参数分发调度模块发送的流序列和可变参数。流生成子模块,用于根据从参数缓存子模块中读取的流序列和可变参数以及从参数存储子模块中读取的固定参数生成数据流。报文缓存子模块,用于存储生成的数据流,以使流控制模块从报文缓存子模块中获取到生成的数据流。
针对在参数存储子模块存储流序列信息、可变参数初始化信息和固定参数的过程,参数存储子模块可以是一个与FPGA直接连接的存储装置(如闪存等),且该存储装置内存储有序列信息、可变参数初始化信息和固定参数等信息。或者,如图3所示,该参数分发调度模块还可以包括:PCIE控制子模块,该PCIE控制子模块通过PCIE总线与CPU连接,且PCIE控制子模块接收CPU通过PCIE总线发送的流序列信息、可变参数初始化信息以及固定参数,并将流序列信息、可变参数初始化信息以及固定参数存储到参数存储子模块中,以使参数存储子模块能够存储流序列信息、可变参数初始化信息、固定参数。
其中,针对PCIE控制子模块接收流序列信息、可变参数初始化信息和固定参数,并将其存储到参数存储子模块的过程,由于PCIE控制子模块通过PCIE总线与测试设备的CPU通信,因此,CPU可以直接将流序列信息、可变参数初始化信息和固定参数发送给PCIE控制子模块。由于PCIE控制子模块通过PCIE总线与CPU进行通信,并可以通过Avalon-MM(Avalon Memory Mapped,Avalon存储器映射)总线与参数存储子模块进行通信,因此,PCIE控制子模块还可以将基于PCIE总线的流序列信息、可变参数初始化信息和固定参数,转换为基于Avalon-MM总线的流序列信息、可变参数初始化信息和固定参数,并将转换后的流序列信息、可变参数初始化信息和固定参数存储到参数存储子模块。
在实际应用中,PCIE控制子模块的输入时钟频率可以为100MHz,且PCIE控制子模块内部有锁相环单元,该锁相环单元用于将时钟频率转换为125MHz。其中,PCIE控制子模块可以是PCIE控制器,锁相环单元可以是锁相环电路。
其中,针对参数存储子模块存储流序列信息、可变参数初始化信息、固定参数的过程,参数存储子模块可以为一块用于存储信息的区域,如可以为控制状态寄存器、数据寄存器、或者DPRAM(Dual Ported Random Access Memory,双端口随机存取存储器)等,且参数存储子模块挂接在Avalon-MM总线上。
其中,流序列生成子模块还可以将生成的流序列发送给参数预计算子模块和调度子模块。参数预计算子模块还可以将生成的可变参数发送给调度子模块。调度子模块可以获取流序列和与该流序列对应的可变参数。
其中,流序列生成子模块在将生成的流序列发送给调度子模块的过程中,可以直接将生成的流序列存储在流序列生成子模块对应的第一缓存区,以使调度子模块从该第一缓存区中获得流序列。参数预计算子模块在将生成的可变参数发送给调度子模块的过程中,可以直接将生成的可变参数存储在参数预计算子模块对应的第二缓存区,以使调度子模块从第二缓存区中获得可变参数。
其中,针对流序列生成子模块生成流序列的过程,流序列生成子模块可以从参数存储子模块中获得流序列信息,如流序列1以及对应的数量100、流序列2以及对应的数量90、流序列3以及对应的数量80等,基于这些流序列信息,流序列生成子模块生成的流序列可以为:123123123,…,在第80个123之后,流序列可以为:1212,…,在第10个12之后,流序列可以为1111111111。
其中,针对流序列生成子模块生成流序列,并将生成的流序列存储在流序列生成子模块对应的第一缓存区的过程,流序列生成子模块判断第一缓存区是否已经存满;如果否,则继续生成流序列,并将生成的流序列存储在流序列生成子模块对应的第一缓存区;如果是,则停止生成流序列。例如,当第一缓存区能够存储的流序列的深度是200时,在生成200个流序列(如上述的1、2等数值,各表示一个流序列)之前,第一缓存区没有存满,继续生成流序列,在生成200个流序列时,第一缓存区已经存满,停止生成流序列。
其中,针对参数预计算子模块生成可变参数的过程,参数预计算子模块可以从参数存储子模块中获得可变参数初始化信息,如针对流序列1的IP地址初始值1和IP地址变化范围,针对流序列2的MAC地址初始值1和MAC地址变化范围,针对流序列3的IP地址初始值1和IP地址变化范围,MAC地址初始值1和MAC地址变化范围。基于这些可变参数初始化信息,参数预计算子模块在依次接收到来自流序列生成子模块的123123123…时,生成的可变参数依次为IP地址初始值1(对应流序列1)、MAC地址初始值1(对应流序列2)、IP地址初始值1+MAC地址初始值1(对应流序列3),IP地址初始值2、MAC地址初始值2、IP地址初始值2+MAC地址初始值2,…,以此类推。
其中,针对参数预计算子模块生成可变参数,并将生成的可变参数存储在参数预计算子模块对应的第二缓存区的过程,先判断第二缓存区是否已经存满;如果否,则继续生成可变参数,并将生成的可变参数存储在参数预计算子模块对应的第二缓存区;如果是,则停止生成可变参数。例如,当第二缓存区能够存储的可变参数的深度是200时,在生成200个可变参数(如IP地址初始值1表示一个可变参数)之前,第二缓存区没有存满,继续生成可变参数,在生成200个可变参数时,第二缓存区已经存满,停止生成可变参数。
在一种可行的实施方式中,可以设置第一缓存区中能够存储的流序列的深度与第二缓存区中能够存储的可变参数的深度相同。由于参数预计算子模块会基于来自流序列生成子模块的流序列生成可变参数,即流序列生成子模块每生成一个流序列,则参数预计算子模块就会生成一个该流序列对应的可变参数。基于此,当第一缓存区中已经存满流序列时,则第二缓存区中也已经存满可变参数;当第一缓存区中未存满流序列时,则第二缓存区中也未存满可变参数。
这样,参数预计算子模块可以不再执行判断第二缓存区是否已经存满的过程,参数预计算子模块每接收到一个流序列,就生成一个该流序列对应的可变参数时,此时也可以保证第二缓存区存满后,不再写入新的可变参数。
本发明实施例中,调度子模块,在获取流序列和与该流序列对应的可变参数,并将获得的可变参数发送给流处理模块的过程中,具体用于获取流序列和与该流序列对应的可变参数;判断每个流处理模块中的报文缓存子模块是否为空;如果是,则将连续的N个流序列和N个流序列对应的N个可变参数分发到该报文缓存子模块所对应的参数缓存子模块中。其中,N个流序列对应的数据流长度总和不超过该报文缓存子模块的容量。
其中,在FPGA启动测试过程时,所有报文缓存子模块均为空,调度子模块将流序列和可变参数依次分发给8个参数缓存子模块。在后续过程中,在向参数缓存子模块写入流序列和可变参数之前,先判断该参数缓存子模块对应的报文缓存子模块是否为空,如果否,则不向该参数缓存子模块中写入流序列和可变参数,如果是,则向该参数缓存子模块中写入流序列和可变参数。
在报文缓存子模块为空时才向参数缓存子模块中写入流序列和可变参数的原因是:如果报文缓存子模块不为空,当前正在读取该报文缓存子模块中的数据流,此时继续向该报文缓存子模块对应的参数缓存子模块写入流序列和可变参数时,则流生成子模块会继续生成数据流,并将生成的数据流存储到该报文缓存子模块,这样,就从该报文缓存子模块中读取了流序列靠后的数据流,而没有去读取其它报文缓存子模块中的流序列靠前的数据流,从而导致最终发送的数据流未按照流序列顺序进行发送。
在一个例子中,针对报文缓存子模块1至报文缓存子模块8,假设N为10,则从第一个流序列开始,调度子模块将连续的10个流序列和这10个流序列对应的10个可变参数分发到参数缓存子模块1。在剩下的所有流序列和可变参数中,依然从第一个流序列开始,参数分发调度模块将连续的10个流序列和这10个流序列对应的10个可变参数分发到参数缓存子模块2。以此类推。
在调度子模块将连续的N个流序列和N个可变参数分发到参数缓存子模块的过程中,为了确定N的取值,固定参数中还可以包括每种类型的流序列对应的数据流长度,调度子模块可以从参数存储子模块中获得每个流序列对应的数据流长度,从而可以保证N个流序列对应的数据流长度总和,不超过报文缓存子模块的容量。
在一种实施方式中,为了确定N的取值,如果存在一个N值,当N+1个流序列对应的数据流长度总和超过报文缓存子模块的容量,N个流序列对应的数据流长度总和不超过报文缓存子模块的容量时,确定这个N值是要使用的N值。
针对流生成子模块生成数据流的过程,由于参数缓存子模块用于缓存流序列和可变参数,因此,当参数缓存子模块内存在流序列和可变参数时,则流生成子模块可以从参数缓存子模块中读取流序列和可变参数,并从参数存储子模块中获得固定参数,并利用流序列、可变参数和固定参数生成数据流。当参数缓存子模块内不存在流序列和可变参数时,则流生成子模块停止生成数据流。
在流生成子模块利用流序列、可变参数和固定参数生成数据流的过程中,当流序列为流序列1,可变参数为IP地址初始值1时,则流生成子模块利用IP地址初始值1和流序列1对应的固定参数(如报文内容、MAC地址、协议类型等)组成数据流。当流序列为流序列1,可变参数为IP地址初始值2时,则流生成子模块利用IP地址初始值2和流序列1对应的固定参数组成数据流。当流序列为流序列2,可变参数为MAC地址初始值1时,则流生成子模块利用MAC地址初始值1和流序列2对应的固定参数组成数据流。
在流生成子模块生成数据流的过程中,流生成子模块生成的是第一预设速率的数据流。在一种可行的实施方式中,第一预设速率、流生成子模块的数量、第二预设速率之间可以存在如下关系:第一预设速率乘以(流生成子模块的数量减去1),大于等于第二预设速率。在通常情况下,第一预设速率和第二预设速率均可以根据实际需要任意选择,例如,第二预设速率可以为100G、110G、120G等,第一预设速率可以为20G、21G、19G、18G等。为了方便描述,以第二预设速率为100G,第一预设速率为20G为例进行说明,流生成子模块的数量可以为6、7、8、9等,在图4中,以流生成子模块的数量为8为例。
当第一预设速率为20G时,则流生成子模块可以为20G速率的流生成子模块,而20G速率的流生成子模块是指:能够同时生成20G速率数据流的流生成子模块,因此,流生成子模块可以生成20G大小的数据流。在一种实施方式中,20G速率的流生成子模块的时钟频率可以为315MHz,总线位宽为64位位宽。其中,总线位宽决定了输入/输出之间一个时钟周期所数据传输的信息量。
但是,传输模块的总线位宽可能与流处理模块的总线位宽不同,此时则需要对产生的数据流进行转换以满足传输模块的数据传输要求。因此,针对流生成子模块将生成的数据流存储到报文缓存子模块的过程,在一种可行的实施方式中,如图5所示,流处理模块还包括设置于流生成子模块和报文缓存子模块之间的接口转换子模块。基于此,由于流生成子模块采用第一总线位宽(如64位位宽),而传输模块采用第二总线位宽(如512位位宽),因此,流生成子模块在根据接收的流序列和可变参数以及从参数存储子模块获取的固定参数生成数据流之后,还用于将第一总线位宽的数据流发送给接口转换子模块,接口转换子模块,用于将第一总线位宽的数据流转换为第二总线位宽的数据流,并将第二总线位宽的数据流存储到报文缓存子模块中。
本发明实施例中,由于数据流存储在报文缓存子模块中,因此,流控制模块依次从多个报文缓存子模块中获取数据流,并按照预设速率发送给传输模块。具体的,流控制模块,具体用于根据第一预设速率从每个报文缓存子模块中读取数据流,并按照第二预设速率发送给传输模块,其中,第二预设速率大于第一预设速率。在一个例子中,第二预设速率可以为100G、110G、120G等,第一预设速率可以为20G、21G、19G、18G等。例如,流控制模块从报文缓存子模块1中读取所有数据流,并将读取的所有数据流发送给传输模块,并且报文缓存子模块1将已经被流控制模块读取的数据流删除。之后,流控制模块从报文缓存子模块2中读取所有数据流,并将读取的所有数据流发送给传输模块,并且报文缓存子模块2将已经被流控制模块读取的数据流删除,以此类推。
其中,在FPGA启动测试过程时,所有报文缓存子模块均为空,流控制模块先等待所有报文缓存子模块中均写入数据流后,才从报文缓存子模块1开始,依次读取每个报文缓存子模块中的所有数据流,并将读取的数据流发送给传输模块。在后续过程中,当遍历到某报文缓存子模块时,如果该报文缓存子模块中存在数据流,则读取该报文缓存子模块的所有数据流,以此类推。在实际应用中,流控制模块在读取报文缓存子模块1的所有数据流后,在读取报文缓存子模块2-报文缓存子模块7的数据流的过程中,流生成子模块1又会生成数据流,将生成的数据流写入到报文缓存子模块1。这样,当流控制模块遍历到报文缓存子模块1时,该报文缓存子模块1中会存在数据流。
针对传输模块将数据流发送给被测试设备的过程,传输模块可以将第二预设速率的数据流发送给被测试设备。假设第二预设速率为100G,则在一种可行的实施方式中,传输模块可以为接口发送电路,且该接口发送电路可以为100G的MAC/PHY逻辑电路。接口发送电路的管理接口为Avalon-MM总线,数据接口为Avalon-ST总线,且接口发送电路与100G光模块直接连接,因此,接口发送电路可以通过光模块发送100G数据流。
本发明实施例中,在一种可行的实施方式中,如图6所示,接口性能的测试装置还可以包括:时钟模块(如时钟锁相环电路),用于将输入的第一时钟频率转换为第二时钟频率,并将第二时钟频率分别提供给参数分发调度模块、流控制模块、每个流处理模块。此外,该接口性能的测试装置还可以直接为传输模块提供有第三时钟频率。
在实际应用中,FPGA的输入时钟频率通常为125MHz(即第一时钟频率),而图6中虚线框内的各功能模块通常工作在315MHz(即第二时钟频率)下,因此,可以在接口性能的测试装置中配置时钟模块,该时钟模块用于将125MHz时钟频率倍频到315MHz时钟频率,并提供给虚线框内的各功能模块,作为虚线框内的各功能模块的输入时钟频率。
在实际应用中,传输模块通常工作在322.265625MHz(即第三时钟频率)下,因此,可以直接为传输模块提供一个322.265625MHz的外部时钟频率。
其中,本发明装置的各个模块可以集成于一体,也可以分离部署。上述模块可以合并为一个模块,也可以进一步拆分成多个子模块。
基于上述技术方案,本发明实施例中,通过设置多个流处理模块分别产生数据流,并通过流序列使多个流处理模块产生的数据流按照预定的顺序发送至待测试设备,从而满足较高的测试速率,并且多个流处理模块并行产生数据流,降低了产生报文的功能模块的带宽要求和时钟频率的要求,具有一定的通用性和可扩展性,使得测试设备的应用场景更加广泛。
本领域技术人员可以理解实施例中的装置中的模块可以按照实施例描述进行分布于实施例的装置中,也可以进行相应变化位于不同于本实施例的一个或多个装置中。上述实施例的模块可以合并为一个模块,也可进一步拆分成多个子模块。上述本发明实施例序号仅仅为了描述,不代表实施例的优劣。
以上公开的仅为本发明的几个具体实施例,但是,本发明并非局限于此,任何本领域的技术人员能思之的变化都应落入本发明的保护范围。

Claims (7)

1.一种测试装置,其特征在于,所述测试装置包括参数分发调度模块、流控制模块、传输模块、多个流处理模块;
所述参数分发调度模块,用于获得流序列和所述流序列对应的流参数,并将所述流序列和所述流参数依次分配到所述多个流处理模块;
所述流处理模块,用于根据获取的流序列、流参数生成数据流;
所述流控制模块,用于依次从所述多个流处理模块获取生成的数据流,并按照预设速率发送给所述传输模块;
所述传输模块,用于将从所述流控制模块获取的数据流发送给被测试设备,以使所述测试设备利用发送的数据流测试所述被测试设备的接口性能。
2.根据权利要求1所述的装置,其特征在于,所述流参数包括可变参数和固定参数,所述参数分发调度模块包括参数存储子模块、流序列生成子模块、参数预计算子模块和调度子模块;
所述参数存储子模块,用于存储流序列信息、可变参数初始化信息和固定参数;
所述流序列生成子模块,用于根据从所述参数存储子模块中获得的流序列信息,生成流序列;
所述参数预计算子模块,用于根据从所述参数存储子模块中获得的可变参数初始化信息,生成接收到的流序列对应的可变参数;
所述调度子模块,用于获取所述流序列和与所述流序列对应的可变参数,并将获得的可变参数发送给所述流处理模块。
3.根据权利要求2所述的装置,其特征在于,所述流处理模块包括流生成子模块、参数缓存子模块和报文缓存子模块;
所述参数缓存子模块,用于存储所述参数分发调度模块发送的流序列和可变参数;
所述流生成子模块,用于根据从所述参数缓存子模块中读取的流序列和可变参数以及从所述参数存储子模块中读取的固定参数生成数据流;
所述报文缓存子模块,用于存储生成的数据流,以使所述流控制模块从所述报文缓存子模块中获取到生成的数据流。
4.根据权利要求3所述的装置,其特征在于,
所述调度子模块,具体用于获取所述流序列和与所述流序列对应的可变参数;判断每个所述流处理模块中的报文缓存子模块是否为空;如果是,则将连续的N个流序列和所述N个流序列对应的N个可变参数分发到所述报文缓存子模块所对应的参数缓存子模块中;
其中,所述N个流序列对应的数据流长度总和不超过所述报文缓存子模块的容量。
5.根据权利要求3所述的装置,其特征在于,所述流生成子模块采用第一总线位宽,所述流处理模块还包括设置于所述流生成子模块和所述报文缓存子模块之间的接口转换子模块;
所述流生成子模块在所述根据接收的流序列和可变参数以及从所述参数存储子模块获取的固定参数生成数据流之后,还用于将所述第一总线位宽的数据流发送给所述接口转换子模块;
所述接口转换子模块,用于将第一总线位宽的数据流转换为第二总线位宽的数据流。
6.根据权利要求3所述的装置,其特征在于,
所述流控制模块,具体用于根据第一预设速率从每个报文缓存子模块中读取数据流,并按照第二预设速率发送给所述传输模块,其中,所述第二预设速率大于所述第一预设速率。
7.根据权利要求1-6任一项所述的装置,其特征在于,所述装置还包括:
时钟模块,用于将输入的第一时钟频率转换为第二时钟频率,将所述第二时钟频率分别提供给所述参数分发调度模块、所述流控制模块、每个流处理模块;
所述装置还为所述传输模块提供第三时钟频率。
CN201610180564.7A 2016-03-25 2016-03-25 一种测试装置 Active CN105871656B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201610180564.7A CN105871656B (zh) 2016-03-25 2016-03-25 一种测试装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610180564.7A CN105871656B (zh) 2016-03-25 2016-03-25 一种测试装置

Publications (2)

Publication Number Publication Date
CN105871656A true CN105871656A (zh) 2016-08-17
CN105871656B CN105871656B (zh) 2020-03-06

Family

ID=56624866

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610180564.7A Active CN105871656B (zh) 2016-03-25 2016-03-25 一种测试装置

Country Status (1)

Country Link
CN (1) CN105871656B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107592250A (zh) * 2017-09-18 2018-01-16 中国航空无线电电子研究所 基于航空fc总线多速率自适应测试设备
CN111385166A (zh) * 2020-02-21 2020-07-07 苏州浪潮智能科技有限公司 一种网络交换机测试方法、装置、设备及存储介质
CN111478825A (zh) * 2020-04-10 2020-07-31 深圳市风云实业有限公司 一种可扩展的网络流量生成和分析方法及系统

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1688134A (zh) * 2005-05-13 2005-10-26 清华大学 10g网络性能测试仪流量生成与发送电路组件
CN1688136A (zh) * 2005-05-20 2005-10-26 清华大学 10g网络性能测试系统并行流调度方法
CN101141320A (zh) * 2007-08-07 2008-03-12 中兴通讯股份有限公司 一种产生网络流量的方法及其装置
US20130077500A1 (en) * 2011-09-22 2013-03-28 Michael Hutchison Parallel Traffic Generator With Priority Flow Control
CN103176068A (zh) * 2011-12-23 2013-06-26 中国人民解放军海军航空仪器计量站 一种基于总线的测试模块
CN203788305U (zh) * 2014-02-12 2014-08-20 明瑞电子(成都)有限公司 以太网流量倍增器
CN104168162A (zh) * 2014-08-20 2014-11-26 电子科技大学 一种软硬件协同实现用于交换机验证测试的流量生成器

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1688134A (zh) * 2005-05-13 2005-10-26 清华大学 10g网络性能测试仪流量生成与发送电路组件
CN1688136A (zh) * 2005-05-20 2005-10-26 清华大学 10g网络性能测试系统并行流调度方法
CN101141320A (zh) * 2007-08-07 2008-03-12 中兴通讯股份有限公司 一种产生网络流量的方法及其装置
US20130077500A1 (en) * 2011-09-22 2013-03-28 Michael Hutchison Parallel Traffic Generator With Priority Flow Control
CN103176068A (zh) * 2011-12-23 2013-06-26 中国人民解放军海军航空仪器计量站 一种基于总线的测试模块
CN203788305U (zh) * 2014-02-12 2014-08-20 明瑞电子(成都)有限公司 以太网流量倍增器
CN104168162A (zh) * 2014-08-20 2014-11-26 电子科技大学 一种软硬件协同实现用于交换机验证测试的流量生成器

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107592250A (zh) * 2017-09-18 2018-01-16 中国航空无线电电子研究所 基于航空fc总线多速率自适应测试设备
CN111385166A (zh) * 2020-02-21 2020-07-07 苏州浪潮智能科技有限公司 一种网络交换机测试方法、装置、设备及存储介质
CN111478825A (zh) * 2020-04-10 2020-07-31 深圳市风云实业有限公司 一种可扩展的网络流量生成和分析方法及系统

Also Published As

Publication number Publication date
CN105871656B (zh) 2020-03-06

Similar Documents

Publication Publication Date Title
US9825887B2 (en) Automatic buffer sizing for optimal network-on-chip design
CN104184617B (zh) 互联设备预加重配置方法、装置、系统及网络设备
US6028847A (en) Multiple stream traffic emulator
US10528682B2 (en) Automatic performance characterization of a network-on-chip (NOC) interconnect
US7151751B2 (en) Traffic generation apparatus suitable for use in communication experiments
CN107360591A (zh) 一种上报缓存状态报告的方法和设备
CN105871656A (zh) 一种测试装置
CN101026556B (zh) 一种支持服务质量的仲裁方法及装置
CN105450536A (zh) 一种数据分发的方法和装置
CN112804124B (zh) 一种针对时间敏感网络设备的测试床及测试方法
CN109753043A (zh) Can总线通信矩阵的测试装置及方法
CN104348551A (zh) 一种光突发传送环网的动态带宽调度方法和装置
CN102347902B (zh) 发送间隔调整方法、装置和网络设备
CN110673021B (zh) 一种基于NoC的边界扫描测试控制方法及控制器接口
CN105610646B (zh) 基于分布式的虚拟网络设备的测试方法、装置及系统
CN109360142B (zh) 一种基于zynq的多通道图形输出控制方法
CN101990229B (zh) 一种rnc的老化测试方法、设备、业务板和接口板
CN104378256B (zh) 基于fpga的性能测试数据流的调度方法和装置
CN103401734B (zh) 高速数据总线的信号质量调试的方法和装置
TWI648958B (zh) 測試方法、測試裝置以及測試系統
CN110209358A (zh) 一种基于FPGA的NVMe设备存储速度提升方法
CN108848040A (zh) 报文发送方法、设备及计算机可读存储介质
CN105207953B (zh) 一种用户流量的生成方法及装置
Cen et al. Real-time performance evaluation of line topology switched ethernet
CN105721215A (zh) 一种基于汇聚过程的网络数据流生成方法与装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
CB02 Change of applicant information
CB02 Change of applicant information

Address after: 310052 Binjiang District Changhe Road, Zhejiang, China, No. 466, No.

Applicant after: Xinhua three Technology Co., Ltd.

Address before: 310052 Binjiang District Changhe Road, Zhejiang, China, No. 466, No.

Applicant before: Huasan Communication Technology Co., Ltd.

GR01 Patent grant
GR01 Patent grant