CN105846701B - 恒流控制电路、恒流驱动电路及恒流控制方法 - Google Patents

恒流控制电路、恒流驱动电路及恒流控制方法 Download PDF

Info

Publication number
CN105846701B
CN105846701B CN201610281950.5A CN201610281950A CN105846701B CN 105846701 B CN105846701 B CN 105846701B CN 201610281950 A CN201610281950 A CN 201610281950A CN 105846701 B CN105846701 B CN 105846701B
Authority
CN
China
Prior art keywords
signal
current
switch
capacitor
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201610281950.5A
Other languages
English (en)
Other versions
CN105846701A (zh
Inventor
谢小高
陈华捷
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hangzhou Silan Microelectronics Co Ltd
Original Assignee
Hangzhou Silan Microelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hangzhou Silan Microelectronics Co Ltd filed Critical Hangzhou Silan Microelectronics Co Ltd
Priority to CN201610281950.5A priority Critical patent/CN105846701B/zh
Publication of CN105846701A publication Critical patent/CN105846701A/zh
Application granted granted Critical
Publication of CN105846701B publication Critical patent/CN105846701B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M7/00Conversion of ac power input into dc power output; Conversion of dc power input into ac power output
    • H02M7/02Conversion of ac power input into dc power output without possibility of reversal
    • H02M7/04Conversion of ac power input into dc power output without possibility of reversal by static converters
    • H02M7/12Conversion of ac power input into dc power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M7/21Conversion of ac power input into dc power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M7/217Conversion of ac power input into dc power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
    • H02M7/219Conversion of ac power input into dc power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only in a bridge configuration
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/08Circuits specially adapted for the generation of control voltages for semiconductor devices incorporated in static converters
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/42Circuits or arrangements for compensating for or adjusting power factor in converters or inverters
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B70/00Technologies for an efficient end-user side electric power management and consumption
    • Y02B70/10Technologies improving the efficiency by using switched-mode power supplies [SMPS], i.e. efficient power electronics conversion e.g. power factor correction or reduction of losses in power supplies or efficient standby modes

Abstract

本申请公开了恒流控制电路、恒流驱动电路及恒流控制方法。所述恒流控制电路包括:电流采样模块,接收主功率电路的电流采样信号,产生反映输出电流大小的正弦半波信号;步进积分补偿网络,所述步进积分补偿网络产生补偿信号;PFC驱动电路,所述PFC驱动电路根据补偿信号以及主功率电路的电流过零检测信号,产生所述主功率电路开关管的驱动信号,其中,所述步进积分补偿网络接收所述正弦半波信号,对所述正弦半波信号进行累加,并且在所述正弦半波信号的谷底或者所述电流采样信号的谷底进行复位,从而获得一个周期性的累加信号,以及将所述累加信号与基准电压相比较,从而产生所述补偿信号。该恒流控制电路采用步进积分控制来减小补偿网络的积分电容。

Description

恒流控制电路、恒流驱动电路及恒流控制方法
技术领域
本发明涉及电源技术,更具体地,涉及恒流控制电路、恒流驱动电路及恒流控制方法。
背景技术
在大量的用电设备中存在非线性元件和储能元件,使得输入交流电流波形发生严重畸变,导致电网侧输入功率因数很低。为了满足国际标准IEC61000-3-2的谐波要求,必须在用电设备中加入功率因素校正(PFC)装置。PFC装置实现高功率因素的关键在于控制输入电流跟随输入电压。输入电流对输入电压的跟随越好,则功率因素越高。目前,大多数PFC控制方案为了获得稳定的补偿信号,需要参数较大的滤波或补偿网络。
图1所示为现有技术中的一种采用Buck拓扑的恒流驱动电路。恒流驱动电路包括整流桥B1、输入电容Cin、功率开关管Q1、续流二极管D1、变压器T、输出电容Co、电流采样电阻Rsen、恒流控制电路100。该恒流控制电路100包括滤波器101、误差放大器102和PFC控制电路108。电流采样电阻Ren的作用是将流经电阻Rsen的电流采样信号CS转换成电压信号。该原边电流流经变压器T的原边绕组。由于变压器T的原边电流存在着较大的工频纹波,因此,采用滤波器101将采样到的电流采样信号CS滤波成直流电平信号。对于Buck拓扑而言,流经变压器T的原边电流的平均值与输出电流相等,因此滤波器输出的电压信号与误差放大器102的基准电压进行比较,二者的误差信号经误差放大器102放大之后送到PFC控制电路108。PFC控制电路108的输出信号控制功率开关管Q1的通断,从而实现对输出电流的负反馈闭环控制,实现了输出电流恒流。
然而,如图1所示的恒流驱动电路的缺点是滤波器101和补偿网络103中分别采用大电容值的电容,分别作为滤波器电容和补偿网络积分电容。滤波器101和补偿网络103中的电容不能集成在芯片中,只能作为外围元件,从而增加了电路的复杂性,增大了设计成本。而且,由于补偿网络电容作为控制芯片的外围元件,电路的可靠性等性能也相应容易受到潮湿环境的影响。
发明内容
本发明所要解决的技术问题是提供一种新型的恒流控制电路、恒流驱动电路及恒流控制方法,以克服现有高功率因数恒流控制方案中普遍存在的滤波器及补偿网络参数大的不足。
根据本发明的一方面,提供一种恒流控制电路,包括:电流采样模块,所述电流采样模块接收主功率电路的电流采样信号,产生反映输出电流大小的正弦半波信号;步进积分补偿网络,所述步进积分补偿网络与所述电流采样模块连接,并且产生补偿信号;PFC驱动电路,所述PFC驱动电路与所述步进积分补偿网络连接,并且根据所述补偿信号以及所述主功率电路的电流过零检测信号,产生所述主功率电路开关管的驱动信号,其中,所述步进积分补偿网络接收所述正弦半波信号,对所述正弦半波信号进行累加,并且在所述正弦半波信号的谷底或者所述电流采样信号的谷底进行复位,从而获得一个周期性的累加信号,以及将所述累加信号与基准电压相比较,从而产生所述补偿信号。
优选地,所述电流采样模块为低通滤波器,用于对所述主功率电路的电流采样信号进行滤波。
优选地,所述电流采样模块包括第一电阻和第一电容,所述第一电阻的第一端接收所述电流采样信号,所述第一电阻的第二端连接所述第一电容的第一端,所述第一电容的第二端接地,所述第一电容的第一端提供所述正弦半波信号,所述正弦半波信号为电流平均值包络。
优选地,所述电流采样模块为峰值电流采样电路,用于获得所述主功率电路的电流的峰值。
优选地,所述电流采样模块包括第一电阻、第一电容和第一开关,所述第一电阻的第一端接收所述电流采样信号,所述第一电阻的第二端连接所述第一开关的第一端,所述第一电容的第一端连接所述第一开关的第二端,所述第一电容的第二端接地,所述第一电容的第一端提供所述正弦半波信号,其中,所述第一开关在所述电流采样信号的峰值附近导通,从而获得电流峰值包络。
优选地,所述电流采样模块为输出电流估计电路,用于获得反映输出电流大小的正弦半波信号。
优选地,所述电流采样模块包括第一开关、第二开关、第三开关、第一电容、第二电容、第一电阻、运放和反相器。所述第一开关的第一端接收所述电流采样信号,所述第一开关的第二端连接到所述第一电容的第一端,所述第一电容C1的第二端接地,所述第一电容的第一端连接所述第二开关的第一端,所述第二开关的第二端连接所述第三开关的第一端和所述运放的正输入端,所述第三开关的第二端接地,所述运放的负输入端和其输出端相连,所述运放的输出端连接所述第一电阻的第一端,所述第一电阻的第二端接所述第二电容的第一端,所述第二电容的第二端接地,所述第二电容的第一端提供正弦半波信号Vs。其中,所述第一开关和所述第三开关的控制信号与所述主功率开关管的驱动信号相同,所述第二开关的控制信号由所述主功率开关管的驱动信号经所述反相器得到。
优选地,所述步进积分补偿网络包括:累加信号发生模块,所述累加信号发生模块产生固定频率、固定占空比的累加控制信号;谷底检测模块,所述谷底检测模块接收所述正弦半波信号,并且判断所述正弦半波信号或者所述电流采样信号是否处于谷底,所述谷底检测模块顺序产生累加输出采样信号、累加复位信号及周期积分信号;累加模块,所述累加模块与所述累加信号发生模块和所述谷底检测模块连接,并且接收所述正弦半波信号、所述累加控制信号和所述累加复位信号,在所述累加控制信号的控制下,所述累加模块对所述正弦半波信号进行累加以获得所述累加信号,以及在所述累加复位信号的控制下周期性地对所述累加信号进行复位;累加输出采样模块,所述累加输出采样模块与所述谷底检测模块和所述累加模块连接,并且接收所述累加信号和所述累加输出采样信号,在所述累加输出采样信号的控制下,周期性地采样并保存所述累加信号的峰值;误差放大模块,所述误差放大模块与所述累加输出采样模块连接,并且对所述累加输出采样模块的输出信号与所述误差放大模块内部设定的基准电压进行比较,以及转换成为放大的电流信号;周期积分模块,所述周期积分模块与所述误差放大模块和所述谷底检测模块连接,并且接收所述电流信号,在所述周期积分信号的控制下,对所述误差放大模块的输出信号进行积分,产生所述补偿信号。
优选地,所述谷底检测模块包括:第一基准电压源,所述第一基准电压源产生第一基准电压;第五比例跟随电路,所述第五比例跟随电路的第一端接收所述正弦半波信号;第一比较器,所述第一比较器的反相输入端连接所述第五比例跟随电路的第二端,同相输入端连接所述第一基准电压源;以及信号发生电路,所述信号发生电路的第一端连接所述第一比较器的输出端,第二端连接所述累加输出采样模块,第三端连接所述累加模块,第四端连接所述周期积分模块,其中,当所述信号发生电路检测到所述第一比较器的输出信号的上升沿时,确定所述正弦半波信号处于谷底,所述信号发生电路在延迟预定延时时间之后,依次产生所述累加输出采样信号、所述累加复位信号及所述积分周期信号,并且分别在所述信号发生电路的第二至第四端提供所述累加输出采样信号、所述累加复位信号及所述积分周期信号。
优选地,所述累加模块包括:第二至第五电阻;第三至第六开关;第二和第三电容;第一至第三比例跟随电路;以及运算放大器,其中,所述第一比例跟随电路的第一端接收所述正弦半波信号,第二端连接所述第二电阻的第一端;所述运算放大器的同相输入端连接所述第二电阻的第二端,反相输入端连接所述第三电阻的第一端,所述第三电阻的第二端接地,所述第四电阻的第一端连接所述运算放大器的反相输入端,所述第四电阻的第二端连接所述运算放大器的输出端,所述第三开关的第一端连接所述运算放大器的输出端,所述第三开关的第二端连接第二电容的第一端,所述第二电容的第二端接地,所述第五开关与第二电容并联,用于清零第二电容的电荷,所述第二比例跟随电路的第一端连接第三电容的第一端,第二比例跟随电路的第二端连接第五电阻的第一端,第五电阻的第二端连接所述运算放大器的同相输入端,所述第三比例跟随电路的第一端连接所述第二电容的第一端,所述第三比例跟随电路的第二端连接第四开关的第一端,第三电容的第一端连接第四开关的第二端,第三电容的第二端接地,第六开关与第三电容并联,用于清零第三电容的电荷,其中,在所述累加控制信号的控制下,所述第三开关和所述第四开关互补导通,在所述累加复位信号的控制下,所述第五开关和所述第六开关在每半个工频周期将第二电容和第三电容上的电荷清零。
优选地,所述累加输出采样模块包括:第四比例跟随电路;第八开关;以及第四电容,其中,所述第四比例跟随电路的第一端连接到所述累加模块的输出端,所述第四比例跟随电路的第二端连接到所述第八开关的第一端,所述第四电容的第一端连接到所述第八开关的第二端,所述第四电容的第二端接地,其中,所述第八开关在所述累加输出采样信号的控制下,每半个工频周期导通一次,从而在所述第四电容上获取所述累加模块输出的每半个工频周期的累加值,作为所述累加信号。
优选地,所述误差放大模块包括:跨导运算放大器;以及第二基准电压源,所述第二基准电压源产生第二基准电压,其中,所述跨导运算放大器的反相输入端连接所述累加输出采样模块的输出端,以接收所述累加信号,所述跨导运算放大器的同相输入端连接第二基准电压源,以接收所述第二基准电压,所述跨导运算放大器的正极流出或者流入与所述累加信号相应大小的电流,作为所述放大的电流信号,所述跨导运算放大器的负极接地。
优选地,所述周期积分模块包括:第七开关;以及第五电容,其中,所述第七开关的第一端连接所述误差放大模块的输出端,以接收所述电流信号,所述第七开关的第二端连接第五电容的第一端,所述第五电容的第二端接地,其中,所述第七开关在所述积分周期信号的控制下,导通与所述积分周期信号相对应的预定时间,从而在所述第五电容上获得所述补偿信号。
优选地,所述PFC驱动电路包括:电流过零检测电路;RS触发器;锯齿波发生电路;以及第二比较器,其中,所述电流过零检测电路包括:第六电阻,所述第六电阻的第一端连接至主功率电路以接收过零检测信号;第七电阻,所述第七电阻的第一端连接所述第六电阻的第二端,所述第七电阻的第二端接地;以及第三比较器,所述第三比较器的负输入端连接所述第六电阻的第二端,所述第三比较器的正输入端接收第三基准电压源,所述第三比较器的输出端连接所述RS触发器的置位端,其中,所述锯齿波发生电路包括:第一电流源;第六电容;第九开关;以及第一反相器,其中,所述第一反相器的输入端接收所述驱动信号,所述第一反相器的输出端连接所述第九开关的控制端,所述第六电容的第一端接所述第二比较器的正输入端,所述第六电容的第二端接地,所述第二比较器的负输入端接收所述补偿信号,其中,在当所述驱动信号为低电平期间,所述第九开关导通,所述第六电容的两端电压保持为零;在所述驱动信号为高电平期间,所述第九开断开,所述恒流源给所述第六电容充电,所述第六电容的第一端电平线性增加,在所述驱动信号的多个周期中,所述第六电容两端的电压信号为一锯齿波信号,并且,当所述锯齿波信号的峰值等于补偿信号的电平时,所述第二比较器的输出电平从低电平翻转为高电平,所述第二比较器的输出端连接RS触发器的复位端R。
优选地,所述RS触发器的输出信号Q作为所述驱动信号。
优选地,所述PFC驱动电路还包括峰值采样信号发生电路,所述峰值采样信号发生电路包括:延时模块;第二反相器;与门;以及或门,其中,所述RS触发器的输出信号Q连接所述延时模块的输入端、所述第二反相器的输入端和所述或门的第一输入端,所述或门的第二输入端接所述延时模块的输出端,所述或门的输出信号作为所述驱动信号,所述延时模块的输出端连接所述与门的第一输入端,所述第二反相器的输出端连接所述与门的第二输入端,所述与门的输出信号作为控制信号,用于控制所述电流采样模块进行峰值电流采样。
优选地,所述主功率电路包括变压器,所述过零检测电路通过对所述变压器的辅助绕组的同名端输出的电压信号的过零点进行检测,判断出变压器原边绕组电流的过零点。
根据本发明的另一方面,提供一种恒流驱动电路,包括:主功率电路;以及上述的恒流控制电路,其中,所述主功率电路包括:功率开关管,所述功率开关管在所述驱动信号的控制下导通或断开;以及变压器,所述变压器的原边绕组与所述功率开关管串联连接,其中,在所述功率开关管的导通期间,外部电源向所述变压器的原边绕组充电,在所述功率开关管的断开期间,所述变压器的原边绕组向负载供电。
优选地,所述主功率电路可以是实地型Buck功率电路、虚地型Buck功率电路、反激式功率电路、Buck-boost型功率电路、Boost型功率电路中的任意一种。
根据本发明的三方面,提供一种恒流控制方法,包括:从主功率电路获得平均值与输出电流成比例关系、频率和相位与主功率电路整流桥的输出信号一致的正弦半波信号;利用固定周期、固定占空比的脉冲信号对正弦半波信号进行累加,并在正弦半波信号的谷底进行复位,从而获得一个周期性的累加信号;在正弦半波信号谷底产生与该正弦半波信号周期频率相同的周期积分信号;对累加信号与设定的基准电压进行比较,二者之间的误差转换成为电流信号;利用周期积分信号去控制电流信号对电容进行积分,获得补偿信号;以及将补偿信号送到PFC驱动电路,产生主功率电路开关管的驱动信号。
根据本发明实施例的恒流控制电路,其中采用步进积分控制来减小补偿网络的积分电容。在优选的实施例中,电流采样模块采用累加方式获得与负载电流成比例的信号,以省略或减小传统恒流控制电路中的电流采样端所需的大滤波器电容。
本发明的有益效果是,在实现高功率因数的基础上,去除或减小了传统高功率因数恒流方案中的电流采样端滤波电路和补偿网络的电容,达到简化电路外围,降低电路成本,提高电路可靠性等效果。
附图说明
通过以下参照附图对本发明实施例的描述,本发明的上述以及其他目的、特征和优点将更为清楚。
图1所示为现有技术中的一种采用Buck拓扑的恒流驱动电路。
图2示出根据本发明第一实施例的恒流驱动电路的示意性电路框图。
图3示出根据本发明第二实施例的恒流驱动电路的示意性电路框图。
图4示出根据本发明第三实施例的恒流驱动电路的示意性电路框图。
图5、图6和图7分别示出在根据本发明实施例的恒流驱动电路中的电流采样模块的不同实例。
图8示出在根据本发明实施例的恒流驱动电路中的步进积分补偿网络的示意性电路框图。
图9示出根据本发明第一实施例的恒流控制电路的示意性电路框图。
图10示出根据本发明第二实施例的恒流控制电路的示意性电路框图。
图11示出根据本发明第二实施例的恒流控制电路的工作波形图。
图12为根据本发明实施例的恒流控制方法流程图。
具体实施方式
以下将参照附图更详细地描述本发明。在各个附图中,相同的元件采用类似的附图标记来表示。为了清楚起见,附图中的各个部分没有按比例绘制。此外,可能未示出某些公知的部分。
图2示出根据本发明第一实施例的恒流驱动电路的示意性电路框图。该恒流驱动电路采用Buck拓扑并且工作于浮地方式,包括整流桥B1、输入电容Cin、功率开关管Q1、续流二极管D1、变压器T、输出电容Co、电流采样电阻Rsen、恒流控制电路200。该恒流控制电路200包括电流采样模块201、步进积分补偿网络210和PFC控制电路208。
进一步而言,整流桥B1的输入端接交流电源Vac,整流桥B1的正输出端连接输入电容Cin的第一端,整流桥B1的负输出端连接输入电容Cin的第二端。功率开关管Q1的第一功率端连接输入电容Cin的第一端,功率开关管Q1的第二功率端连接续流二极管D1的阴极,续流二极管D1的阳极连接输入电容Cin的第二端。电流采样电阻Rsen的第一端连接续流二极管D1的阴极,电流采样电阻Rsen的第二端连接变压器T的原边绕组Wp的异名端,变压器T的原边绕组Wp的异名端接地,变压器T的原边绕组Wp的同名端连接输出电容Co的第一端,电容Co的第二端连接输入电容Cin的第二端,输出电容Co配置为与负载并联。变压器T的辅助绕组的异名端接地。功率开关管Q1的控制端接收控制电路产生的驱动信号Vg。在电流采样电阻Rsen的第一端获得电流采样信号CS。作为一个非限制性的例子,本实施例中的电流采样电阻Rsen包括电流采样电阻Rsen,但是本领域技术人员应当理解,电流采样电阻Rsen也可以采用其他具有电流检测功能的电路结构。
在恒流控制电路200中,电流采样模块201接收变压器T的电流采样信号CS,输出能反映输出电流大小的正弦半波信号Vs。步进积分补偿网络210接收正弦半波信号Vs,对正弦半波信号进行累加,并在正弦半波信号的谷底进行复位,从而获得一个周期性的累加信号,并且将累加信号与基准电压相比较以产生补偿信号Vcomp。PFC驱动电路208根据从步进积分补偿模块接收的补偿信号Vcomp以及续流二极管电流过零检测信号ZCD,产生主功率电路开关管的驱动信号Vg。
图3示出根据本发明第二实施例的恒流驱动电路的示意性电路框图。该恒流驱动电路采用Buck拓扑并且工作于实地方式,包括整流桥B1、输入电容Cin、功率开关管Q1、续流二极管D1、变压器T、输出电容Co、电流采样电阻Rsen、恒流控制电路200。该恒流控制电路200包括电流采样模块201、步进积分补偿网络210和PFC控制电路208。
进一步而言,整流桥B1的输入端连接交流电源Vac,整流桥B1的正输出端连接输入电容Cin的第一端,整流桥B1的负输出端连接输入电容Cin的第二端,输入电容Cin的第二端接地。电流采样电阻Rsen的第一端连接输入电容Cin的第二端,即接地,电流采样电阻Rsen的第二端连接功率开关管Q1的第二功率端,功率开关管Q1的第一功率端连接续流二极管D1的阳极,续流二极管D1的阴极连接输入电容Cin的第一端。变压器T的原边绕组Wp的同名端连接功率开关管Q1的第一功率端,即续流二极管D1的阳极,变压器T的原边绕组Wp的异名端连接输出电容Co的第二功率端,输出电容Co的第一功率端连接输入电容Cin的第一端,即续流二极管D1的阴极。输出电容Co配置为与负载并联,该负载可以是LED等。变压器T的辅助绕组的异名端接地。功率开关管Q1的控制端接收恒流控制电路产生的驱动信号Vg。在电流采样电阻Rsen的第二端获得电流采样信号CS。作为一个非限制性的例子,本实施例中的电流采样电阻Rsen包括电流采样电阻Rsen,但是本领域技术人员应当理解,电流采样电阻Rsen也可以采用其他具有电流检测功能的电路结构。
在恒流控制电路200中,电流采样模块201接收变压器T的电流采样信号CS,输出能反映输出电流大小的正弦半波信号Vs。步进积分补偿网络210接收正弦半波信号Vs,对正弦半波信号进行累加,并在正弦半波信号的谷底进行复位,从而获得一个周期性的累加信号,并且将累加信号与基准电压相比较以产生补偿信号Vcomp。PFC驱动电路208根据从步进积分补偿模块接收的补偿信号Vcomp以及续流二极管电流过零检测信号ZCD,产生主功率电路开关管的驱动信号Vg。
图4示出根据本发明第三实施例的恒流驱动电路的示意性电路框图。该恒流驱动电路采用反激拓扑,包括整流桥B1、输入电容Cin、功率开关管Q1、续流二极管D1、变压器T、输出电容Co、电流采样电阻Rsen、恒流控制电路200。该恒流控制电路200包括电流采样模块201、步进积分补偿网络210和PFC控制电路208。
进一步而言,整流桥B1的输入端连接交流电源Vac,整流桥B1的正输出端连接输入电容Cin的第一端,整流桥B1的负输出端连接输入电容Cin的第二端,输入电容Cin的第二端接地。电流采样电阻Rsen的第一端连接输入电容Cin的第二端,即接地,变压器T的原边绕组的同名端连接输入电容Cin的第一端,变压器T的原边绕组的异名端连接功率开关管Q1的第一功率端,功率开关管Q1的第二功率端连接电流采样电阻Rsen的第二端,变压器副边绕组的异名端连接续流二极管D1的阳极,变压器T的副边绕组的异名端连接输出电容Co的第二功率端,输出电容Co的第一功率端连接续流二极管D1的阴极。输出电容Co配置为与负载并联,该负载可以是LED等。变压器T的辅助绕组的同名端接地。功率开关管Q1的控制端接收恒流控制电路产生的驱动信号Vg。在电流采样电阻Rsen的第二端获得电流采样信号CS。作为一个非限制性的例子,本实施例中的电流采样电阻Rsen包括电流采样电阻Rsen,但是本领域技术人员应当理解,电流采样电阻Rsen也可以采用其他具有电流检测功能的电路结构。
在恒流控制电路200中,电流采样模块201接收变压器T的电流采样信号CS,输出能反映输出电流大小的正弦半波信号Vs。步进积分补偿网络210接收正弦半波信号Vs,对正弦半波信号进行累加,并在正弦半波信号的谷底进行复位,从而获得一个周期性的累加信号,并且将累加信号与基准电压相比较以产生补偿信号Vcomp。PFC驱动电路208根据从步进积分补偿模块接收的补偿信号Vcomp以及续流二极管电流过零检测信号ZCD,产生主功率电路开关管的驱动信号Vg。
在根据第一实施例、第二实施例和第三实施例的恒流驱动电路中,步进积分补偿网络210采用步进积分控制来减小补偿网络的积分电容。
图5、图6和图7分别示出在根据本发明实施例的恒流驱动电路中的电流采样模块的不同实例。
在图2所示的主功率电路中,电流采样电阻Rsen连接在功率开关管Q1的第二功率端和变压器的异名端之间,因此,流经电流采样电阻Rsen上的电流为变压器原边绕组电流,可以直接反映输出电流。相应地,电流采样模块201的实现方式为低通滤波器滤波方式,如图5所示。所述滤波器起到滤除高频的作用,因而其参数小,电容可以选取小容值电容,其输出为变压器原边电流平均值包络。所述低通滤波器包括电阻R1和电容C1。电阻R1的第一端从主功率电路接收电流采样信号CS,电阻R1的第二端连接到电容C1的第一端,电容C1的第二端接地。电容C1的第一端提供正弦半波信号Vs。
在图3所示的主功率电路中,电流采样电阻Rsen连接在输入电容Cin的第二端和功率开关管Q1的第一功率端之间,因此,流经电流采样电阻Rsen上的电流为流经功率开关管Q1的电流。相应地,电流采样模块201的实现方式为图6所示峰值电流采样方式,其由输入电阻R1、开关Q2、保持电容C1组成。输入电阻R1的第一端从主功率电路接收电流采样信号CS,输入电阻R1的第二端连接到开关Q2的第一端,开关Q2的第二端连接到保持电容C1的第一端,保持电容C1的第二端接地。电容C1的第一端提供正弦半波信号Vs。
开关Q2的控制信号Vg5由PFC驱动电路208产生。Vg5为一脉宽远小于功率开关管Q1驱动信号Vg脉宽的周期性窄脉冲信号,Vg5的开关频率与功率开关管Q1驱动信号Vg相同,Vg5的下降沿与Vg的下降沿对齐或略超前一点时间。在Vg5的控制下,每个周期开关Q2在开关管Q1断开前开通,从而在保持电容C1上获得变压器T的原边电流峰值包络。
在图4所示的主功率电路中,电流采样电阻Rsen连接在输入电容Cin的第二端和功率开关管Q1的第一功率端之间,因此,流经电流采样电阻Rsen上的电流为流经变压器T的原边电流。相应地,电流采样模块201的实现方式为图7所示输出电流估计方式,其由开关Qx1~Qx3、保持电容Cx1、反相器Ux1、运放Ux2以及电阻Rx1和电容Cx2构成的低通滤波器组成。开关Qx1的第一端从主功率电路接收电流采样信号CS,开关Qx1的第二端连接到保持电容C1的第一端,保持电容C1的第二端接地,保持电容C1的第一端还连接开关Qx2的第一端,开关Qx2的第二端连接开关Qx3的第一端和运放Ux2的正输入端,开关Qx3的第二端接地,运放Ux2的负输入端和其输出端相连,运放Ux2的输出端连接电阻Rx1的第一端,电阻Rx1的第二端接电容Cx2的第一端,电容Cx2的第二端接地。电容Cx2的第一端提供正弦半波信号Vs。
开关Qx1的控制信号Vg由PFC驱动电路208产生。Vg为功率开关管Q1的驱动脉冲,每个周期开关Qx1与开关管Q1同时开通和关断,从而在保持电容Cx1上获得一幅值与T的原边电流峰值包络相同的梯形波变。开关Qx2的控制信号为Vg经反相器Ux1取反之后的脉冲,开关Qx3的控制信号为Vg,通过开关Qx2和开关Qx3的开通和关断在运放Ux2的正输入端获得一幅值与T的原边电流峰值包络相同、脉宽近似与变压器副边二极管D1续流时间相等的矩形波,经运放Ux2构成的跟随器跟随之后在电阻Rx1的第一端获得与运放Ux2的正输入端波形相同的矩形波,该矩形波经Rx1和电容Cx2构成的低通滤波器滤波之后在电容Cx2获得一平均值与输出负载电流成比例的正弦半波信号Vs。
图8示出在根据本发明实施例的恒流驱动电路中的步进积分补偿网络的示意性电路框图。步进积分补偿网络210包括累加信号发生模块212、谷底检测模块213、累加模块214、累加输出采样模块215、误差放大模块216和周期积分模块217。
累加信号发生模块212产生固定频率、固定占空比的累加控制信号Vg1。
谷底检测模块213接收所述电流采样模块201的输出的正弦半波信号或者主功率电路的交流输入经整流后的输出信号的谷底。谷底检测模块213判断电流采样模块201输出的正弦半波信号或者主功率电路交流输入经整流后的输出信号处于谷底,谷底检测模块213将顺序产生累加输出采样信号Vg2、累加复位信号Vg3及周期积分信号Vg4。
累加模块214,所述累加模块214接收电流采样模块201输出的正弦半波信号、累加信号发生模块212输出的累加控制信号Vg1以及谷底检测模块213输出的累加复位信号Vg3,在所述累加控制信号Vg1的控制下,累加模块214对电流采样模块214输出的正弦半波信号进行累加,累加之后的信号在所述累加复位信号Vg3的控制下周期性地复位。
累加输出采样模块215,所述累加输出采样模块215接收累加模块214的输出信号和谷底检测模块213输出的累加输出采样信号Vg2,累加输出采样模块215在所述累加输出采样信号Vg2的控制下,周期性地采样并保存累加模块214的输出信号的峰值。
误差放大模块216,所述误差放大模块216对累加输出采样模块215输出信号与误差放大模块216内部设定的基准电压进行比较,经误差放大模块216内部的电流型误差放大器转换成为放大的电流信号。
周期积分模块217,所述周期积分模块217接收误差放大模块216的输出的电流信号,在谷底检测模块213输出的周期积分信号Vg4的控制下对误差放大模块216的输出信号进行积分,并输出补偿信号Vcomp。
图9示出根据本发明第一实施例的恒流控制电路的示意性电路框图。恒流控制电路200包括电流采样模块201、步进积分补偿网络210和PFC控制电路208。步进积分补偿网络210包括累加信号发生模块212、谷底检测模块213、累加模块214、累加输出采样模块215、误差放大模块216和周期积分模块217。
在该实施例中,电流采样模块201的实现方式为低通滤波器滤波方式。所述低通滤波器包括电阻R1和电容C1。电阻R1的第一端从主功率电路接收电流采样信号CS,电阻R1的第二端连接到电容C1的第一端,电容C1的第二端接地。电容C1的第一端提供正弦半波信号Vs。
累加信号发生模块212产生累加控制信号Vg1,用于控制累加模块214中的开关通断。
谷底检测模块213由比例跟随电路K5、比较基准电压源VDC2、比较器U3以及信号发生电路组成。比例跟随电路K5的第一端连接电流采样模块201中的保持电容C1的第一端,比例跟随电路K5的第二端连接比较器U3的反相输入端,比较器U3的同相输入端连接比较基准电压源VDC2的正极,比较基准电压源VDC2的负极接地。比较器U3的输出连接信号发生电路,每当信号发生电路检测到比较器U3输出上升沿,即认定电流采样模块201的输出信号处于谷底,信号发生电路将在一定的延时时间T2之后,依次产生累加输出采样信号Vg2、累加复位信号Vg3及积分周期信号Vg4。
累加模块214包括比例跟随电路K1、比例跟随电路K2、比例跟随电路K3、电阻R2、电阻R3、电阻R4、电阻R5、运算放大器U1、保持电容C2、保持电容C3、开关Q3、开关Q4、开关Q5、开关Q6。电流采样模块201中的保持电容C1的第一端连接比例跟随电路K1的第一端,比例跟随电路K1的第二端连接到电阻R2的第一端,电阻R2的第二端连接到运算放大器U1的同相输入端。电阻R3的第一端接地,其第二端连接运算放大器U1的反相输入端。电阻R4的第一端连接电阻R3的第二端,即运算放大器U1的反相输入端,电阻R4的第二端连接运算放大器U1的输出端。运算放大器U1的输出端连接开关Q3的第一端,开关Q3的第二端连接保持电容C2的第一端,保持电容C2的第二端接地。开关Q5与保持电容C2并联,用于清零C2的电压。比例跟随电路K3的第一端连接保持电容C2的第一端,比例跟随电路K3的第二端连接开关Q4的第一端。保持电容C3的第一端连接开关Q4的第二端,保持电容C3的第二端接地。开关Q6与保持电容C3并联,用于清零C3的电压。比例跟随电路K2的第一端连接保持电容C3的第一端,比例跟随电路K2的第二端连接电阻R5的第一端。电阻R5的第二端连接电阻R2的第二端,即运算放大器U1的同相输入端。累加信号发生模块212产生累加控制信号Vg1,控制开关Q3和开关Q4互补导通。谷底检测模块213产生累加复位信号Vg3,每半个工频周期将保持电容C2和保持电容C3上的电荷清零一次。
累加输出采样模块215由比例跟随电路K4、开关Q8和保持电容C4组成。比例跟随电路K4的第一端连接到累加模块214中的保持电容C2的第一端,比例跟随电路K4的第二端连接到开关Q8的第一端。保持电容C4的第一端连接到开关Q8的第二端,保持电容C4的第二端接地。谷底检测模块213产生累加输出采样信号Vg2,每半个工频周期控制开关Q8导通一次,在电容C4上获取累加模块214输出的每半个工频周期的累加值。
误差放大模块216由跨导运算放大器U2、比较基准电压源VDC1组成。跨导运算放大器U2的负极接地,跨导运算放大器U2的反相输入端连接累加输出采样模块215中的保持电容C4的第一输入端,跨导运算放大器U2的同相输入端连接比较基准电压源VDC1的正极,比较基准电压源VDC1的负极接地。跨导运算放大器U2根据累加输出采样模块215中的保持电容C4的电平与比较基准电压源VDC1的电压差,其正极将流出或者流入相应大小的电流。(VDC1-VC4)越大,跨导运算放大器U2流出的电流越大,反之越小;(VC4-VDC1)越大,跨导运算放大器U2流入的电流越大,反之越小。
周期积分模块217由开关Q7和积分电容C5组成。开关Q7的第一端连接误差放大模块104中的跨导运算放大器U2的正极,开关Q7的第二端连接积分电容C5的第一端,积分电容C5的第二端接地。谷底检测模块213产生积分周期信号Vg4,控制开关Q7导通相应大小的某一固定时间,在积分电容C5上得到补偿信号Vcomp。
PFC驱动电路208为可实现变压器原边电流临界导通的恒导通时间控制的功率因数控制电路,包括电流过零检测电路、RS触发器U4、锯齿波发生电路和比较器U6。PFC驱动电路208实现的恒导通时间控制的功率因数控制电路只是现有技术诸多功率因数控制电路中的一种,本领域技术人员应当理解,PFC控制电路218也可以采用其它形式的控制电路而不影响实施例的功能。电流过零检测电路包括:电阻R6,其第一端连接所述变压器T的辅助绕组的同名端;电阻R7,其第一端连接所述电阻R6的第二端,其第二端接地;比较器U5,其负输入端连接所述电阻R6的第二端,其正输入端接收预设的参考电压VDC3,其输出端连接所述RS触发器U4的置位端S。电流过零检测电路通过对变压器T的辅助绕组的同名端输出的电压信号的过零点进行检测判断出变压器T原边绕组电流的过零点;
锯齿波发生电路包括电流源IDC1、电容C6、开关Q9以及反相器U11;反相器U11的输入端接收功率开关管Q1的驱动信号Vg,反相器U11的输出接开关Q9的控制端,C6的正端接比较器U6的正输入端,C6的负端接地;比较器U6的负输入端接收周期积分模块217输出的Vcomp信号;当Vg为低电平期间,开关Q9导通,C6两端电压保持为零;在Vg为高电平期间,开关Q9断开,恒流源IDC1给电容C6充电,C6正端电平线性增加;由于Vg为周期信号,因此C6两端的电压信号为一锯齿波信号;当C6正端电平上升触及到Vcomp电平,比较器U6的输出电平从低电平翻转为高电平。
比较器U6的输出端接RS触发器U4的复位端R。RS触发器U4的输出信号Q作为PFC驱动电路208的输出Vg。
图10示出根据本发明第二实施例的恒流控制电路的示意性电路框图。恒流控制电路200包括电流采样模块201、步进积分补偿网络210和PFC控制电路208。步进积分补偿网络210包括累加信号发生模块212、谷底检测模块213、累加模块214、累加输出采样模块215、误差放大模块216和周期积分模块217。
图10根据第二实施例的恒流控制电路与图9根据第一实施例的恒流控制电路的不同之处在于电流采样模块201和PFC驱动电路208的结构不同。为简明起见,以下仅描述两种恒流控制电路的不同之处,相同之处则不再详述。
在该实施例中,电流采样模块201的实现方式为峰值电流采样方式。电流采样模块201包括输入电阻R1、开关Q2、保持电容C1。输入电阻R1的第一端从主功率电路接收电流采样信号CS,输入电阻R1的第二端连接到开关Q2的第一端,开关Q2的第二端连接到保持电容C1的第一端,保持电容C1的第二端接地。电容C1的第一端提供正弦半波信号Vs。
PFC驱动电路208为可实现变压器原边电流临界导通的恒导通时间控制的功率因数控制电路,包括电流过零检测电路、RS触发器U4、锯齿波发生电路、比较器U6和峰值采样信号发生电路。PFC驱动电路208实现的恒导通时间控制的功率因数控制电路只是现有技术诸多功率因数控制电路中的一种,本领域技术人员应当理解,PFC控制电路218也可以采用其它形式的控制电路而不影响实施例的功能。电流过零检测电路包括:电阻R6,其第一端连接所述变压器T的辅助绕组的同名端。电阻R7,其第一端连接所述电阻R6的第二端,其第二端接地。比较器U5,其负输入端连接所述电阻R6的第二端,其正输入端接收预设的参考电压VDC3,其输出端连接所述RS触发器U4的置位端S。电流过零检测电路通过对变压器T的辅助绕组的同名端输出的电压信号的过零点进行检测判断出变压器T原边绕组电流的过零点。
锯齿波发生电路包括电流源IDC1、电容C6、开关Q9以及反相器U11。反相器U11的输入端接收功率开关管Q1的驱动信号Vg,反相器U11的输出接开关Q9的控制端,C6的正端接比较器U6的正输入端,C6的负端接地。比较器U6的负输入端接收周期积分模块217输出的Vcomp信号。当Vg为低电平期间,开关Q9导通,C6两端电压保持为零。在Vg为高电平期间,开关Q9断开,恒流源IDC1给电容C6充电,C6正端电平线性增加。由于Vg为周期信号,因此C6两端的电压信号为一锯齿波信号。当C6正端电平上升触及到Vcomp电平,比较器U6的输出电平从低电平翻转为高电平。
比较器U6的输出端接RS触发器U4的复位端R。
峰值采样信号发生电路包括延时模块U12、反相器U8、与门U9和或门U10。RS触发器U4的输出信号Q接延时模块U12的输入端、反相器U8的输入端和或门U10的第一输入端。或门U10的第二输入端接延时模块U12的输出端,或门U10的输出即为PFC驱动电路208的输出Vg。产生所述驱动信号Vg。延时模块U12的输出端还接与门U9的第一输入端,反相器U8的输出接与门的第二输入端,与门U9的输出为开关Q2的控制信号Vg5。
图11示出根据本发明第二实施例的恒流控制电路的工作波形图。
电流采样模块201获得流经功率开关管Q1的电流Ip的峰值,然后在累加模块214中通过累加信号Vg1对峰值电流Ip的包络Ips进行累加,每半个工频周期的累加值可以反应输出电流的大小,然后将累加值送入误差放大模块216与设定的基准电压进行比较和误差放大,误差放大信号经周期积分模块217产生补偿信号Vcomp,最后将Vcomp送入PFC驱动电路208产生驱动信号Vg。
当输出电流Io增大时,电流Ip的平均值IL_av增大,补偿信号Vcomp减小,PFC驱动电路使208得驱动信号Vg的占空比变小,使得输出电流Io降低。当输出电流Io减小时,电流Ip的平均值IL_av减小,补偿信号Vcomp增大,PFC驱动电路使208得驱动信号Vg的占空比变小,使得输出电流Io增大。从上述描述可以看出,恒流控制电路实现了对输出电流Io的闭环控制,从而调节输出电流Io恒定。
若设累加控制信号Vg1的开关周期为T1,则半个工频周期内的累加次数N为:
其中T为输入交流电压的工频周期。
图11中峰值包络Ips任意一段波形的面积为:
ΔS(n)=Ips(n)*T1
则峰值电流包络Ips的平均值Ips_av为:
对于Buck电路而言,由于输出电流平均值Io与Ips_av成正比,且T1、T为常数,可知输出电流Io与累加值成正比。
如图9所示,从电流采样端CS获取的主功率电路开关管Q1电流Ip经电流采样模块201得到峰值电流包络Ips,在谷底检测模块213内部与设定的基准电压VDC2进行比较,得到谷底区,谷底检测模块213在谷底区域顺序产生累加输出采样信号Vg2、累加复位信号Vg3及周期积分信号Vg4。累加信号发生模块212产生固定频率、固定占空比的累加控制信号Vg1。
如图11所示的累加模块214的一个具体实施例包括比例跟随器K1、电阻R2、电阻R5、比例跟随器K2、电容C3、开关Q6、开关Q4、比例跟随其K3、反相器U5、电阻R3、电阻R4、运放U1、开关Q3、电容C2和开关Q5。K1的输入端接电流采样模块201的输出端,K1的输出接电阻R2的第一端,电阻R2的第二端接运放U1的正输入端和电阻R5的第一端,电阻R5的第二端接K2的输出端、K2的输入端接电容C3的第一端、开关Q6的第一端和开关Q4的第二端,电容C3的第二端和开关Q6的第二端接地,开关Q6的控制端接收累加复位信号Vg3,开关Q4的第一端接比例跟随器K3的输出端,开关Q4的控制端接反相器U5的输出端,反相器U5的输入端接收累加控制信号Vg1,比例跟随器K3的输入端接电容C2的第一端、开关Q5的第一端和开关Q3的第二端,电容C2的第二端和开关Q5的第二端接地,开关Q5的控制端接收累加复位信号Vg3,开关Q3的控制端接收累加控制信号Vg1,运放U1的负输入端接电阻R3的第一端和电阻R4的第一端,电阻R3的第二端接地,运放U1的输出接开关Q3的第一端。运放U1和电阻R2、电阻R5、电阻R3、电阻R4共同构成了加法电路,对当前的采样值和前一周期的累加值进行相加。累加复位信号Vg3对开关Q5进行控制,对电容C2两端获得的累加值周期性的进行复位,最后在电容C2上产生如图11所示阶梯上升的周期信号VC2即为累加模块214的输出信号。
累加输出采样模块215包括比例跟随器K4、开关Q8和电容C4,累加输出采样信号Vg2控制开关Q8对VC2经比例跟随器K4后的信号进行采样和保持,在累加输出采样模块215内部的电容C4两端获得VC2的峰值信号VC4,根据前述分析可知VC4两端的电压值为并且与输出电流Io的平均值成比例关系。累加输出采样模块215的输出信号送到误差放大模块216与误差放大模块216内部设定的基准电压VDC1进行比较,经误差放大模块216内部的电流型误差放大器转换成为放大的电流信号,如果VC4小于VDC1,则误差放大模块216输出的电流信号为正电流,反之,误差放大模块216输出的电流信号为负电流。并对二者之间的误差进行放大。周期积分模块217由一开关Q7和电容C5组成,周期积分信号Vg4对开关Q7进行控制。当Vg4控制开关Q7导通,误差放大模块216输出的电流信号对电容C5进行积分。当Vg4控制开关Q7断开,电容C5两端电压Vcomp保持不变。如果误差放大模块216输出的电流信号为正电流,则在每个积分周期电容C5两端电压Vcomp线性上升,如果误差放大模块216输出的电流信号为负电流,则在每个积分周期电容C5两端电压Vcomp线性下降。图11所示为误差放大模块216输出的电流信号是正电流的情况。周期积分模块217输出的补偿信号Vcomp送入PFC功率驱动电路218。当输出电流Io增大,开关管电流Ip的峰值包络Ips的平均值Ips_av增大,则补偿信号Vcomp减小。PFC功率驱动电路218内部的电容C6两端电压从零上升到Vcomp的时间也相应减小,比较器U6输出到RS触发器U4的R端的电平翻转信号提前,使得驱动信号Vg的脉冲宽度减小,即开关管Q1的导通时间减小,从而开关管电流Ip的峰值包络Ips幅值降低,使得输出电流Io下降,调节输出电流Io。当输出电流Io减小,相应调节过程相反,通过控制电路可调节输出电流Io恒定。
在替代的实施例中,在图10所示的恒流控制电路中,采用图7所示的电流采样模块201。为简明起见,以下仅描述两种恒流控制电路的不同之处,相同之处则不再详述。
电流采样模块201由开关Qx1~Qx3、保持电容Cx1、反相器Ux1、运放Ux2以及电阻Rx1和电容Cx2构成的低通滤波器组成。开关Qx1的第一端从主功率电路接收电流采样信号CS,开关Qx1的第二端连接到保持电容C1的第一端,保持电容C1的第二端接地,保持电容C1的第一端还连接开关Qx2的第一端,开关Qx2的第二端连接开关Qx3的第一端和运放Ux2的正输入端,开关Qx3的第二端接地,运放Ux2的负输入端和其输出端相连,运放Ux2的输出端连接电阻Rx1的第一端,电阻Rx1的第二端接电容Cx2的第一端,电容Cx2的第二端接地。电容Cx2的第一端提供正弦半波信号Vs。
开关Qx1的控制信号Vg由PFC驱动电路208产生。Vg为功率开关管Q1的驱动脉冲,每个周期开关Qx1与开关管Q1同时开通和关断,从而在保持电容Cx1上获得一幅值与T的原边电流峰值包络相同的梯形波变。开关Qx2的控制信号为Vg经反相器Ux1取反之后的脉冲,开关Qx3的控制信号为Vg,通过开关Qx2和开关Qx3的开通和关断在运放Ux2的正输入端获得一幅值与T的原边电流峰值包络相同、脉宽近似与变压器副边二极管D1续流时间相等的矩形波,经运放Ux2构成的跟随器跟随之后在电阻Rx1的第一端获得与运放Ux2的正输入端波形相同的矩形波,该矩形波经Rx1和电容Cx2构成的低通滤波器滤波之后在电容Cx2获得一平均值与输出负载电流成比例的正弦半波信号Vs。
图12为根据本发明实施例的恒流控制方法流程图。
在步骤S01中,从主电路获得平均值与输出电流成比例关系、频率和相位与主电路整流桥的输出信号一致的正弦半波信号。
在步骤S02中,利用固定周期、固定占空比的脉冲信号对步骤一获得的正弦半波信号进行累加,并在正弦半波的谷底对累加信号进行复位,从而获得一个周期性的累加信号。
在步骤S03中,在正弦半波信号谷底产生与该正弦半波信号周期频率相同的周期积分信号。
在步骤S04中,对累加信号与设定的基准进行比较,并将二者之间的误差转换成为电流信号。
在步骤S05中,利用周期积分信号去控制步骤四产生的电流信号对一小电容进行积分,获得调节信号。
在步骤S06中,将调节信号送到PFC驱动电路产生主电路开关管的驱动信号。
本领域技术人员应当理解,本发明虽然是以两种Buck型PFC功率电路和一种反激PFC功率电路为具体实施例,但是本发明的恒流控制电路也可以与其他功率电路如构成高功率因数恒流控制装置。此外,本领域技术人员应当理解,PFC驱动电路208可以为不同类型的功率因数校正驱动电路,包括采样峰值电流实现的临界导通控制的功率因数校正驱动电路、断续电流模式(DCM)控制的PFC控制电路或连续模式(CCM)控制的功率因数驱动电路。
应当说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
依照本发明的实施例如上文所述,这些实施例并没有详尽叙述所有的细节,也不限制该发明仅为所述的具体实施例。显然,根据以上描述,可作很多的修改和变化。本说明书选取并具体描述这些实施例,是为了更好地解释本发明的原理和实际应用,从而使所属技术领域技术人员能很好地利用本发明以及在本发明基础上的修改使用。本发明仅受权利要求书及其全部范围和等效物的限制。

Claims (20)

1.一种恒流控制电路,包括:
电流采样模块,所述电流采样模块接收主功率电路的电流采样信号,产生反映输出电流大小的正弦半波信号;
步进积分补偿网络,所述步进积分补偿网络与所述电流采样模块连接,并且产生补偿信号;
PFC驱动电路,所述PFC驱动电路与所述步进积分补偿网络连接,并且根据所述补偿信号以及所述主功率电路的电流过零检测信号,产生所述主功率电路开关管的驱动信号,
其中,所述步进积分补偿网络接收所述正弦半波信号,对所述正弦半波信号进行累加,并且在所述正弦半波信号的谷底或者所述电流采样信号的谷底进行复位,从而获得一个周期性的累加信号,根据所述正弦半波信号提供周期积分信号,以及将所述累加信号与基准电压相比较,将二者之间的误差转换成为电流信号,利用所述周期积分信号对所述电流信号进行积分,从而产生所述补偿信号。
2.根据权利要求1所述的恒流控制电路,其中,所述电流采样模块为低通滤波器,用于对所述主功率电路的电流采样信号进行滤波。
3.根据权利要求2所述的恒流控制电路,其中,所述电流采样模块包括第一电阻和第一电容,所述第一电阻的第一端接收所述电流采样信号,所述第一电阻的第二端连接所述第一电容的第一端,所述第一电容的第二端接地,所述第一电容的第一端提供所述正弦半波信号,所述正弦半波信号为电流平均值包络。
4.根据权利要求1所述的恒流控制电路,其中,所述电流采样模块为峰值电流采样电路,用于获得所述主功率电路的电流的峰值。
5.根据权利要求4所述的恒流控制电路,其中,所述电流采样模块包括第一电阻、第一电容和第一开关,所述第一电阻的第一端接收所述电流采样信号,所述第一电阻的第二端连接所述第一开关的第一端,所述第一电容的第一端连接所述第一开关的第二端,所述第一电容的第二端接地,所述第一电容的第一端提供所述正弦半波信号,
其中,所述第一开关在所述电流采样信号的峰值附近导通,从而获得电流峰值包络。
6.根据权利要求1所述的恒流控制电路,其中,所述电流采样模块为输出电流估计电路,用于获得反映输出电流大小的正弦半波信号。
7.根据权利要求6所述的恒流控制电路,其中,所述电流采样模块包括第一开关、第二开关、第三开关、第一电容、第二电容、第一电阻、运放和反相器,所述第一开关的第一端接收所述电流采样信号,所述第一开关的第二端连接到所述第一电容的第一端,所述第一电容的第二端接地,所述第一电容的第一端连接所述第二开关的第一端,所述第二开关的第二端连接所述第三开关的第一端和所述运放的正输入端,所述第三开关的第二端接地,所述运放的负输入端和其输出端相连,所述运放的输出端连接所述第一电阻的第一端,所述第一电阻的第二端接所述第二电容的第一端,所述第二电容的第二端接地,所述第二电容的第一端提供正弦半波信号Vs,
其中,所述第一开关和所述第三开关的控制信号与所述主功率开关管的驱动信号相同,所述第二开关的控制信号由所述主功率开关管的驱动信号经所述反相器得到。
8.根据权利要求1所述的恒流控制电路,其中,所述步进积分补偿网络包括:
累加信号发生模块,所述累加信号发生模块产生固定频率、固定占空比的累加控制信号;
谷底检测模块,所述谷底检测模块接收所述正弦半波信号,并且判断所述正弦半波信号或者所述电流采样信号是否处于谷底,所述谷底检测模块顺序产生累加输出采样信号、累加复位信号及周期积分信号;
累加模块,所述累加模块与所述累加信号发生模块和所述谷底检测模块连接,并且接收所述正弦半波信号、所述累加控制信号和所述累加复位信号,在所述累加控制信号的控制下,所述累加模块对所述正弦半波信号进行累加以获得所述累加信号,以及在所述累加复位信号的控制下周期性地对所述累加信号进行复位;
累加输出采样模块,所述累加输出采样模块与所述谷底检测模块和所述累加模块连接,并且接收所述累加信号和所述累加输出采样信号,在所述累加输出采样信号的控制下,周期性地采样并保存所述累加信号的峰值;
误差放大模块,所述误差放大模块与所述累加输出采样模块连接,并且对所述累加输出采样模块的输出信号与所述误差放大模块内部设定的基准电压进行比较,以及转换成为放大的电流信号;
周期积分模块,所述周期积分模块与所述误差放大模块和所述谷底检测模块连接,并且接收所述电流信号,在所述周期积分信号的控制下,对所述误差放大模块的输出信号进行积分,产生所述补偿信号。
9.根据权利要求8所述的恒流控制电路,其中,所述谷底检测模块包括:
第一基准电压源,所述第一基准电压源产生第一基准电压;
第五比例跟随电路,所述第五比例跟随电路的第一端接收所述正弦半波信号;
第一比较器,所述第一比较器的反相输入端连接所述第五比例跟随电路的第二端,同相输入端连接所述第一基准电压源;以及
信号发生电路,所述信号发生电路的第一端连接所述第一比较器的输出端,第二端连接所述累加输出采样模块,第三端连接所述累加模块,第四端连接所述周期积分模块,
其中,当所述信号发生电路检测到所述第一比较器的输出信号的上升沿时,确定所述正弦半波信号处于谷底,所述信号发生电路在延迟预定延时时间之后,依次产生所述累加输出采样信号、所述累加复位信号及所述积分周期信号,并且分别在所述信号发生电路的第二至第四端提供所述累加输出采样信号、所述累加复位信号及所述积分周期信号。
10.根据权利要求8所述的恒流控制电路,其中,所述累加模块包括:
第二至第五电阻;
第三至第六开关;
第二和第三电容;
第一至第三比例跟随电路;以及
运算放大器,
其中,所述第一比例跟随电路的第一端接收所述正弦半波信号,第二端连接所述第二电阻的第一端;
所述运算放大器的同相输入端连接所述第二电阻的第二端,反相输入端连接所述第三电阻的第一端,所述第三电阻的第二端接地,
所述第四电阻的第一端连接所述运算放大器的反相输入端,所述第四电阻的第二端连接所述运算放大器的输出端,
所述第三开关的第一端连接所述运算放大器的输出端,所述第三开关的第二端连接第二电容的第一端,所述第二电容的第二端接地,
所述第五开关与第二电容并联,用于清零第二电容的电荷,
所述第二比例跟随电路的第一端连接第三电容的第一端,第二比例跟随电路的第二端连接第五电阻的第一端,第五电阻的第二端连接所述运算放大器的同相输入端,
所述第三比例跟随电路的第一端连接所述第二电容的第一端,所述第三比例跟随电路的第二端连接第四开关的第一端,
第三电容的第一端连接第四开关的第二端,第三电容的第二端接地,
第六开关与第三电容并联,用于清零第三电容的电荷,
其中,在所述累加控制信号的控制下,所述第三开关和所述第四开关互补导通,在所述累加复位信号的控制下,所述第五开关和所述第六开关在每半个工频周期将第二电容和第三电容上的电荷清零。
11.根据权利要求8所述的恒流控制电路,其中,所述累加输出采样模块包括:
第四比例跟随电路;
第八开关;以及
第四电容,
其中,所述第四比例跟随电路的第一端连接到所述累加模块的输出端,所述第四比例跟随电路的第二端连接到所述第八开关的第一端,
所述第四电容的第一端连接到所述第八开关的第二端,所述第四电容的第二端接地,
其中,所述第八开关在所述累加输出采样信号的控制下,每半个工频周期导通一次,从而在所述第四电容上获取所述累加模块输出的每半个工频周期的累加值,作为所述累加信号。
12.根据权利要求8所述的恒流控制电路,其中,所述误差放大模块包括:
跨导运算放大器;以及
第二基准电压源,所述第二基准电压源产生第二基准电压,
其中,所述跨导运算放大器的反相输入端连接所述累加输出采样模块的输出端,以接收所述累加信号,所述跨导运算放大器的同相输入端连接第二基准电压源,以接收所述第二基准电压,
所述跨导运算放大器的正极流出或者流入与所述累加信号相应大小的电流,作为所述放大的电流信号,所述跨导运算放大器的负极接地。
13.根据权利要求8所述的恒流控制电路,其中,所述周期积分模块包括:
第七开关;以及
第五电容,
其中,所述第七开关的第一端连接所述误差放大模块的输出端,以接收所述电流信号,所述第七开关的第二端连接第五电容的第一端,所述第五电容的第二端接地,
其中,所述第七开关在所述积分周期信号的控制下,导通与所述积分周期信号相对应的预定时间,从而在所述第五电容上获得所述补偿信号。
14.根据权利要求8所述的恒流控制电路,其中,所述PFC驱动电路包括:
电流过零检测电路;
RS触发器;
锯齿波发生电路;以及
第二比较器,
其中,所述电流过零检测电路包括:
第六电阻,所述第六电阻的第一端连接至主功率电路以接收过零检测信号;
第七电阻,所述第七电阻的第一端连接所述第六电阻的第二端,所述第七电阻的第二端接地;以及
第三比较器,所述第三比较器的负输入端连接所述第六电阻的第二端,所述第三比较器的正输入端接收第三基准电压,所述第三比较器的输出端连接所述RS触发器的置位端,
其中,所述锯齿波发生电路包括:
第一电流源;
第六电容;
第九开关;以及
第一反相器,
其中,所述第一反相器的输入端接收所述驱动信号,所述第一反相器的输出端连接所述第九开关的控制端,
所述第六电容的第一端接所述第二比较器的正输入端,所述第六电容的第二端接地,
所述第二比较器的负输入端接收所述补偿信号,
其中,在当所述驱动信号为低电平期间,所述第九开关导通,所述第六电容的两端电压保持为零;在所述驱动信号为高电平期间,所述第九开断开,所述第一电流源给所述第六电容充电,所述第六电容的第一端电平线性增加,
在所述驱动信号的多个周期中,所述第六电容两端的电压信号为一锯齿波信号,并且,当所述锯齿波信号的峰值等于补偿信号的电平时,所述第二比较器的输出电平从低电平翻转为高电平,
所述第二比较器的输出端连接RS触发器的复位端R。
15.根据权利要求14所述的恒流控制电路,其中,所述RS触发器的输出信号Q作为所述驱动信号。
16.根据权利要求14所述的恒流控制电路,其中,所述PFC驱动电路还包括峰值采样信号发生电路,所述峰值采样信号发生电路包括:
延时模块;
第二反相器;
与门;以及
或门,
其中,所述RS触发器的输出信号Q连接所述延时模块的输入端、所述第二反相器的输入端和所述或门的第一输入端,
所述或门的第二输入端接所述延时模块的输出端,所述或门的输出信号作为所述驱动信号,
所述延时模块的输出端连接所述与门的第一输入端,所述第二反相器的输出端连接所述与门的第二输入端,
所述与门的输出信号作为控制信号,用于控制所述电流采样模块进行峰值电流采样。
17.根据权利要求14或16所述的恒流控制电路,其中,所述主功率电路包括变压器,所述过零检测电路通过对所述变压器的辅助绕组的同名端输出的电压信号的过零点进行检测,判断出变压器原边绕组电流的过零点。
18.一种恒流驱动电路,包括:
主功率电路;以及
根据权利要求1至15中任一项所述的恒流控制电路,
其中,所述主功率电路包括:
功率开关管,所述功率开关管在所述驱动信号的控制下导通或断开;以及
变压器,所述变压器的原边绕组与所述功率开关管串联连接,
其中,在所述功率开关管的导通期间,外部电源向所述变压器的原边绕组充电,在所述功率开关管的断开期间,所述变压器的原边绕组向负载供电,所述变压器的副边绕组提供过零检测信号。
19.根据权利要求18所述的恒流驱动电路,其中,所述主功率电路是实地型Buck功率电路、虚地型Buck功率电路、反激式功率电路、Buck-boost型功率电路、Boost型功率电路中的任意一种。
20.一种恒流控制方法,包括:
从主功率电路获得平均值与输出电流成比例关系、频率和相位与主功率电路整流桥的输出信号一致的正弦半波信号;
利用固定周期、固定占空比的脉冲信号对正弦半波信号进行累加,并在正弦半波信号的谷底进行复位,从而获得一个周期性的累加信号;
在正弦半波信号谷底产生与该正弦半波信号周期频率相同的周期积分信号;
对累加信号与设定的基准电压进行比较,二者之间的误差转换成为电流信号;
利用周期积分信号去控制电流信号对电容进行积分,获得补偿信号;以及
将补偿信号送到PFC驱动电路,产生主功率电路开关管的驱动信号。
CN201610281950.5A 2016-04-29 2016-04-29 恒流控制电路、恒流驱动电路及恒流控制方法 Active CN105846701B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201610281950.5A CN105846701B (zh) 2016-04-29 2016-04-29 恒流控制电路、恒流驱动电路及恒流控制方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610281950.5A CN105846701B (zh) 2016-04-29 2016-04-29 恒流控制电路、恒流驱动电路及恒流控制方法

Publications (2)

Publication Number Publication Date
CN105846701A CN105846701A (zh) 2016-08-10
CN105846701B true CN105846701B (zh) 2019-02-15

Family

ID=56590502

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610281950.5A Active CN105846701B (zh) 2016-04-29 2016-04-29 恒流控制电路、恒流驱动电路及恒流控制方法

Country Status (1)

Country Link
CN (1) CN105846701B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111879847B (zh) * 2017-07-18 2023-04-07 中国石油化工股份有限公司 一种漏磁检测方法及检测装置
CN110542786B (zh) * 2018-05-29 2022-04-26 中兴通讯股份有限公司 一种均流控制方法、装置、设备及计算机可读存储介质
CN110907680B (zh) * 2018-09-14 2022-03-01 台达电子工业股份有限公司 电流检测装置、方法及系统
CN110830009B (zh) * 2019-09-30 2021-07-16 北汽福田汽车股份有限公司 多路dc/dc转换器的控制装置和方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101925237A (zh) * 2010-08-20 2010-12-22 杭州电子科技大学 隔离型反激变换器的原边恒流控制装置
CN102244954A (zh) * 2010-05-12 2011-11-16 英飞特电子(杭州)有限公司 一种高功率因数恒流驱动电路
CN102364858A (zh) * 2011-02-01 2012-02-29 杭州士兰微电子股份有限公司 一种原边控制的恒流开关电源控制器及方法
CN104333955A (zh) * 2014-11-11 2015-02-04 电子科技大学 一种数字控制的led驱动电路
CN205610498U (zh) * 2016-04-29 2016-09-28 杭州士兰微电子股份有限公司 恒流控制电路及恒流驱动电路

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102055357B (zh) * 2009-10-27 2013-01-09 聚辰半导体(上海)有限公司 开关电源控制器电路及开关电源系统

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102244954A (zh) * 2010-05-12 2011-11-16 英飞特电子(杭州)有限公司 一种高功率因数恒流驱动电路
CN101925237A (zh) * 2010-08-20 2010-12-22 杭州电子科技大学 隔离型反激变换器的原边恒流控制装置
CN102364858A (zh) * 2011-02-01 2012-02-29 杭州士兰微电子股份有限公司 一种原边控制的恒流开关电源控制器及方法
CN104333955A (zh) * 2014-11-11 2015-02-04 电子科技大学 一种数字控制的led驱动电路
CN205610498U (zh) * 2016-04-29 2016-09-28 杭州士兰微电子股份有限公司 恒流控制电路及恒流驱动电路

Also Published As

Publication number Publication date
CN105846701A (zh) 2016-08-10

Similar Documents

Publication Publication Date Title
CN105846701B (zh) 恒流控制电路、恒流驱动电路及恒流控制方法
CN102946196B (zh) 高功率因数恒流驱动电路及恒流装置
CN103648202B (zh) 有源功率因数校正控制电路、芯片及led驱动电路
CN103428969B (zh) 一种线性恒流led驱动电路及led灯具
CN107896069A (zh) 一种新型单相混合三电平整流器
CN106208759B (zh) 一种带有源功率因数校正的开关电源
TW201417488A (zh) 交流/直流轉換器
Yao et al. A novel control scheme of DCM boost PFC converter
CN202997938U (zh) 高功率因数恒流驱动电路及恒流装置
CN102377354A (zh) 变流器
TW201308842A (zh) 降壓轉換器及其控制電路與控制方法
CN208353215U (zh) 基于单片机的数字化功率因数校正电路
CN103281829A (zh) 一种led驱动电路
CN101383513A (zh) 单相功率因数校正单周期控制器
CN205610498U (zh) 恒流控制电路及恒流驱动电路
CN103269162A (zh) 一种准单级高功率因数恒流电路及装置
CN103547041B (zh) Led驱动电路
CN110266182A (zh) 一种pfc输出电压自适应跟随控制器
CN102711330B (zh) 基于快速反应能量平衡运算技术的led驱动方法及系统
CN201260129Y (zh) 一种功率因数校正器
CN202150804U (zh) 交流可调电力测量专用电源
CN203014671U (zh) 功率因数校正电路及其输入前馈补偿电路
CN103547042B (zh) 基于功率因数校正的led恒流驱动电路
CN201781413U (zh) 简化单相有源功率因数校正电路
CN105722274B (zh) 有源功率因数校正控制电路、芯片及led驱动电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant