CN105790731A - 一种信号发生器的控制装置 - Google Patents
一种信号发生器的控制装置 Download PDFInfo
- Publication number
- CN105790731A CN105790731A CN201410805532.2A CN201410805532A CN105790731A CN 105790731 A CN105790731 A CN 105790731A CN 201410805532 A CN201410805532 A CN 201410805532A CN 105790731 A CN105790731 A CN 105790731A
- Authority
- CN
- China
- Prior art keywords
- circuit
- cpu
- low
- pass filter
- lcd display
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Tests Of Electronic Circuits (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
一种信号发生器的控制装置,包括DDS模块电路、CPU、DA电路、低通滤波装置、频率测试装置、选择输入装置、LCD显示装置,所述的DDS模块电路连接CPU,所述的CPU连接DA电路,DA电路连接低通滤波装置,低通滤波装置连接LCD显示装置,所述的CPU连接LCD显示装置、频率测试装置和选择输入装置。本发明小巧方便携带,功率小,耗能低,投入不高,有利于推广实施。
Description
技术领域
本发明属于电子技术与测控技术领域,涉及一种信号发生器的控制装置。
背景技术
随着直接数字频率合成器(简称为DDS)技术的发展和应用,在信号发生器中被广泛的使用。实现DDS信号发生器常用的方法是采用MCU控制专用的DDS芯片实现不同波形的输出。由于专用的DDS芯片控制方式是固定的,因此在工作方式和频率控制方面与所需的系统相差较大时,这种方法就不适用,而采用大规模现场可编程门阵列(FPGA)器件设计就能得到解决。随着新一代FPGA的推出,允许设计者在通用的FPGA嵌入MCU的软核以完成片上系统的集成。用户可以根据设计的要求,利用相应的EDA工具,对MCU的软核及其外围设备进行构建,使该嵌入式系统在硬件结构、功能特点、资源占用等方面全面满足用户系统设计的要求。因此采用FPGA来实现DDS信号发生器有较为明显的优点。
发明内容
本发明所解决的技术问题在于提供涉及一种信号发生器的控制装置,以解决上述背景技术中的缺点。
本发明所解决的技术问题采用以下技术方案来实现:
一种信号发生器的控制装置,包括DDS模块电路、CPU、DA电路、低通滤波装置、频率测试装置、选择输入装置、LCD显示装置,所述的DDS模块电路连接CPU,所述的CPU连接DA电路,DA电路连接低通滤波装置,低通滤波装置连接LCD显示装置,所述的CPU连接LCD显示装置、频率测试装置和选择输入装置。
本发明该数字频率计装置的工作原理是:
CPU将从外部读入频率测试装置和选择输入装置的波形选择的数值和频率、相位、幅度的数值,送入DDS模块电路;DDS模块电路依据给定的频率、相位、幅度数值选择相应的波形的二进制代码输出至CPU;CPU可根据系统的需要对其值进行相应的处理再输出给DA电路,进行数字信号到模拟信号的转换;然后再通过低通滤波装置滤波后送至LCD显示装置输出,快速地实现频率、相位和幅度的数字预制和步进可预置的方波、正弦波、三角波、递增波、递减波和阶梯波六路信号波形。
有益效果
本发明具有以下优点:
1)小巧、便携,FPGA的使用突破传统电子系统设计的瓶颈,减小了体积,提高了性能,该装置特适于室外和野外作业,能克服台式信号发生器不便移动的问题;
2)功耗低、节能,FPGA的功耗小,而且该信号发生器的待机时间长;
3)性价比高:新一代FPGA内核资源极为丰富,能实现软硬件协同设计,在应用的灵活性和价格上有极大的优势;
4)工作方式多样,可以实现频率、相位和幅度可调的六路信号的不同输出;
5)输出波形速度快,不易失真,DDS技术在相对带宽、频率转换时间、相位连续性、正交输出、高分辨率以及集成化等一系列性能指标方面,已远远超过了传统频率合成技术所能达到的水平;
6)易于实施,投入不高,有利于推广实施。
附图说明
图1为本发明的结构示意图。
具体实施方式
参见图1,一种信号发生器的控制装置,包括DDS模块电路1、CPU2、DA电路3、低通滤波装置4、频率测试装置5、选择输入装置6、LCD显示装置7,所述的DDS模块电路1连接CPU2,所述的CPU2连接DA电路3,DA电路3连接低通滤波装置4,低通滤波装置4连接LCD显示装置7,所述的CPU2连接LCD显示装置7、频率测试装置5和选择输入装置6。
CPU2将从外部读入频率测试装置5和选择输入装置6的波形选择的数值和频率、相位、幅度的数值,送入DDS模块电路1;DDS模块电路1依据给定的频率、相位、幅度数值选择相应的波形的二进制代码输出至CPU2;CPU2可根据系统的需要对其值进行相应的处理再输出给DA电路3,进行数字信号到模拟信号的转换;然后再通过低通滤波装置4滤波后送至LCD显示装置7输出,快速地实现频率、相位和幅度的数字预制和步进可预置的方波、正弦波、三角波、递增波、递减波和阶梯波六路信号波形。
以上显示和描述了本发明的基本原理和主要特征及本发明的优点,本行业的技术人员应该了解,本发明不受上述实施例的限制,上述实施例和说明书中描述的只是说明本发明的原理,在不脱离本发明精神和范围的前提下,本发明还会有各种变化和改进,这些变化和改进都落入要求保护的本发明范围内,本发明要求保护范围由所附的权利要求书及其等效物界定。
Claims (1)
1.一种信号发生器的控制装置,包括DDS模块电路、CPU、DA电路、低通滤波装置、频率测试装置、选择输入装置、LCD显示装置,其特征在于,所述的DDS模块电路连接CPU,所述的CPU连接DA电路,DA电路连接低通滤波装置,低通滤波装置连接LCD显示装置,所述的CPU连接LCD显示装置、频率测试装置和选择输入装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410805532.2A CN105790731A (zh) | 2014-12-23 | 2014-12-23 | 一种信号发生器的控制装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410805532.2A CN105790731A (zh) | 2014-12-23 | 2014-12-23 | 一种信号发生器的控制装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN105790731A true CN105790731A (zh) | 2016-07-20 |
Family
ID=56386205
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201410805532.2A Withdrawn CN105790731A (zh) | 2014-12-23 | 2014-12-23 | 一种信号发生器的控制装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN105790731A (zh) |
-
2014
- 2014-12-23 CN CN201410805532.2A patent/CN105790731A/zh not_active Withdrawn
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102073032A (zh) | 多波形雷达信号的模块化产生方法 | |
CN101867371A (zh) | 基于fpga的线性调频信号实现方法 | |
CN202929519U (zh) | 一种多通道相位可调的信号发生器 | |
CN102545680B (zh) | 一种基于fpga驱动发生的级联型多电平变频器 | |
CN104283561B (zh) | 一种异步时钟并串转换半周期输出电路 | |
CN203617976U (zh) | 一种触摸式多通道任意波发生器 | |
CN203054516U (zh) | 一种基于fpga的多波形信号发生器 | |
CN103675373B (zh) | 一种在fpga内实现的数字信号产生方法 | |
CN201937558U (zh) | 一种信号发生器的控制装置 | |
CN102033568B (zh) | 多功能信号发生器及其实现方法 | |
CN103944538B (zh) | 一种任意波形发生装置 | |
CN203014744U (zh) | 一种基于ad9954芯片和fpga的任意信号发生器 | |
CN203275482U (zh) | 一种虚拟示波器数据采集卡 | |
CN204157137U (zh) | 基于无线电能传输的led光立方控制电路 | |
CN104980130B (zh) | 基于fpga 的oserdes2的改变方波上升时间的方法 | |
CN105790731A (zh) | 一种信号发生器的控制装置 | |
CN105511353A (zh) | 低频信号发生器及信号调试方法 | |
CN206379936U (zh) | 多信号转换电路 | |
CN203800905U (zh) | 一种任意波形发生装置 | |
Shan et al. | Design and implementation of a FPGA-based direct digital synthesizer | |
CN104104363A (zh) | 一种函数信号发生器 | |
CN103746707A (zh) | 基于fpga的并串数据转换电路 | |
CN205899431U (zh) | 一种基于单片机的函数信号发生器 | |
CN204119192U (zh) | 函数信号发生器 | |
CN202076995U (zh) | 一种dds信号发生器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
WW01 | Invention patent application withdrawn after publication | ||
WW01 | Invention patent application withdrawn after publication |
Application publication date: 20160720 |