CN105677239A - 数据存储方法、装置和服务器 - Google Patents

数据存储方法、装置和服务器 Download PDF

Info

Publication number
CN105677239A
CN105677239A CN201511021150.1A CN201511021150A CN105677239A CN 105677239 A CN105677239 A CN 105677239A CN 201511021150 A CN201511021150 A CN 201511021150A CN 105677239 A CN105677239 A CN 105677239A
Authority
CN
China
Prior art keywords
data
flash memory
memory chip
interface
pci
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201511021150.1A
Other languages
English (en)
Inventor
刘松涛
石端正
高春陆
刘丽
魏勤
朱唐全
王义松
张瑞敏
胡艳丰
康晓莉
张瑛
王红梅
王世鹏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BEIJING AVIC INFORMATION TECHNOLOGY Co Ltd
Original Assignee
BEIJING AVIC INFORMATION TECHNOLOGY Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BEIJING AVIC INFORMATION TECHNOLOGY Co Ltd filed Critical BEIJING AVIC INFORMATION TECHNOLOGY Co Ltd
Priority to CN201511021150.1A priority Critical patent/CN105677239A/zh
Publication of CN105677239A publication Critical patent/CN105677239A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0673Single storage device
    • G06F3/0679Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/1668Details of memory controller
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/061Improving I/O performance
    • G06F3/0611Improving I/O performance in relation to response time
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0655Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • Information Retrieval, Db Structures And Fs Structures Therefor (AREA)

Abstract

本发明公开了一种数据存储方法、装置和服务器。其中,该方法包括:数据接口,用于接收实时数据;闪存芯片;中央处理器,与数据接口相连接,并通过PCI-X接口与闪存芯片相连接,用于对实时数据进行处理并存储至闪存芯片。本发明解决了现有技术中大数据量的实时数据存储速度慢的技术问题。

Description

数据存储方法、装置和服务器
技术领域
本发明涉及数据处理领域,具体而言,涉及一种数据存储方法、装置和服务器。
背景技术
对于数据存储,通常采用分布式集群服务器来存储海量数据,或者采用了分布式虚拟化存储技术的云存储。然而,现有技术中的数据存储速度还无法满足数据量较大的实时数据的存储,导致大数据量的实时数据存储较慢,影响后续操作。
针对上述的问题,目前尚未提出有效的解决方案。
发明内容
本发明实施例提供了一种数据存储方法、装置和服务器,以至少解决现有技术中大数据量的实时数据存储速度慢的技术问题。
根据本发明实施例的一个方面,提供了一种数据存储服务器,包括:数据接口,用于接收实时数据;闪存芯片;中央处理器,与数据接口相连接,并通过PCI-X接口与所述闪存芯片相连接,用于对所述实时数据进行处理并存储至所述闪存芯片。
进一步地,所述数据存储服务器还包括:主板,其中,所述中央处理器设置在所述主板上。
进一步地,所述主板上设置有PCI-X接口插槽,其中,所述闪存芯片所在的线路板插接到所述PCI-X接口插槽上。
进一步地,所述闪存芯片所在的线路板通过所述主板上的驱动程序来驱动。
进一步地,所述中央处理器还用于通过所述PCI-X接口从所述闪存芯片中读取数据。
根据本发明实施例的另一方面,还提供了一种数据存储方法,包括:接收实时数据;按照预设处理逻辑对所述实时数据进行处理,得到处理后的数据;以及通过PCI-X接口将所述处理后的数据存储至闪存芯片。
进一步地,通过PCI-X接口将所述处理后的数据存储至闪存芯片包括:控制驱动程序启动,其中,所述驱动程序用于驱动所述闪存芯片所在的线路板;通过PCI-X接口将所述处理后的数据传输至所述线路板;通过所述线路板将所述处理后的数据写入到所述闪存芯片中。
进一步地,通过PCI-X接口将所述处理后的数据存储至闪存芯片包括:建立所述处理后的数据之间的关联关系;基于所述关联关系通过PCI-X接口将所述处理后的数据存储至闪存芯片,以在读取数据时,通过所述关联关系读取所述闪存芯片中存储的数据。
根据本发明实施例的另一方面,还提供了一种数据存储装置,包括:接收单元,用于接收实时数据;处理单元,用于按照预设处理逻辑对所述实时数据进行处理,得到处理后的数据;以及存储单元,用于通过PCI-X接口将所述处理后的数据存储至闪存芯片。
进一步地,所述存储单元包括:控制模块,用于控制驱动程序启动,其中,所述驱动程序用于驱动所述闪存芯片所在的线路板;传输模块,用于通过PCI-X接口将所述处理后的数据传输至所述线路板;写入模块,用于通过所述线路板将所述处理后的数据写入到所述闪存芯片中。
根据本申请实施例,将中央处理器通过PCI-X接口与闪存芯片相连接,通过闪存芯片直接访问PCI-X接口比现有技术中通过硬盘读写速率大大提高,因此,得到满足大数据量的实时数据的存储,解决了现有技术中大数据量的实时数据存储速度慢的技术问题。
附图说明
此处所说明的附图用来提供对本发明的进一步理解,构成本申请的一部分,本发明的示意性实施例及其说明用于解释本发明,并不构成对本发明的不当限定。在附图中:
图1是根据本发明实施例的数据存储服务器的示意图;
图2是根据本发明实施例的数据存储方法的流程图;
图3是根据本发明实施例的数据存储装置的示意图。
具体实施方式
为了使本技术领域的人员更好地理解本发明方案,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分的实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本发明保护的范围。
需要说明的是,本发明的说明书和权利要求书及上述附图中的术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。
根据本发明实施例,提供了一种数据存储服务器,该数据存储服务器可以用于应用虚拟化技术中对数据的云存储。如图1所示,该数据存储服务器包括:数据接口102、闪存芯片104和中央处理器106。
数据接口102用于接收实时数据。
中央处理器(centerprocessingunit,简称为CPU)106与数据接口相连接,并通过PCI-X接口108与闪存芯片104相连接,用于对实时数据进行处理并存储至闪存芯片104。其中,PCI-X接口108是并连的PCI总线的更新版本,相对于普通的I/O接口其数据传输速度更快。
根据本申请实施例,将中央处理器通过PCI-X接口与闪存芯片相连接,减少数据传输的环节,通过闪存芯片直接访问PCI-X接口比现有技术中通过硬盘读写速率大大提高,因此,得到满足大数据量的实时数据的存储,解决了现有技术中大数据量的实时数据存储速度慢的技术问题。
另一方面,中央处理器还用于通过PCI-X接口从闪存芯片中读取数据。也即是CPU与闪存芯片通过PCI-X接口进行数据的传输,数据传输速度快,从而提高数据读取和写入速度。
将本申请实施例的数据存储服务器应用到分布式存储系统中,可以大大提高该分布式存储系统的存储速度,满足大数据处理要求。
优选地,数据存储服务器还包括:主板,其中,中央处理器设置在主板上。
主板上还可以设置有内存条及其他的元气件,这里不做赘述。
进一步地,主板上设置有PCI-X接口插槽,其中,闪存芯片所在的线路板插接到PCI-X接口插槽上。
主板上还设置有PCI-X接口插槽,该插槽可以用于插接闪存芯片所在的线路板,CPU通过接线与该插槽连接,从而使得CPU与闪存芯片连接。闪存芯片所在的线路板集成了RIDA芯片,可以支持RIDA0\RIDA1芯片。
优选地,闪存芯片所在的线路板通过主板上的驱动程序来驱动。本实施例中,通过主板上存储的驱动程序来驱动闪存芯片的线路板工作,进而使得闪存芯片开始工作,从而保证在进行数据存储时,能够通过驱动程序快速启动线路板,保证数据的快速存储。
根据本发明实施例,提供了一种数据存储方法的方法实施例,需要说明的是,在附图的流程图示出的步骤可以在诸如一组计算机可执行指令的计算机系统中执行。具体地,可以由本申请实施例的数据存储服务器来执行。并且,虽然在流程图中示出了逻辑顺序,但是在某些情况下,可以以不同于此处的顺序执行所示出或描述的步骤。
图2是根据本发明实施例的数据存储方法的流程图,如图2所示,该方法包括如下步骤:
步骤S202,接收实时数据。
步骤S204,按照预设处理逻辑对实时数据进行处理,得到处理后的数据。
步骤S206,通过PCI-X接口将处理后的数据存储至闪存芯片。
本申请实施例中,可以由CPU来对数据进行处理,并通过PCI-X接口将处理后的数据存储至闪存芯片。其中,CPU通过PCI-X接口与闪存芯片连接。
根据本申请实施例,将中央处理器通过PCI-X接口与闪存芯片相连接,减少数据传输的环节,通过闪存芯片直接访问PCI-X接口比现有技术中通过硬盘读写速率大大提高,因此,得到满足大数据量的实时数据的存储,解决了现有技术中大数据量的实时数据存储速度慢的技术问题。
另一方面,中央处理器还用于通过PCI-X接口从闪存芯片中读取数据。也即是CPU与闪存芯片通过PCI-X接口进行数据的传输,数据传输速度快,从而提高数据读取和写入速度。
优选地,通过PCI-X接口将处理后的数据存储至闪存芯片包括:控制驱动程序启动,其中,驱动程序用于驱动闪存芯片所在的线路板;通过PCI-X接口将处理后的数据传输至线路板;通过线路板将处理后的数据写入到闪存芯片中。
本实施例中,通过主板上存储的驱动程序来驱动闪存芯片的线路板工作,进而使得闪存芯片开始工作,从而保证在进行数据存储时,能够通过驱动程序快速启动线路板,保证数据的快速存储。
优选地,通过PCI-X接口将处理后的数据存储至闪存芯片包括:建立处理后的数据之间的关联关系;基于关联关系通过PCI-X接口将处理后的数据存储至闪存芯片,以在读取数据时,通过关联关系读取闪存芯片中存储的数据。
如果数据之间需要存储在不同的区域,本实施例中,在存储在不同区域的数据之间建立关联关系,然后再进行存储,这样,方便后续读取数据时,能够快速取出完整的数据。
根据本申请实施例,还提供了一种数据存储装置,该装置可以用于执行本申请实施例的数据存储方法,如图3所示,该装置包括:接收单元302、处理单元304和存储单元306。
接收单元302用于接收实时数据。
处理单元304用于按照预设处理逻辑对实时数据进行处理,得到处理后的数据。
存储单元306用于通过PCI-X接口将处理后的数据存储至闪存芯片。
本申请实施例中,本实施例的接收单元可以数据接口,处理单元可以是CPU,CPU通过PCI-X接口将处理后的数据存储至闪存芯片。其中,CPU通过PCI-X接口与闪存芯片连接。
根据本申请实施例,将中央处理器通过PCI-X接口与闪存芯片相连接,减少数据传输的环节,通过闪存芯片直接访问PCI-X接口比现有技术中通过硬盘读写速率大大提高,因此,得到满足大数据量的实时数据的存储,解决了现有技术中大数据量的实时数据存储速度慢的技术问题。
优选地,存储单元包括:控制模块,用于控制驱动程序启动,其中,驱动程序用于驱动闪存芯片所在的线路板;传输模块,用于通过PCI-X接口将处理后的数据传输至线路板;写入模块,用于通过线路板将处理后的数据写入到闪存芯片中。
本实施例中,通过主板上存储的驱动程序来驱动闪存芯片的线路板工作,进而使得闪存芯片开始工作,从而保证在进行数据存储时,能够通过驱动程序快速启动线路板,保证数据的快速存储。
上述本发明实施例序号仅仅为了描述,不代表实施例的优劣。
在本发明的上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见其他实施例的相关描述。
在本申请所提供的几个实施例中,应该理解到,所揭露的技术内容,可通过其它的方式实现。其中,以上所描述的装置实施例仅仅是示意性的,例如所述单元的划分,可以为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,单元或模块的间接耦合或通信连接,可以是电性或其它的形式。
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本发明各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。
所述集成的单元如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的全部或部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可为个人计算机、服务器或者网络设备等)执行本发明各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、只读存储器(ROM,Read-OnlyMemory)、随机存取存储器(RAM,RandomAccessMemory)、移动硬盘、磁碟或者光盘等各种可以存储程序代码的介质。
以上所述仅是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。

Claims (10)

1.一种数据存储服务器,其特征在于,包括:
数据接口,用于接收实时数据;
闪存芯片;
中央处理器,与数据接口相连接,并通过PCI-X接口与所述闪存芯片相连接,用于对所述实时数据进行处理并存储至所述闪存芯片。
2.根据权利要求1所述的数据存储服务器,其特征在于,所述数据存储服务器还包括:主板,其中,所述中央处理器设置在所述主板上。
3.根据权利要求2所述的数据存储服务器,其特征在于,所述主板上设置有PCI-X接口插槽,其中,所述闪存芯片所在的线路板插接到所述PCI-X接口插槽上。
4.根据权利要求2所述的数据存储服务器,其特征在于,所述闪存芯片所在的线路板通过所述主板上的驱动程序来驱动。
5.根据权利要求2所述的数据存储服务器,其特征在于,所述中央处理器还用于通过所述PCI-X接口从所述闪存芯片中读取数据。
6.一种数据存储方法,其特征在于,包括:
接收实时数据;
按照预设处理逻辑对所述实时数据进行处理,得到处理后的数据;以及
通过PCI-X接口将所述处理后的数据存储至闪存芯片。
7.根据权利要求6所述的数据存储方法,其特征在于,通过PCI-X接口将所述处理后的数据存储至闪存芯片包括:
控制驱动程序启动,其中,所述驱动程序用于驱动所述闪存芯片所在的线路板;
通过PCI-X接口将所述处理后的数据传输至所述线路板;
通过所述线路板将所述处理后的数据写入到所述闪存芯片中。
8.根据权利要求6所述的数据存储方法,其特征在于,通过PCI-X接口将所述处理后的数据存储至闪存芯片包括:
建立所述处理后的数据之间的关联关系;
基于所述关联关系通过PCI-X接口将所述处理后的数据存储至闪存芯片,以在读取数据时,通过所述关联关系读取所述闪存芯片中存储的数据。
9.一种数据存储装置,其特征在于,包括:
接收单元,用于接收实时数据;
处理单元,用于按照预设处理逻辑对所述实时数据进行处理,得到处理后的数据;以及
存储单元,用于通过PCI-X接口将所述处理后的数据存储至闪存芯片。
10.根据权利要求9所述的数据存储装置,其特征在于,所述存储单元包括:
控制模块,用于控制驱动程序启动,其中,所述驱动程序用于驱动所述闪存芯片所在的线路板;
传输模块,用于通过PCI-X接口将所述处理后的数据传输至所述线路板;
写入模块,用于通过所述线路板将所述处理后的数据写入到所述闪存芯片中。
CN201511021150.1A 2015-12-30 2015-12-30 数据存储方法、装置和服务器 Pending CN105677239A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201511021150.1A CN105677239A (zh) 2015-12-30 2015-12-30 数据存储方法、装置和服务器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201511021150.1A CN105677239A (zh) 2015-12-30 2015-12-30 数据存储方法、装置和服务器

Publications (1)

Publication Number Publication Date
CN105677239A true CN105677239A (zh) 2016-06-15

Family

ID=56189781

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201511021150.1A Pending CN105677239A (zh) 2015-12-30 2015-12-30 数据存储方法、装置和服务器

Country Status (1)

Country Link
CN (1) CN105677239A (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1916832A (zh) * 2005-08-17 2007-02-21 广达电脑股份有限公司 计算机服务器
CN101140502A (zh) * 2007-10-19 2008-03-12 华为技术有限公司 固态硬盘控制器电路及固态硬盘
CN101169703A (zh) * 2007-11-05 2008-04-30 湖南源科创新科技股份有限公司 基于raid技术的固态硬盘存储卡
CN102063274A (zh) * 2010-12-30 2011-05-18 成都市华为赛门铁克科技有限公司 存储阵列和存储系统及数据访问方法
WO2014081719A1 (en) * 2012-11-20 2014-05-30 Peddle Charles I Solid state drive architectures

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1916832A (zh) * 2005-08-17 2007-02-21 广达电脑股份有限公司 计算机服务器
CN101140502A (zh) * 2007-10-19 2008-03-12 华为技术有限公司 固态硬盘控制器电路及固态硬盘
CN101169703A (zh) * 2007-11-05 2008-04-30 湖南源科创新科技股份有限公司 基于raid技术的固态硬盘存储卡
CN102063274A (zh) * 2010-12-30 2011-05-18 成都市华为赛门铁克科技有限公司 存储阵列和存储系统及数据访问方法
WO2014081719A1 (en) * 2012-11-20 2014-05-30 Peddle Charles I Solid state drive architectures

Similar Documents

Publication Publication Date Title
CN102473087B (zh) 对与存储装置关联的多个写命令进行排序
CN105678680A (zh) 一种图像处理的方法和装置
CN106933517A (zh) 一种数据迁移方法及装置
CN102866954A (zh) 内存分配的方法及装置
CN105373413A (zh) Xen虚拟化系统的全映射方法及装置
CN106066842A (zh) 一种切换模式的方法、片上系统及基站
CN105404596A (zh) 一种数据传输方法、装置及系统
CN104598409B (zh) 一种处理输入输出请求的方法及设备
CN111651269A (zh) 实现设备虚拟化的方法、装置及计算机可读存储介质
CN105117274A (zh) 虚拟机迁移方法和装置
CN104199716A (zh) 一种虚拟机热迁移的方法、物理主机及系统
CN104123173A (zh) 一种实现虚拟机间通信的方法及装置
US20110208923A1 (en) Storage method and system, terminal service board, control board and storage channel board
CN113868174A (zh) 验证平台搭建方法、装置及存储介质
CN101408847B (zh) 一种固件加载方法、系统和桥接器
CN106990916B (zh) 一种读写请求的处理方法及装置
CN115543894B (zh) 存储系统、数据处理方法及装置、存储介质及电子设备
CN107643938A (zh) 数据传输方法、装置及存储介质
CN105677239A (zh) 数据存储方法、装置和服务器
CN103984569A (zh) 一种hba卡加速方法
CN103365818A (zh) Usb组合设备及其实现方法
CN114116008B (zh) 命令队列管理方法、装置、可读存储介质及电子设备
CN103973534A (zh) 一种模拟u盘共享方法以及设备
CN102193745B (zh) 快闪存储器储存装置、其控制器与写入管理方法
CN109522240A (zh) 一种数据处理方法和装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20160615

WD01 Invention patent application deemed withdrawn after publication