CN105653490B - 一种基于地址控制的数据处理方法及装置 - Google Patents

一种基于地址控制的数据处理方法及装置 Download PDF

Info

Publication number
CN105653490B
CN105653490B CN201511001271.XA CN201511001271A CN105653490B CN 105653490 B CN105653490 B CN 105653490B CN 201511001271 A CN201511001271 A CN 201511001271A CN 105653490 B CN105653490 B CN 105653490B
Authority
CN
China
Prior art keywords
data
address
space
intelligent chip
electronic equipment
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201511001271.XA
Other languages
English (en)
Other versions
CN105653490A (zh
Inventor
杨继伟
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beijing Runke General Technology Co Ltd
Original Assignee
Beijing Jingwei Hirain Tech Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beijing Jingwei Hirain Tech Co Ltd filed Critical Beijing Jingwei Hirain Tech Co Ltd
Priority to CN201511001271.XA priority Critical patent/CN105653490B/zh
Publication of CN105653490A publication Critical patent/CN105653490A/zh
Application granted granted Critical
Publication of CN105653490B publication Critical patent/CN105653490B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4204Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
    • G06F13/4221Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being an input/output bus, e.g. ISA bus, EISA bus, PCI bus, SCSI bus
    • G06F13/423Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being an input/output bus, e.g. ISA bus, EISA bus, PCI bus, SCSI bus with synchronous protocol
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0024Peripheral component interconnect [PCI]

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Small-Scale Networks (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

本发明提供一种基于地址控制的数据处理方法及装置,在获取到存储装置的地址空间中存储的各个地址之后,可以将所获取的各个地址存储在智能芯片的存储装置中;当确定与数据对应的当前操作后,可以基于各个地址在数据空间中连续执行当前操作,这样智能芯片和电子设备在交互数据时,智能芯片则无需等待电子设备反馈的响应信息,就可以连续的与电子设备进行数据交互,提高数据传输效率。而数据传输效率的提高使得一定时间内传输的数据量相应提高,如之前等待电子设备反馈响应信息的时间也被用来进行数据交互,因此使得传输的有效带宽得到提高,这样一定时间内传输的数据量增加,从而降低数据丢失的概率。

Description

一种基于地址控制的数据处理方法及装置
技术领域
本发明属于数据存储操作技术领域,尤其涉及一种基于地址控制的数据处理方法及装置。
背景技术
目前智能芯片,如FPGA(Field-Programmable Gate Array,现场可编程门阵列)可以通过PCI(Peripheral Component Interconnect,外设部件互连标准)总线接口或PCIE(Peripheral Component Interface Express,总线和接口标准)总线接口与电子设备进行通信,通过PCI总线接口或PCIE总线接口可以向电子设备传输大量的数据。
在进行大量的数据传输时,电子设备可以通过PCI总线接口或PCIE总线接口来读取智能芯片的寄存器中存储的数据,并且在读取寄存器中存储的数据时,每次只能读取一个寄存器中存储的数据,且在读取后电子设备会通过PCI总线接口或PCIE总线接口向智能芯片反馈响应信息。当智能芯片接收到响应信息后,电子设备才可以再次读取其他寄存器中存储的数据,从而导致一定时间内数据传输效率降低,且在一定时间内传输的数据量有限,即使得寄存器操作的有效带宽降低,其中有效带宽指一定时间内传输的有效字节数。
在有效带宽降低的情况下,如果传输的数据量超过有效带宽,则会导致数据丢失,如电子设备读取数据时,其1秒能够读取1000字节的数据,那么有效带宽是1000Byte/s,如果现在需要上传的数据是1500Byte/s,那么将有500Byte数据读不到,下一秒还有1500Byte上传时将仍有500Byte无法上传,如此持续将会有大量的数据不能上传,进而导致不能上传的数据丢失。
发明内容
有鉴于此,本发明提供一种基于地址控制的数据处理方法及装置,用于提高数据传输效率和有效带宽,以降低数据丢失的概率。
本发明提供一种基于地址控制的数据处理方法,其特征在于,所述方法包括:
获取存储装置的地址空间中存储的各个地址,每个地址用于指向所述存储装置的数据空间中所存储数据的位置,所述数据为电子设备和智能芯片之间交互的数据,且所述存储装置位于所述电子设备中;
将所获取的所述各个地址存储在所述智能芯片的存储装置中;
确定与所述数据对应的当前操作;
基于所述各个地址,在所述数据空间中连续执行所述当前操作。
优选地,所述将所获取的所述各个地址存储在所述智能芯片的存储装置中,包括:
判断所获取的所述各个地址之间是否连续;
当判断出所获取的所述各个地址之间连续时,将所获取的所述各个地址存储在所述智能芯片的存储装置中。
优选地,所述地址空间包括读地址空间和写地址空间,所述读地址空间用于存储所述电子设备写入到所述数据空间的数据,所述写地址空间用于存储所述智能芯片写入到所述数据空间的数据;
所述确定与所述数据对应的当前操作,包括:获取所述读地址空间的第一标识和所述写地址空间的第二标识;
当所述第一标识为第一预设标识时,确定与所述数据对应的所述当前操作为读操作,以将所述数据空间中存储的数据读取至所述智能芯片的存储装置中;
当所述第二标识为第二预设标识时,确定与所述数据对应的所述当前操作为写操作,以将所述智能芯片的存储装置中存储的数据写入到所述数据空间中;
当所述第一标识为所述第二预设标识时,确定与所述数据对应的所述当前操作为写操作,以由所述电子设备向所述数据空间中写入数据;
当所述第二标识为所述第一预设标识时,确定与所述数据对应的所述当前操作为读操作,以由所述电子设备从所述数据空间中读取所述智能芯片写入的数据。
优选地,在基于所述各个地址,在所述数据空间中连续执行所述当前操作之后,所述方法还包括:在所述数据空间中连续执行完所述当前操作之后,将与所述当前操作对应的标识更新为另一个操作对应的标识。
优选地,在基于所述各个地址,在所述数据空间中连续执行将所述智能芯片的存储装置中存储的数据写入到所述数据空间中的写操作之后,所述方法还包括:
判断所述将所述智能芯片的存储装置中存储的数据写入到所述数据空间中的写操作的执行情况是否满足预设条件,如果是,则向所述电子设备发送中断指令,所述中断指令用于指示所述电子设备开始从所述数据空间中获取写入的数据。
本发明还提供一种基于地址控制的数据处理装置,所述装置包括:
获取单元,用于获取存储装置的地址空间中存储的各个地址,每个地址用于指向所述存储装置的数据空间中所存储数据的位置,所述数据为电子设备和智能芯片之间交互的数据,且所述存储装置位于所述电子设备中;
存储单元,用于将所获取的所述各个地址存储在所述智能芯片的存储装置中;
确定单元,用于确定与所述数据对应的当前操作;
执行单元,用于基于所述各个地址,在所述数据空间中连续执行所述当前操作。
优选地,所述存储单元,用于判断所获取的所述各个地址之间是否连续,并当判断出所获取的所述各个地址之间连续时,将所获取的所述各个地址存储在所述智能芯片的存储装置中。
优选地,所述地址空间包括读地址空间和写地址空间,所述读地址空间用于存储所述电子设备写入到所述数据空间的数据,所述写地址空间用于存储所述智能芯片写入到所述数据空间的数据;
所述确定单元用于:获取所述读地址空间的第一标识和所述写地址空间的第二标识;当所述第一标识为第一预设标识时,确定与所述数据对应的当前操作为读操作,以将所述数据空间中存储的数据读取至所述智能芯片的存储装置中;
当所述第二标识为第二预设标识时,确定与所述数据对应的当前操作为写操作,以将所述智能芯片的存储装置中存储的数据写入到所述数据空间中;
当所述第一标识为所述第二预设标识时,确定与所述数据对应的当前操作为写操作,以由所述电子设备向所述数据空间中写入数据;
当所述第二标识为所述第一预设标识时,确定与所述数据对应的当前操作为读操作,以由所述电子设备从所述数据空间中读取所述智能芯片写入的数据。
优选地,所述装置还包括:更新单元,用于在所述数据空间中连续执行完所述当前操作之后,将与所述当前操作对应的标识更新为另一个操作对应的标识。
优选地,所述装置还包括:判断单元,用于在基于所述各个地址,在所述数据空间中连续执行将所述智能芯片的存储装置中存储的数据写入到所述数据空间中的写操作之后,判断所述将所述智能芯片的存储装置中存储的数据写入到所述数据空间中的写操作的执行情况是否满足预设条件,如果是,则向所述电子设备发送中断指令,所述中断指令用于指示所述电子设备开始从所述数据空间中获取写入的数据。
与现有技术相比,本发明提供的上述技术方案具有如下优点:
本发明提供的上述技术方案,在获取到存储装置的地址空间中存储的各个地址之后,可以将所获取的各个地址存储在智能芯片的存储装置中;当确定与数据对应的当前操作后,可以基于各个地址在数据空间中连续执行当前操作,这样智能芯片和电子设备在交互数据时,智能芯片则无需等待电子设备反馈的响应信息,就可以连续的与电子设备进行数据交互,提高数据传输效率。而数据传输效率的提高使得一定时间内传输的数据量相应提高,如之前等待电子设备反馈响应信息的时间也被用来进行数据交互,因此使得传输的有效带宽得到提高,这样一定时间内传输的数据量增加,从而降低数据丢失的概率。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明实施例提供的基于地址控制的数据处理方法的一种流程图;
图2是本发明实施例提供的基于地址控制的数据处理方法的另一种流程图;
图3是本发明实施例提供的基于地址控制的数据处理装置的一种结构示意图;
图4是本发明实施例提供的基于地址控制的数据处理装置的另一种结构示意图。
具体实施方式
本发明实施例提供的基于地址控制的数据处理方法及装置的主要思想是:在获取存储装置的地址空间中存储的各个地址后,基于这些地址,在数据空间中连续执行所确定的当前操作,这样智能芯片和电子设备在交互数据时,智能芯片则无需等待电子设备反馈的响应信息,就可以连续的与电子设备进行数据交互,提高数据传输效率和有效带宽,从而降低数据丢失的概率。
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
请参阅图1,其示出了本发明实施例提供的基于地址控制的数据处理方法的一种流程图,可以包括以下步骤:
101:获取存储装置的地址空间中存储的各个地址,其中每个地址用于指向存储装置的数据空间中所存储数据的位置,数据则是电子设备和智能芯片之间交互的数据,如可以是智能芯片写入到数据空间中的数据,也可以是电子设备写入到数据空间以便于智能芯片读取的数据。
在本发明实施例中存储装置位于电子设备中,例如存储装置可以是电子设备的内存,且内存至少包括地址空间和数据空间这两个空间,其中数据空间用于存储各个数据,而地址空间则用于存储指示每个数据在数据空间中存储位置的地址。并且地址空间中的各个地址是在电子设备上电后且操作系统未启动前预先分配的,这是因为这部分地址专用于电子设备和智能芯片之间交互的数据使用,所以需要在操作系统启动前进行分配。
102:将所获取的各个地址存储在智能芯片的存储装置中,其中所述智能芯片的存储装置可以是智能芯片的本地缓存,这样智能芯片在数据空间中进行操作时,可以直接从本地缓存中获取数据空间中各个存储位置对应的地址,使得智能芯片无需在通过PCI总线接口或PCIE总线接口从电子设备的存储装置中获取地址,进而加快数据传输效率。
在这里需要说明的一点是:电子设备预先分配地址空间中的各个地址时,为了保证任意一个数据空间可以专门用于电子设备和智能芯片之间交互的数据使用,需要为其分配连续的地址,即地址空间中的各个地址彼此相邻,从而防止上述数据空间中的某个存储位置被其他程序,如操作系统使用。因此在将获取的各个地址存储在智能芯片的存储装置前,首先需要判断所获取的各个地址之间是否连续,如果是,则说明所获取的各个地址是合法地址,此时可以将所获取的各个地址存储在智能芯片的存储装置中;如果否,则说明所获取的各个地址是非法地址,此时则不能将所获取的各个地址存储在智能芯片的存储装置中,以防止将智能芯片中的数据写入到非法地址中,避免数据泄密。
其中合法地址是指在电子设备上电后且操作系统未启动前预先分配,且专用于电子设备和智能芯片之间交互的数据使用的地址,而非法地址则是可被电子设备中其他程序,如操作系统占用或者被非法篡改的地址。
在本发明实施例中,在获取地址空间中的各个地址时,可以获取地址空间的开始地址、结束地址和地址长度,其中开始地址为地址空间中的第一个地址,结束地址则是地址空间中的最后一个地址,相应的地址长度则用于指示地址空间中地址个数,因此通过开始地址、结束地址和地址长度即可以判断地址空间中的各个地址是否连续。此外在本发明实施例中地址空间可以一次存储多个地址,具体个数依据实际应用而定,如可以在地址空间中存储2048个地址,这样就可以一次从地址空间中获取到2048个地址。
103:确定与数据对应的当前操作。可以理解的是:对于本领域技术人员公知的,对数据的操作主要包括读操作和写操作,其中读操作用于从数据空间中读取数据,而写操作则用于向数据空间中写入数据。
在本发明实施例中,为能够确定与数据对应的当前操作,一种可行方式是:由电子设备或者智能芯片向交互对方发送控制指令,所述控制指令用于指示当前操作是读操作还是写操作。
又或者在本发明实施例中,地址空间包括读地址空间和写地址空间,其中读地址空间用于存储电子设备写入到数据空间的数据,写地址空间用于存储智能芯片写入到数据空间的数据。并且为读地址空间分配第一标识,为写地址空间分配第二标识,通过这两个标识来确定当前操作。
例如当第一标识为第一预设标识时,确定与数据对应的当前操作为读操作,以将数据空间中存储的数据读取至智能芯片的存储装置中。当第二标识为第二预设标识时,确定与数据对应的当前操作为写操作,以将智能芯片的存储装置中存储的数据写入到数据空间中。
如果第一标识为第二预设标识,则确定与数据对应的当前操作为写操作,以由电子设备向数据空间中写入数据;如果第二标识为第一预设标识,则确定与数据对应的当前操作为读操作,以由电子设备从数据空间中读取智能芯片写入的数据。
也就是说,当第一标识为第二预设标识,或者第二标识为第一预设标识时,意味着数据空间的操作权限归电子设备所有,电子设备可以基于地址空间中存储的各个地址对数据空间进行操作。而当第一标识为第一预设标识,或者第二标识为第二预设标识时,意味着数据空间的操作权限归智能芯片所有,智能芯片可以基于地址空间中存储的各个地址对数据空间进行操作,通过这种方式可以将电子设备和智能芯片对数据空间的操作分开,避免操作冲突。
在本发明实施例中,第一预设标识和第二预设标识作为用于确定数据空间的操作权限的标识,在实际应用中可以采用不同方式来表示,例如第一预设标识可以是数字0,而第二预设标识可以是数字1,第一预设标识和第二预设标识具体采用何种方式,本发明实施例中并不加以限制。
104:基于各个地址,在数据空间中连续执行当前操作。即连续对地址指向的存储位置执行当前操作,比如当前操作为写操作,且所述写操作为智能芯片向数据空间中写入数据,则会持续向数据空间中各个地址指向的存储位置写入数据。
智能芯片在向数据空间中写入数据时,还可以一次写入多个字节的数据,比如一次写入128字节的数据。当智能芯片向数据空间写入的数据包的字节大于128时,还可以首先对写入的数据包进行切片,得到多个字节数为128的数据包,依次将128字节的数据包写入到数据空间中。若最后一个数据包的字节数小于128,也会将最后一个数据包直接写入到数据空间中。
从上述技术方案可知,本发明实施例提供的基于地址控制的数据处理方法在获取到存储装置的地址空间中存储的各个地址之后,可以将所获取的各个地址存储在智能芯片的存储装置中;当确定与数据对应的当前操作后,可以基于各个地址在数据空间中连续执行当前操作,这样智能芯片和电子设备在交互数据时,智能芯片则无需等待电子设备反馈的响应信息,就可以连续的与电子设备进行数据交互,提高数据传输效率。而数据传输效率的提高使得一定时间内传输的数据量相应提高,如之前等待电子设备反馈响应信息的时间也被用来进行数据交互,因此使得传输的有效带宽得到提高,这样一定时间内传输的数据量增加,从而降低数据丢失的概率。
请参阅图2,其示出了本发明实施例提供的基于地址控制的数据处理方法的另一种流程图,阐述在基于第一标识和第二标识确定当前操作的情况下,后续处理步骤,具体可以包括以下步骤:
101:获取存储装置的地址空间中存储的各个地址,其中每个地址用于指向存储装置的数据空间中所存储数据的位置,数据则是电子设备和智能芯片之间交互的数据,如可以是智能芯片写入到数据空间中的数据,也可以是电子设备写入到数据空间以便于智能芯片读取的数据。
102:将所获取的各个地址存储在智能芯片的存储装置中。
103:确定与数据对应的当前操作。
104:基于各个地址,在数据空间中连续执行当前操作。
105:在数据空间中连续执行完当前操作之后,将与当前操作对应的标识更新为另一个操作对应的标识。在数据空间中连续执行完当前操作之后,表示可以变更数据空间的操作权限,此时则可以将当前操作对应的标识更新为另一个操作对应的标识。
比如当前操作为将数据空间中存储的数据读取至智能芯片的存储装置中的读操作时,第一标识为第一预设标识,此时对数据空间的操作权限归智能芯片所有,因此当智能芯片完成在数据空间中的连续读操作后,需要将第一标识的取值从第一预设标识更新为第二预设标识,以将数据空间的控制权限归为电子设备所有,这样电子设备可以向数据空间中写入数据,以使得智能芯片后续可以继续读取数据空间中的数据。
又比如当前操作为将智能芯片的存储装置中存储的数据写入到数据空间中的写操作时,第二标识为第二预设标识,此时对数据空间的操作权限归智能芯片所有,因此当智能芯片完成在数据空间中的连续写操作后,需要将第二标识的取值从第二预设标识更新为第一预设标识,以将数据空间的控制权限归为电子设备所有,这样电子设备可以从数据空间中读取智能芯片写入的数据,以使得智能芯片后续可以继续向数据空间中写入的数据。
从上述技术方案可知,通过不同标识可以确定数据空间的操作权限的归属,这样电子设备和智能芯片则可以知道在何时对数据空间执行何种操作,并且通过对数据空间的操作权限的控制,可以有效避免电子设备和智能芯片同时对数据空间进行操作,降低操作冲突的概率。
此外在上述当前操作为将智能芯片的存储装置中存储的数据写入到数据空间中的写操作时,还可以进一步判断写操作的执行情况是否满足预设条件,如果是,则向电子设备发送中断指令,所述中断指令用于指示电子设备开始从数据空间中获取写入的数据。
其中预设条件可以是通过时间中断和/或者发送帧个数计数中断这两种方式,例如判断写操作的执行时间是否超过预设时间,如果是则向电子设备发送中断指令来指示电子设备开始从数据空间中获取写入的数据。或者智能芯片每次向数据空间中写入一个数据包,则会向电子设备发送一个发送帧,当智能芯片向电子设备发送的发送帧个数超过预设个数时,向电子设备发送中断指令来指示电子设备开始从数据空间中获取写入的数据。
当然本发明实施例还可以将时间中断和发送帧个数计数中断这两种方式相结合,在智能芯片将数据包全部写入到数据空间后,判断智能芯片向电子设备发送的发送帧个数是否超过预设个数时,如果是则向电子设备发送中断指令,如果否则进一步判断写操作的执行时间是否超过预设时间,如果是则向电子设备发送中断指令来指示电子设备开始从数据空间中获取写入的数据。其中预设时间和预设个数的取值可以依据实际应用来设置,对此本发明实施例并不限定其具体取值。
通过上述对写操作的判断,电子设备只需在写操作的执行情况满足预设条件的情况下才会中断其原有操作,使得电子设备无需再数据空间仅有一个数据包的情况下中断操作来处理数据包,从而减少电子设备处理数据包的次数,提高电子设备的处理效率。
对于前述的各方法实施例,为了简单描述,故将其都表述为一系列的动作组合,但是本领域技术人员应该知悉,本发明并不受所描述的动作顺序的限制,因为依据本发明,某些步骤可以采用其他顺序或者同时进行。其次,本领域技术人员也应该知悉,说明书中所描述的实施例均属于优选实施例,所涉及的动作和模块并不一定是本发明所必须的。
与上述方法实施例相对应,本发明实施例还提供一种基于地址控制的数据处理装置,其结构示意图如图3所示,可以包括:获取单元11、存储单元12、确定单元13和执行单元14。
获取单元11,用于获取存储装置的地址空间中存储的各个地址,每个地址用于指向存储装置的数据空间中所存储数据的位置,数据为电子设备和智能芯片之间交互的数据,如可以是智能芯片写入到数据空间中的数据,也可以是电子设备写入到数据空间以便于智能芯片读取的数据。
在本发明实施例中存储装置位于电子设备中,例如存储装置可以是电子设备的内存,且内存至少包括地址空间和数据空间这两个空间,其中数据空间用于存储各个数据,而地址空间则用于存储指示每个数据在数据空间中存储位置的地址。并且地址空间中的各个地址是在电子设备上电后且操作系统未启动前预先分配的,这是因为这部分地址专用于电子设备和智能芯片之间交互的数据使用,所以需要在操作系统启动前进行分配。
存储单元12,用于将所获取的各个地址存储在智能芯片的存储装置中,其中所述智能芯片的存储装置可以是智能芯片的本地缓存,这样智能芯片在在数据空间中进行操作时,可以直接从本地缓存中获取数据空间中各个存储位置对应的地址,使得智能芯片无需在通过PCI总线接口或PCIE总线接口从电子设备的存储装置中获取地址,进而加快数据传输效率。
在本发明实施例中,存储单元12需要判断所获取的各个地址之间是否连续,并当判断出所获取的各个地址之间连续时,将所获取的各个地址存储在智能芯片的存储装置中。之所以在判断出获取的各个地址之间连续时存储是因为任意一个数据空间是由电子设备和智能芯片之间交互的数据使用,需要为防止上述数据空间中的某个存储位置被其他程序占用,所以在存储各个地址前需要判断各个地址之间是否连续,以确认各个地址的合法性。
确定单元13,用于确定与数据对应的当前操作。可以理解的是:对于本领域技术人员公知的,对数据的操作主要包括读操作和写操作,其中读操作用于从数据空间中读取数据,而写操作则用于向数据空间中写入数据。
在本发明实施例中,为能够确定与数据对应的当前操作,一种可行方式是:由电子设备或者智能芯片向交互对方发送控制指令,所述控制指令用于指示当前操作是读操作还是写操作。
又或者在本发明实施例中,地址空间包括读地址空间和写地址空间,其中读地址空间用于存储电子设备写入到数据空间的数据,写地址空间用于存储智能芯片写入到数据空间的数据。并且为读地址空间分配第一标识,为写地址空间分配第二标识,通过这两个标识来确定当前操作。
例如当第一标识为第一预设标识时,确定单元13确定与数据对应的当前操作为读操作,以将数据空间中存储的数据读取至智能芯片的存储装置中。当第二标识为第二预设标识时,确定单元13确定与数据对应的当前操作为写操作,以将智能芯片的存储装置中存储的数据写入到数据空间中。
如果第一标识为第二预设标识,确定单元13则确定与数据对应的当前操作为写操作,以由电子设备向数据空间中写入数据;如果第二标识为第一预设标识,确定单元13则确定与数据对应的当前操作为读操作,以由电子设备从数据空间中读取智能芯片写入的数据。
执行单元14,用于基于各个地址,在数据空间中连续执行当前操作。即连续对地址指向的存储位置执行当前操作,比如当前操作为写操作,且所述写操作为智能芯片向数据空间中写入数据,则会持续向数据空间中各个地址指向的存储位置写入数据。
在向数据空间中写入数据时,还可以一次写入多个字节的数据,比如一次写入128字节的数据。当智能芯片向数据空间写入的数据包的字节大于128时,还可以首先对写入的数据包进行切片,得到多个字节数为128的数据包,依次将128字节的数据包写入到数据空间中。若最后一个数据包的字节数小于128,也会将最后一个数据包直接写入到数据空间中。
从上述技术方案可知,本发明实施例提供的基于地址控制的数据处理装置在获取到存储装置的地址空间中存储的各个地址之后,可以将所获取的各个地址存储在智能芯片的存储装置中;当确定与数据对应的当前操作后,可以基于各个地址在数据空间中连续执行当前操作,这样智能芯片和电子设备在交互数据时,智能芯片则无需等待电子设备反馈的响应信息,就可以连续的与电子设备进行数据交互,提高数据传输效率。而数据传输效率的提高使得一定时间内传输的数据量相应提高,如之前等待电子设备反馈响应信息的时间也被用来进行数据交互,因此使得传输的有效带宽得到提高,这样一定时间内传输的数据量增加,从而降低数据丢失的概率。
请参阅图4,其示出了本发明实施例提供的基于地址控制的数据处理装置的另一种结构示意,在图3基础上还可以包括:更新单元15和判断单元16。
更新单元15,用于在数据空间中连续执行完当前操作之后,将与当前操作对应的标识更新为另一个操作对应的标识。在数据空间中连续执行完当前操作之后,表示可以变更数据空间的操作权限,此时则可以将当前操作对应的标识更新为另一个操作对应的标识。
比如当前操作为将数据空间中存储的数据读取至智能芯片的存储装置中的读操作时,第一标识为第一预设标识,此时对数据空间的操作权限归智能芯片所有,因此当智能芯片完成在数据空间中的连续读操作后,需要将第一标识的取值从第一预设标识更新为第二预设标识,以将数据空间的控制权限归为电子设备所有,这样电子设备可以向数据空间中写入数据,以使得智能芯片后续可以继续读取数据空间中的数据。
判断单元16,用于在基于各个地址,在数据空间中连续执行将智能芯片的存储装置中存储的数据写入到数据空间中的写操作之后,判断将智能芯片的存储装置中存储的数据写入到数据空间中的写操作的执行情况是否满足预设条件,如果是,则向电子设备发送中断指令,中断指令用于指示电子设备开始从数据空间中获取写入的数据。
其中预设条件可以是通过时间中断和/或者发送帧个数计数中断这两种方式,例如判断写操作的执行时间是否超过预设时间,如果是则向电子设备发送中断指令来指示电子设备开始从数据空间中获取写入的数据。或者智能芯片每次向数据空间中写入一个数据包,则会向电子设备发送一个发送帧,当智能芯片向电子设备发送的发送帧个数超过预设个数时,向电子设备发送中断指令来指示电子设备开始从数据空间中获取写入的数据。
当然本发明实施例还可以将时间中断和发送帧个数计数中断这两种方式相结合,在智能芯片将数据包全部写入到数据空间后,判断智能芯片向电子设备发送的发送帧个数是否超过预设个数时,如果是则向电子设备发送中断指令,如果否则进一步判断写操作的执行时间是否超过预设时间,如果是则向电子设备发送中断指令来指示电子设备开始从数据空间中获取写入的数据。其中预设时间和预设个数的取值可以依据实际应用来设置,对此本发明实施例并不限定其具体取值。
需要说明的是,本说明书中的各个实施例均采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似的部分互相参见即可。对于装置类实施例而言,由于其与方法实施例基本相似,所以描述的比较简单,相关之处参见方法实施例的部分说明即可。
最后,还需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
对所公开的实施例的上述说明,使本领域技术人员能够实现或使用本发明。对这些实施例的多种修改对本领域技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本发明的精神或范围的情况下,在其它实施例中实现。因此,本发明将不会被限制于本文所示的这些实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。
以上所述仅是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。

Claims (10)

1.一种基于地址控制的数据处理方法,其特征在于,所述方法包括:
获取存储装置的地址空间中存储的各个地址,每个地址用于指向所述存储装置的数据空间中所存储数据的位置,所述数据为电子设备和智能芯片之间交互的数据,且所述存储装置位于所述电子设备中;
将所获取的所述各个地址存储在所述智能芯片的存储装置中;
确定与所述数据对应的当前操作;
基于所述各个地址,在所述数据空间中连续执行所述当前操作。
2.根据权利要求1所述的方法,其特征在于,所述将所获取的所述各个地址存储在所述智能芯片的存储装置中,包括:
判断所获取的所述各个地址之间是否连续;
当判断出所获取的所述各个地址之间连续时,将所获取的所述各个地址存储在所述智能芯片的存储装置中。
3.根据权利要求1所述的方法,其特征在于,所述地址空间包括读地址空间和写地址空间,所述读地址空间用于存储所述电子设备写入到所述数据空间的数据,所述写地址空间用于存储所述智能芯片写入到所述数据空间的数据;
所述确定与所述数据对应的当前操作,包括:获取所述读地址空间的第一标识和所述写地址空间的第二标识;
当所述第一标识为第一预设标识时,确定与所述数据对应的所述当前操作为读操作,以将所述数据空间中存储的数据读取至所述智能芯片的存储装置中;
当所述第二标识为第二预设标识时,确定与所述数据对应的所述当前操作为写操作,以将所述智能芯片的存储装置中存储的数据写入到所述数据空间中;
当所述第一标识为所述第二预设标识时,确定与所述数据对应的所述当前操作为写操作,以由所述电子设备向所述数据空间中写入数据;
当所述第二标识为所述第一预设标识时,确定与所述数据对应的所述当前操作为读操作,以由所述电子设备从所述数据空间中读取所述智能芯片写入的数据。
4.根据权利要求3所述的方法,其特征在于,在基于所述各个地址,在所述数据空间中连续执行所述当前操作之后,所述方法还包括:在所述数据空间中连续执行完所述当前操作之后,将与所述当前操作对应的标识更新为另一个操作对应的标识。
5.根据权利要求4所述的方法,其特征在于,在基于所述各个地址,在所述数据空间中连续执行将所述智能芯片的存储装置中存储的数据写入到所述数据空间中的写操作之后,所述方法还包括:
判断所述将所述智能芯片的存储装置中存储的数据写入到所述数据空间中的写操作的执行情况是否满足预设条件,如果是,则向所述电子设备发送中断指令,所述中断指令用于指示所述电子设备开始从所述数据空间中获取写入的数据。
6.一种基于地址控制的数据处理装置,其特征在于,所述装置包括:
获取单元,用于获取存储装置的地址空间中存储的各个地址,每个地址用于指向所述存储装置的数据空间中所存储数据的位置,所述数据为电子设备和智能芯片之间交互的数据,且所述存储装置位于所述电子设备中;
存储单元,用于将所获取的所述各个地址存储在所述智能芯片的存储装置中;
确定单元,用于确定与所述数据对应的当前操作;
执行单元,用于基于所述各个地址,在所述数据空间中连续执行所述当前操作。
7.根据权利要求6所述的装置,其特征在于,所述存储单元,用于判断所获取的所述各个地址之间是否连续,并当判断出所获取的所述各个地址之间连续时,将所获取的所述各个地址存储在所述智能芯片的存储装置中。
8.根据权利要求6所述的装置,其特征在于,所述地址空间包括读地址空间和写地址空间,所述读地址空间用于存储所述电子设备写入到所述数据空间的数据,所述写地址空间用于存储所述智能芯片写入到所述数据空间的数据;
所述确定单元用于:获取所述读地址空间的第一标识和所述写地址空间的第二标识;当所述第一标识为第一预设标识时,确定与所述数据对应的所述当前操作为读操作,以将所述数据空间中存储的数据读取至所述智能芯片的存储装置中;
当所述第二标识为第二预设标识时,确定与所述数据对应的所述当前操作为写操作,以将所述智能芯片的存储装置中存储的数据写入到所述数据空间中;
当所述第一标识为所述第二预设标识时,确定与所述数据对应的所述当前操作为写操作,以由所述电子设备向所述数据空间中写入数据;
当所述第二标识为所述第一预设标识时,确定与所述数据对应的所述当前操作为读操作,以由所述电子设备从所述数据空间中读取所述智能芯片写入的数据。
9.根据权利要求8所述的装置,其特征在于,所述装置还包括:更新单元,用于在所述数据空间中连续执行完所述当前操作之后,将与所述当前操作对应的标识更新为另一个操作对应的标识。
10.根据权利要求9所述的装置,其特征在于,所述装置还包括:判断单元,用于在基于所述各个地址,在所述数据空间中连续执行将所述智能芯片的存储装置中存储的数据写入到所述数据空间中的写操作之后,判断所述将所述智能芯片的存储装置中存储的数据写入到所述数据空间中的写操作的执行情况是否满足预设条件,如果是,则向所述电子设备发送中断指令,所述中断指令用于指示所述电子设备开始从所述数据空间中获取写入的数据。
CN201511001271.XA 2015-12-28 2015-12-28 一种基于地址控制的数据处理方法及装置 Active CN105653490B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201511001271.XA CN105653490B (zh) 2015-12-28 2015-12-28 一种基于地址控制的数据处理方法及装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201511001271.XA CN105653490B (zh) 2015-12-28 2015-12-28 一种基于地址控制的数据处理方法及装置

Publications (2)

Publication Number Publication Date
CN105653490A CN105653490A (zh) 2016-06-08
CN105653490B true CN105653490B (zh) 2018-12-14

Family

ID=56476968

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201511001271.XA Active CN105653490B (zh) 2015-12-28 2015-12-28 一种基于地址控制的数据处理方法及装置

Country Status (1)

Country Link
CN (1) CN105653490B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110321295A (zh) * 2018-03-31 2019-10-11 深圳忆联信息系统有限公司 数据处理方法和装置
CN112395142B (zh) * 2020-11-30 2023-05-26 重庆紫光华山智安科技有限公司 数据管理方法、装置、电子设备及存储介质

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100549983C (zh) * 2007-03-22 2009-10-14 北京中星微电子有限公司 一种读取数据的方法及装置
CN102207919A (zh) * 2010-03-30 2011-10-05 国际商业机器公司 加速数据传输的处理单元、芯片、计算设备和方法
CN105005536B (zh) * 2015-07-01 2019-08-06 忆正科技(武汉)有限公司 固态存储设备、主机的工作方法及固态存储设备、主机

Also Published As

Publication number Publication date
CN105653490A (zh) 2016-06-08

Similar Documents

Publication Publication Date Title
EP3614253B1 (en) Data processing method and storage system
CN105830166B (zh) 一种控制器、闪存装置和将数据写入闪存装置的方法
CN105404596B (zh) 一种数据传输方法、装置及系统
CN103631534B (zh) 数据存储系统以及其管理方法
EP3377965B1 (en) Data processing method, device, and system
US8412864B2 (en) Information processing apparatus and information processing method
CN105320624B (zh) 采用数据输入输出管理控制的电子装置
CN107122130B (zh) 一种数据重删方法及装置
CN104731635B (zh) 一种虚拟机访问控制方法,及虚拟机访问控制系统
CN108496161A (zh) 数据缓存装置及控制方法、数据处理芯片、数据处理系统
CN103827842A (zh) 向控制器存储器空间写入消息
CN108628543B (zh) 垃圾回收方法以及使用该方法的装置
CN104765576B (zh) 一种数据存储方法和数据存储装置
US10534563B2 (en) Method and system for handling an asynchronous event request command in a solid-state drive
CN106502814A (zh) 一种记录pcie设备错误信息的方法及装置
CN106330788B (zh) 报文分片传输方法和装置
CN105653490B (zh) 一种基于地址控制的数据处理方法及装置
CN104462006B (zh) 系统级芯片中的多个处理器核间配置同步方法和设备
CN106250322B (zh) 一种写数据的方法和装置
CN100361108C (zh) 配置总线上的组件进行输入/输出操作的方法、系统和设备
WO2019174206A1 (zh) 一种存储设备的数据读取方法、装置、终端设备和存储介质
CN1705929B (zh) 用于将数据返回给通过总线接收的读请求的方法和系统
CN105094742B (zh) 一种写数据的方法和设备
CN108446137A (zh) 通道寄存器初始化方法、装置及dma设备、终端
CN107291641B (zh) 用于计算单元的存储器直接访问控制装置及其运行方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CP03 Change of name, title or address

Address after: 4 / F, building 1, No.14 Jiuxianqiao Road, Chaoyang District, Beijing 100020

Patentee after: Beijing Jingwei Hirain Technologies Co.,Inc.

Address before: 8 / F, block B, No. 11, Anxiang Beili, Chaoyang District, Beijing 100101

Patentee before: Beijing Jingwei HiRain Technologies Co.,Ltd.

CP03 Change of name, title or address
TR01 Transfer of patent right

Effective date of registration: 20230524

Address after: 100192 5th floor, Zhizhen building, 7 Zhichun Road, Haidian District, Beijing

Patentee after: BEIJING RUNKE GENERAL TECHNOLOGY Co.,Ltd.

Address before: 4 / F, building 1, No.14 Jiuxianqiao Road, Chaoyang District, Beijing 100020

Patentee before: Beijing Jingwei Hirain Technologies Co.,Inc.

TR01 Transfer of patent right