CN105591731A - 一种有源应答器的dbpl解码方法 - Google Patents

一种有源应答器的dbpl解码方法 Download PDF

Info

Publication number
CN105591731A
CN105591731A CN201511013925.0A CN201511013925A CN105591731A CN 105591731 A CN105591731 A CN 105591731A CN 201511013925 A CN201511013925 A CN 201511013925A CN 105591731 A CN105591731 A CN 105591731A
Authority
CN
China
Prior art keywords
dbpl
signal
code element
extract
time delay
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201511013925.0A
Other languages
English (en)
Other versions
CN105591731B (zh
Inventor
门伟丛
刘杰
周新
梁鹤新
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
GUAN XINTONG SIGNAL TECHNOLOGY Co Ltd
Original Assignee
GUAN XINTONG SIGNAL TECHNOLOGY Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by GUAN XINTONG SIGNAL TECHNOLOGY Co Ltd filed Critical GUAN XINTONG SIGNAL TECHNOLOGY Co Ltd
Priority to CN201511013925.0A priority Critical patent/CN105591731B/zh
Publication of CN105591731A publication Critical patent/CN105591731A/zh
Application granted granted Critical
Publication of CN105591731B publication Critical patent/CN105591731B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/0016Arrangements for synchronising receiver with transmitter correction of synchronization errors
    • H04L7/0033Correction by delay
    • H04L7/0037Delay of clock signal

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Dc Digital Transmission (AREA)

Abstract

本发明公开了一种有源应答器的DBPL解码方法,涉及有源应答器的DBPL解码技术领域。包括以下步骤:1)根据系统时钟信号的上升沿,提取延时信号;2)提取DBPL码元的边沿采集信号;?3)对边沿采集信号的边沿脉冲进行采集,提取单稳态信号;4)根据输出的单稳态信号,提取占空比为50%的同步时钟信号;5)在同步时钟信号的上升沿提取DBPL码元的一级延时L1和二级延时L2信号,再对一级延时L1和二级延时L2信号进行同或解码,从而提取出解码数据。本发明采用同或解码提取出解码数据,输出正确的可变报文信息,提高有源应答器的正确解码能力,进而提高抗干扰能力。

Description

一种有源应答器的DBPL解码方法
技术领域
本发明涉及有源应答器的DBPL解码技术领域。
背景技术
为了保证我国铁路运输安全,满足互通运营需求,适应铁路建设发展战略的实施,铁路总公司颁发了中国列车运行控制系统CTCS技术规范,其中CTCS-1、CTCS-2、CTCS-3级均明确要求在地面设置点式应答器,在机车上安装查询装置BTM。应答器系统已经成为我国铁路改造和建设不可缺少的重要设备。
有源应答器作为应答器系统的重要组成部分,通过空气接口将地面实时信息传送给车载设备。有源应答器与地面电子单元(LEU)通过一对应答器专用屏蔽双绞线电缆连接,该电缆中传送的信号为8.82kHz正弦信号叠加DBPL编码的数据,8.82KHz由有源应答器硬件电路用于能量的提取,而DBPL编码数据则需进行报文解码输出可变报文。在干扰比较强的电气化铁路中,如何保证正确解码、输出正确报文信息在实际应用中起到至关重要的作用。
发明内容
本发明所要解决的技术问题是提供一种有源应答器的DBPL解码方法,通过产生单稳态信号来提取码元同步时钟,输出解码数据,用于恢复可变报文信息,提高有源应答器的正确解码能力,进而提高抗干扰能力。
为解决上述技术问题,本发明所采取的技术方案是:一种有源应答器的DBPL解码方法,包括以下步骤:
1)根据系统时钟信号的上升沿,提取延时信号,即提取DBPL码元的一级延时S1和二级延时S2信号;
2)将上述两级延时信号S1、S2进行异或,从而提取DBPL码元的边沿采集信号;
3)对边沿采集信号的边沿脉冲进行采集,提取单稳态信号;
4)根据输出的单稳态信号,提取占空比为50%的同步时钟信号;
5)在同步时钟的上升沿提取DBPL码元的一级延时L1和二级延时L2信号,再对一级延时L1和二级延时L2信号进行同或解码,从而提取出解码数据。
进一步优化的技术方案为所述步骤3)中的单稳态信号的单稳态高电平保持时间为T1,且大于半个DBPL码元周期小于一个DBPL码元周期,DBPL码元的周期为T2。
进一步优化的技术方案为所述步骤4)中同步时钟信号与DBPL码元同步。
进一步优化的技术方案为所述步骤5)解码数据根据DBPL码元性质进行同或解码得出,即DBPL码元为0或1均是与前一个DBPL码元比较得出的,故DBPL解码先设定第一个DBPL码元为基准DBPL码元,定为X,其后DBPL码元跳变与其一致则为1,相反则为0。
进一步优化的技术方案为所述步骤1)中的系统时钟采用9MHz时钟。
采用上述技术方案所产生的有益效果在于:本发明通过对DBPL码元跳变沿的采集,提取出单稳态信号,进而确定同步时钟,在同步时钟的上升沿提取DBPL码元的一级延时L1和二级延时L2信号,再对一级延时L1和二级延时L2信号进行同或解码,从而提取出解码数据,输出正确的可变报文信息,提高有源应答器的正确解码能力,进而提高抗干扰能力。
附图说明
图1是本发明原理框图;
图2是本发明边沿采集信号提取时序图;
图3是本发明单稳态信号提取时序图;
图4是本发明同步时钟提取时序图;
图5是本发明DBPL同或解码时序图;
图6是本发明DBPL编码原理图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
如图1所示,本发明是一种有源应答器的DBPL解码方法,包括以下步骤:
1)根据系统时钟信号的上升沿,提取延时信号,即提取DBPL码元的一级延时S1和二级延时S2信号;
2)将上述两级延时信号S1、S2进行异或,从而提取DBPL码元的边沿采集信号;
3)对边沿采集信号的边沿脉冲进行采集,提取单稳态信号;
4)根据输出的单稳态信号,提取占空比为50%的同步时钟信号;
5)在同步时钟的上升沿提取DBPL码元的一级延时L1和二级延时L2信号,再对一级延时L1和二级延时L2信号进行同或解码,从而提取出解码数据。
进一步优化的技术方案为所述步骤3)中的单稳态信号的单稳态高电平保持时间为T1,且大于半个DBPL码元周期小于一个DBPL码元周期,DBPL码元的周期为T2。
进一步优化的技术方案为所述步骤4)中同步时钟信号与DBPL码元同步。
进一步优化的技术方案为所述步骤5)解码数据根据DBPL码元性质进行同或解码得出,即DBPL码元为0或1均是与前一个DBPL码元比较得出的,故DBPL解码先设定第一个DBPL码元为基准DBPL码元,定为X,其后DBPL码元跳变与其一致则为1,相反则为0。
进一步优化的技术方案为所述步骤1)中的系统时钟采用9MHz时钟。
如图2所示,边沿采集信号主要为DBPL编码数据跳变沿(上升沿和下降沿)采集,采集的结果为在DBPL的跳变沿输出高脉冲。
如图3所示,单稳态信号的产生即当单稳态信号在原态(逻辑0)时检测到DBPL边沿脉冲到来,则信号状态发生反转(由逻辑0变为逻辑1),保持一定时间后回到原态,在逻辑1保持期间不检测是否有DBPL边沿脉冲,其中逻辑1保持时间T1即为单稳态高电平保持时间,其大于半个DBPL码元周期小于一个DBPL码元周期;T2即为DBPL码元的周期。从而提取的单稳态信号与DBPL数据速率相同,占空比大于50%的周期性信号。
如图4所示,同步时钟信号的提取是根据单稳态信号的稳定频率,产生同频率但占空比为50%的信号,即DBPL数据的同步时钟信号。
如图5所示,DBPL解码部分主要采用的方法为同或解码,即在在同步时钟的上升沿提取DBPL码元的一级延时L1和二级延时L2信号,得到的两级延时信号进行同或完成解码。根据DBPL码元性质,码元为0或1均是与前一个码元比较得出的,故DBPL解码先设定第一个码元为基准码元,定为X,其后码元跳变与其一致则为1,相反则为0。图5中由于时序采集的原因,解码结果舍去基准码元X和其后第一个码元,但由于应答器报文发送是循环无缝发送的,解码也是在报文发送过程中一直进行的,故此舍去不会造成报文数据丢失,此解码方法通过FPGA实现。
如图6所示,DBPL码是由绝对双相码经差分变换得到的相对于输入的NRZ波形的差分码。其编码原理如图6所示:每一个比特用两个状态表示,第一种状态表示的是码元内的相位变化,从‘1’到‘0’用‘A’表示,从‘0’到1’用‘B’表示;第二种状态用以比较当前码元与之前码元,相等表示为‘1’,不等表示为‘0’。

Claims (5)

1.一种有源应答器的DBPL解码方法,其特征在于:包括以下步骤:
1)根据系统时钟信号的上升沿,提取延时信号,即提取DBPL码元的一级延时S1和二级延时S2信号;
2)将上述两级延时信号S1、S2进行异或,从而提取DBPL码元的边沿采集信号;
3)对边沿采集信号的边沿脉冲进行采集,提取单稳态信号;
4)根据输出的单稳态信号,提取占空比为50%的同步时钟信号;
5)在同步时钟的上升沿提取DBPL码元的一级延时L1和二级延时L2信号,再对一级延时L1和二级延时L2信号进行同或解码,从而提取出解码数据。
2.根据权利要求1所述的一种有源应答器的DBPL解码方法,其特征在于:所述步骤3)中的单稳态信号的单稳态高电平保持时间为T1,且大于半个DBPL码元周期小于一个DBPL码元周期,DBPL码元的周期为T2。
3.根据权利要求1所述的一种有源应答器的DBPL解码方法,其特征在于:所述步骤4)中同步时钟信号与DBPL码元同步。
4.根据权利要求1所述的一种有源应答器的DBPL解码方法,其特征在于:所述步骤5)解码数据根据DBPL码元性质进行同或解码得出,即DBPL码元为0或1均是与前一个DBPL码元比较得出的,故DBPL解码先设定第一个DBPL码元为基准DBPL码元,定为X,其后DBPL码元跳变与其一致则为1,相反则为0。
5.根据权利要求1所述的一种有源应答器的DBPL解码方法,其特征在于:所述步骤1)中的系统时钟采用9MHz时钟。
CN201511013925.0A 2015-12-31 2015-12-31 一种有源应答器的dbpl解码方法 Active CN105591731B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201511013925.0A CN105591731B (zh) 2015-12-31 2015-12-31 一种有源应答器的dbpl解码方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201511013925.0A CN105591731B (zh) 2015-12-31 2015-12-31 一种有源应答器的dbpl解码方法

Publications (2)

Publication Number Publication Date
CN105591731A true CN105591731A (zh) 2016-05-18
CN105591731B CN105591731B (zh) 2019-01-15

Family

ID=55931008

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201511013925.0A Active CN105591731B (zh) 2015-12-31 2015-12-31 一种有源应答器的dbpl解码方法

Country Status (1)

Country Link
CN (1) CN105591731B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110932752A (zh) * 2019-10-29 2020-03-27 北京全路通信信号研究设计院集团有限公司 一种应答器有源模块时钟提取方法及装置
CN110971341A (zh) * 2019-10-29 2020-04-07 北京全路通信信号研究设计院集团有限公司 一种dbpl码硬件解码方法及系统

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102340318A (zh) * 2011-10-08 2012-02-01 中国科学院上海微系统与信息技术研究所 准循环ldpc码的编码方法
CN103312371A (zh) * 2013-06-21 2013-09-18 北京交大思诺科技有限公司 有源应答器的便携式信源模拟装置
CN104283664A (zh) * 2013-07-08 2015-01-14 美国亚德诺半导体公司 差分解码器
CN104280613A (zh) * 2014-10-15 2015-01-14 成都振芯科技股份有限公司 一种片内信号间的相位检测与同步电路及其同步方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102340318A (zh) * 2011-10-08 2012-02-01 中国科学院上海微系统与信息技术研究所 准循环ldpc码的编码方法
CN103312371A (zh) * 2013-06-21 2013-09-18 北京交大思诺科技有限公司 有源应答器的便携式信源模拟装置
CN104283664A (zh) * 2013-07-08 2015-01-14 美国亚德诺半导体公司 差分解码器
CN104280613A (zh) * 2014-10-15 2015-01-14 成都振芯科技股份有限公司 一种片内信号间的相位检测与同步电路及其同步方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110932752A (zh) * 2019-10-29 2020-03-27 北京全路通信信号研究设计院集团有限公司 一种应答器有源模块时钟提取方法及装置
CN110971341A (zh) * 2019-10-29 2020-04-07 北京全路通信信号研究设计院集团有限公司 一种dbpl码硬件解码方法及系统

Also Published As

Publication number Publication date
CN105591731B (zh) 2019-01-15

Similar Documents

Publication Publication Date Title
CN105553600B (zh) 一种irig‑b直流码编解码装置及其编解码方法
CN101493674B (zh) B码解调解码方法及其装置
CN102882626A (zh) 融合b码解码技术的ieee1588智能电网时间传输方法与装置
CN104935311B (zh) 一种数字信号隔离器及相应的脉宽编解码方法
CN109194431A (zh) 一种时钟时频一体传输方法及装置
CN102904615B (zh) 一种电力线载波通信方法
CN105591731A (zh) 一种有源应答器的dbpl解码方法
CN102394655B (zh) Mic总线上的曼码转换方法
CN202818360U (zh) 基于fpga的irig-b调制解调器
CN206363300U (zh) 一种电池管理芯片菊花链通信系统
CN104467865A (zh) 串行通信协议控制器、字节拆分电路及8b10b编码器
CN101067899A (zh) 一种抗干扰红外线遥控装置
CN102508423A (zh) 采用增强捕捉模块的irig-b对时方法
CN105763199A (zh) 一种基于fpga的irig-b(dc)快速解码方法
CN102932103B (zh) 一种基于数字化变电站的数据传输速率自适应接收方法
CN106411462B (zh) 一种主从式时间同步系统带内管理实现方法
CN205899288U (zh) 一种数字信号边沿延时修正系统
CN204790677U (zh) 一种抗干扰的时钟和数据恢复集成电路设计
CN207098602U (zh) 一种光纤纵差保护装置
CN100440266C (zh) 城轨供电馈线电流电压量的采集和传输方法
CN102082580A (zh) 一体化tcas系统信号自动收发方法
CN201393232Y (zh) 使用新型cmi编码的总线通讯电路
CN110971341B (zh) 一种dbpl码硬件解码方法及系统
CN205450869U (zh) 一种多模组之间时钟同步电路
CN205232201U (zh) 一种集电极编码器解码电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
CB03 Change of inventor or designer information
CB03 Change of inventor or designer information

Inventor after: Men Weicong

Inventor after: Chen Chao

Inventor after: Liu Jie

Inventor after: Zhou Xin

Inventor after: Liang Hexin

Inventor after: Wu Wentao

Inventor after: Li Hu

Inventor after: Wu Jingjing

Inventor after: Xu Liang

Inventor after: Ma Haibo

Inventor before: Men Weicong

Inventor before: Liu Jie

Inventor before: Zhou Xin

Inventor before: Liang Hexin

GR01 Patent grant
GR01 Patent grant