CN105577569A - 一种基于fc-av协议的提高ddr2带宽利用率的发送视频数据存储方法 - Google Patents

一种基于fc-av协议的提高ddr2带宽利用率的发送视频数据存储方法 Download PDF

Info

Publication number
CN105577569A
CN105577569A CN201510930172.3A CN201510930172A CN105577569A CN 105577569 A CN105577569 A CN 105577569A CN 201510930172 A CN201510930172 A CN 201510930172A CN 105577569 A CN105577569 A CN 105577569A
Authority
CN
China
Prior art keywords
ddr2
video data
read
line
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201510930172.3A
Other languages
English (en)
Inventor
刘承禹
王婷
卢俊
刘浩
张玲
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xian Aeronautics Computing Technique Research Institute of AVIC
Original Assignee
Xian Aeronautics Computing Technique Research Institute of AVIC
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xian Aeronautics Computing Technique Research Institute of AVIC filed Critical Xian Aeronautics Computing Technique Research Institute of AVIC
Priority to CN201510930172.3A priority Critical patent/CN105577569A/zh
Publication of CN105577569A publication Critical patent/CN105577569A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L47/00Traffic control in data switching networks
    • H04L47/50Queue scheduling
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/433Content storage operation, e.g. storage operation in response to a pause request, caching operations
    • H04N21/4331Caching operations, e.g. of an advertisement for later insertion during playback
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/44Processing of video elementary streams, e.g. splicing a video clip retrieved from local storage with an incoming video stream or rendering scenes according to encoded video stream scene graphs
    • H04N21/44004Processing of video elementary streams, e.g. splicing a video clip retrieved from local storage with an incoming video stream or rendering scenes according to encoded video stream scene graphs involving video buffer management, e.g. video decoder buffer or video display buffer
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Multimedia (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Image Input (AREA)

Abstract

本发明涉及一种基于FC-AV协议的提高DDR2带宽利用率的发送视频数据存储方法。该方法包括以下步骤:1)将DDR2存储器的每个逻辑bank都划分为多个相等大小的数据缓存区,每个缓存区可存放发送视频数据中的一行视频数据;2)每一行发送视频数据写入DDR2存储器时,按逻辑bank顺序轮换存放在数据缓冲区。本发明通过按视频行在DDR2中以逻辑bank的顺序轮换存储,解决了对DDR2同时读写数据时的页面冲突问题,最大程度的提高了DDR2的带宽利用率。

Description

一种基于FC-AV协议的提高DDR2带宽利用率的发送视频数据存储方法
技术领域
本发明属于计算机硬件技术,涉及一种基于FC-AV协议的提高DDR2带宽利用率的发送视频数据存储方法。
背景技术
FC-AV协议定义了视频数据到FC(光纤通道)的映射办法,在实现大分辨率的视频数据向FC映射时,一般需要采用DDR2存储器作为视频数据的缓存,在向DDR2存储器存放视频数据时,传统的存储方法是按地址递增依次存储整帧视频数据,该方法导致向DDR2存储视频数据的写操作和从DDR2读取视频数据的读操作这两种操作在大部分时间里都是针对DDR2的同一逻辑bank进行,当对DDR2的读、写操作同时进行时,根据DDR2的页面管理原理,这时DDR2的带宽利用率非常低。
发明内容
本发明为解决背景技术中存在的上述技术问题,而提供一种简单易行、应用广泛的提高DDR2带宽利用率的基于FC-AV协议的提高DDR2带宽利用率的发送视频数据存储方法。
本发明的技术解决方案是:一种基于FC-AV协议的提高DDR2带宽利用率的发送视频数据存储方法,其特殊之处在于:该方法包括以下步骤:
1)将DDR2存储器的每个逻辑bank都划分为多个相等大小的数据缓存区,每个缓存区可存放发送视频数据中的一行视频数据;
2)每一行发送视频数据写入DDR2存储器时,按逻辑bank顺序轮换存放在数据缓冲区。
上述步骤2)中发送视频数据存入DDR2时以视频行为单位,一次写入一行;
上述FC-AV协议处理电路从DDR2中读取视频数据时以视频行为单位,一次读出一行,并以写入的顺序读取视频数据。
该方法还包括步骤3)通过读写指针来指示DDR2中存储的视频数据量。
上述步骤3)的具体步骤如下:
3.1)当向DDR2写入一行数据后,写指针加一,一帧视频数据全部写入DDR2后,写指针清零;
3.2)当从DDR2中读出一行数据后,读指针加一,一帧视频数据全部读出后,读指针清零;读写指针相等时,DDR2中数据为空;读写指针不等时,读取DDR2中的数据。
本发明提供的一种基于FC-AV协议的提高DDR2带宽利用率的发送视频数据存储方法通过发送视频数据以视频行为单位在DDR2存储器中以逻辑bank顺序轮换存储,使得向DDR2存储视频数据的写操作和从DDR2读取视频数据的读操作这两种操作在大部分时间里都是针对DDR2的不同逻辑bank进行,当对DDR2的读、写操作同时进行时,根据DDR2的页面管理原理,这时DDR2的带宽利用率非常高。
附图说明:
图1为本发明基于FC-AV协议的发送视频电路结构图;
图2为本发明的发送视频数据在DDR2中的存储示意图。
具体实施方式
下面结合附图和实施例对本发明做进一步说明:
参见图1,本发明提供的一种基于FC-AV协议的提高DDR2带宽利用率的发送视频数据存储方法,将发送视频数据以视频行为单位在DDR2存储器中以逻辑bank顺序轮换存储。其包括以下步骤:
1)将DDR2存储器的每个逻辑bank都划分为多个相等大小的数据缓存区,每个缓存区可存放发送视频数据中的一行视频数据;
2)每一行发送视频数据写入DDR2存储器时,按逻辑bank顺序轮换存放在数据缓冲区。
发送视频数据存入DDR2时以视频行为单位,一次写入一行;FC-AV协议处理电路从DDR2中读取视频数据时以视频行为单位,一次读出一行,并以写入的顺序读取视频数据。
3)通过读写指针来指示DDR2中存储的视频数据量;
3.1)当向DDR2写入一行数据后,写指针加一,一帧视频数据全部写入DDR2后,写指针清零;
3.2)当从DDR2中读出一行数据后,读指针加一,一帧视频数据全部读出后,读指针清零;读写指针相等时,DDR2中数据为空;读写指针不等时,才读取DDR2中的数据。
下面通过举例对本发明做进一步详细说明。
参见图2,以DDR2存储器有4个逻辑bank,要发送的视频其分辨率为1600x1200为例,该视频每行1600个像素,每个像素3个字节,即每行视频数据共有4800字节,为方便设计,每个数据缓冲区大小设计为8K字节,即每个数据缓冲区能存放一行视频数据,共划分1200个数据缓冲区,每个逻辑bank有300个数据缓冲区。
每一行发送视频数据写入DDR2存储器时,按逻辑bank顺序轮换存放在数据缓冲区,即发送视频数据的起始行第0行视频数据存储在逻辑bank0的第1个数据缓冲区中,第1行视频数据存储在逻辑bank1的第1个数据缓冲区中,第2行视频数据存储在逻辑bank2的第1个数据缓冲区中,第3行视频数据存储在逻辑bank3的第1个数据缓冲区中,第4行视频数据存储在逻辑bank0的第2个数据缓冲区中,第5行视频数据存储在逻辑bank1的第2个数据缓冲区中,第6行视频数据存储在逻辑bank2的第2个数据缓冲区中,第7行视频数据存储在逻辑bank3的第2个数据缓冲区中,依次类推,第1196行视频数据存储在逻辑bank0的第300个数据缓冲区中,第1197行视频数据存储在逻辑bank1的第300个数据缓冲区中,第1198行视频数据存储在逻辑bank2的第300个数据缓冲区中,最后一行即第1199行视频数据存储在逻辑bank3的第300个数据缓冲区中。
按照上述存储方法存放发送视频数据,发送视频数据写入DDR2中,和从DDR2中读取视频数据,都是针对DDR2的不同逻辑bank进行,根据DDR2的页面管理原理,每个逻辑bank在同一时间能且只能打开一个页面,即每个逻辑bank只能打开一行地址,因此对DDR2同时写入、读取视频数据时,不存在页面冲突,故DDR2的带宽利用率最高。
最后应说明的是:以上实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述实施例对本发明进行了详细地说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的精神和范围。

Claims (5)

1.一种基于FC-AV协议的提高DDR2带宽利用率的发送视频数据存储方法,其特征在于:该方法包括以下步骤:
1)将DDR2存储器的每个逻辑bank都划分为多个相等大小的数据缓存区,每个缓存区可存放发送视频数据中的一行视频数据;
2)每一行发送视频数据写入DDR2存储器时,按逻辑bank顺序轮换存放在数据缓冲区。
2.根据权利要求1所述的基于FC-AV协议的提高DDR2带宽利用率的发送视频数据存储方法,其特征在于:所述步骤2)中发送视频数据存入DDR2时以视频行为单位,一次写入一行。
3.根据权利要求2所述的基于FC-AV协议的提高DDR2带宽利用率的发送视频数据存储方法,其特征在于:所述FC-AV协议处理电路从DDR2中读取视频数据时以视频行为单位,一次读出一行,并以写入的顺序读取视频数据。
4.根据权利要求1或2或3所述的基于FC-AV协议的提高DDR2带宽利用率的发送视频数据存储方法,其特征在于:该方法还包括步骤3)通过读写指针来指示DDR2中存储的视频数据量。
5.根据权利要求4所述的基于FC-AV协议的提高DDR2带宽利用率的发送视频数据存储方法,其特征在于:所述步骤3)的具体步骤如下:
3.1)当向DDR2写入一行数据后,写指针加一,一帧视频数据全部写入DDR2后,写指针清零;
3.2)当从DDR2中读出一行数据后,读指针加一,一帧视频数据全部读出后,读指针清零;读写指针相等时,DDR2中数据为空;读写指针不等时,读取DDR2中的数据。
CN201510930172.3A 2015-12-11 2015-12-11 一种基于fc-av协议的提高ddr2带宽利用率的发送视频数据存储方法 Pending CN105577569A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510930172.3A CN105577569A (zh) 2015-12-11 2015-12-11 一种基于fc-av协议的提高ddr2带宽利用率的发送视频数据存储方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510930172.3A CN105577569A (zh) 2015-12-11 2015-12-11 一种基于fc-av协议的提高ddr2带宽利用率的发送视频数据存储方法

Publications (1)

Publication Number Publication Date
CN105577569A true CN105577569A (zh) 2016-05-11

Family

ID=55887246

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510930172.3A Pending CN105577569A (zh) 2015-12-11 2015-12-11 一种基于fc-av协议的提高ddr2带宽利用率的发送视频数据存储方法

Country Status (1)

Country Link
CN (1) CN105577569A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106973188A (zh) * 2017-04-11 2017-07-21 北京图森未来科技有限公司 一种图像传输装置和方法

Non-Patent Citations (3)

* Cited by examiner, † Cited by third party
Title
刘浩,田泽: ""FC—AV协议及实现方法研究"", 《计算机技术与发展》 *
李永超: ""基于FC-AV协议的视频传输系统"", 《中国优秀硕士学位论文全文数据库》 *
邵志阳: ""基于光纤通道的音视频传输系统设计与验证"", 《中国优秀硕士学位论文全文数据库》 *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106973188A (zh) * 2017-04-11 2017-07-21 北京图森未来科技有限公司 一种图像传输装置和方法

Similar Documents

Publication Publication Date Title
US8482573B2 (en) Apparatus and method for processing data
JP5351145B2 (ja) メモリ制御装置、メモリシステム、半導体集積回路およびメモリ制御方法
CN105245759B (zh) 一种实现图像同步显示的方法及装置
US20130101275A1 (en) Video Memory Having Internal Programmable Scanning Element
CN102654827A (zh) 一种先进先出缓冲器及缓存数据的方法
WO2014187112A1 (zh) 视频图像的降帧方法和系统
CN109919952A (zh) 一种在fpga中将大图切割为几幅小图并同时显示的方法
CN106201363B (zh) 视频流像素级数据随机实时访问的存储器及存储方法
CN107533752A (zh) 用于图形处理的基于表面格式的自适应存储器地址扫描
US20210280226A1 (en) Memory component with adjustable core-to-interface data rate ratio
US20170185294A1 (en) Memory system and operating method thereof
CN110322904A (zh) 压缩图像信息读取控制方法及装置
CN106681659A (zh) 数据压缩的方法及装置
WO2017055732A1 (fr) Dispositif informatique muni de traitement en memoire et de ports d'acces etroits
CN105577985B (zh) 一种数字图像处理系统
CN105488753A (zh) 一种对图像进行二维傅立叶变换或反变换的方法及装置
CN102541769A (zh) 一种存储器接口访问控制方法及装置
CN105577569A (zh) 一种基于fc-av协议的提高ddr2带宽利用率的发送视频数据存储方法
CN108170376A (zh) 存储卡读和写的方法和系统
CN100536021C (zh) 大容量高速缓冲存储器
CN105138467B (zh) 数据存取装置、方法及磁共振设备
JP6332756B2 (ja) データ処理方法、装置、およびシステム
KR20090098275A (ko) 플래시 메모리 시스템
CN101350217B (zh) 数据写入存储器的装置及其方法
CN108984148A (zh) 一种基于同步fifo存储器的数据存储的方法及存储器

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
WD01 Invention patent application deemed withdrawn after publication
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20160511