CN105513631B - 一种减少dram高温漏电的电路及方法 - Google Patents
一种减少dram高温漏电的电路及方法 Download PDFInfo
- Publication number
- CN105513631B CN105513631B CN201610028533.XA CN201610028533A CN105513631B CN 105513631 B CN105513631 B CN 105513631B CN 201610028533 A CN201610028533 A CN 201610028533A CN 105513631 B CN105513631 B CN 105513631B
- Authority
- CN
- China
- Prior art keywords
- band
- dram
- adjustment code
- value
- gap reference
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/4074—Power supply or voltage generation circuits, e.g. bias voltage generators, substrate voltage generators, back-up power, power control circuits
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Semiconductor Memories (AREA)
- Dram (AREA)
- For Increasing The Reliability Of Semiconductor Memories (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
本发明公开一种减少DRAM高温漏电的电路及方法,通过监测DRAM芯片所处的环境温度,在环境温度高于或等于阈值的时候控制DRAM带隙基准电路输出第一带隙基准电压值;在环境温度低于阈值的时候控制DRAM带隙基准电路输出第二带隙基准电压值;所述第一带隙基准电压值低于所述第二带隙基准电压值。本发明在高温下将带隙输出电压集中分布在一个小于目标值的较小电压值,这样内部核心电压都会随之降低,从而降低了高温下的漏电流。而在低温下仍然将带隙输出电压值设在目标值,DRAM芯片的时序性能参数不受影响。
Description
【技术领域】
本发明属于动态随机存取存储器技术领域,特别涉及一种减少DRAM高温漏电的电路及方法。
【背景技术】
目前DRAM中的带隙基准电路均采用温度系数很好的设计,以保证带隙输出电压不随工艺,温度以及外部电压变化而变化。所以DRAM内部的核心电压比如VINT,VPP,VBLH高低温下的值保持一致。但是由于高温下,器件的阈值电压变低,而DRAM内部的供电电压仍保持不变,这就导致高温下的漏电变得很大。在前端测试中,因为漏电流过大而影响了产品的前端良率。
【发明内容】
本发明的目的在于提供一种减少DRAM高温漏电的电路及方法,以解决上述技术问题。
为了实现上述目的,本发明采用如下技术方案:
一种减少DRAM高温漏电的电路,包括DRAM带隙基准电路、温度检测器和逻辑选通电路;
所述DRAM带隙基准电路用于为DRAM芯片提供基准电压;
所述温度检测器用于检测DRAM芯片所处环境的温度,并在所测温度值大于或等于阈值时输出第一信号给逻辑选通电路,在所测温度值小于阈值时输出第二信号给逻辑选通电路;
所述逻辑选通电路用于:在接收到第一信号时,将第一调整码送至DRAM带隙基准电路,控制DRAM带隙基准电路输出第一带隙基准电压值;在接收到第二信号时,将第二调整码送至DRAM带隙基准电路,控制DRAM带隙基准电路输出第二带隙基准电压值;所述第一带隙基准电压值低于所述第二带隙基准电压值。
进一步的,所述阈值为50℃。
进一步的,第一调整码为90℃时的调整码;第二调整码为-10℃时的调整码。
进一步的,第一调整码和第二调整码的获得方法如下:
在90℃下扫描调整码,同时测量带隙基准电路的输出电压,找到一组第一调整码,使得带隙基准电路输出的带隙基准电压值为1.2V;
在-10℃扫描所有的调整码,同时测量带隙基准电路输出的带隙基准电压输出,找到一组第二调整码,使得带隙基准电路输出的带隙基准电压值为1.25V。
进一步的,第一调整码和第二调整码均通过激光熔丝(laser fuse)输出给DRAM带隙基准电路。
一种减少DRAM高温漏电的方法,包括:监测DRAM芯片所处的环境温度,在环境温度高于或等于阈值的时候控制DRAM带隙基准电路输出第一带隙基准电压值;在环境温度低于阈值的时候控制DRAM带隙基准电路输出第二带隙基准电压值;所述第一带隙基准电压值低于所述第二带隙基准电压值。
进一步的,所述阈值为50℃。
进一步的,在环境温度高于或等于阈值的时候通过第一调整码控制DRAM带隙基准电路输出第一带隙基准电压值;在环境温度低于阈值的时候通过第二调整码控制DRAM带隙基准电路输出第二带隙基准电压值。
进一步的,第一调整码为90℃时的调整码;第二调整码为-10℃时的调整码;
第一调整码和第二调整码的获得方法如下:
在90℃下扫描调整码,同时测量带隙基准电路的输出电压,找到一组第一调整码,使得带隙基准电路输出的带隙基准电压值为1.2V;
在-10℃扫描所有的调整码,同时测量带隙基准电路输出的带隙基准电压输出,找到一组第二调整码,使得带隙基准电路输出的带隙基准电压值为1.25V。
进一步的,第一调整码和第二调整码均通过激光熔丝输出给DRAM带隙基准电路。
相对于现有技术,本发明具有以下有益效果:本发明在高温下将带隙输出电压集中分布在一个小于目标值的较小电压值,这样内部核心电压都会随之降低,从而降低了高温下的漏电流。而在低温下仍然将带隙输出电压值设在目标值,DRAM芯片的时序性能参数不受影响。
【附图说明】
图1为本发明一种减少DRAM高温漏电的电路的结构示意图。
【具体实施方式】
请参阅图1所示,本发明普通的DRAM带隙基准电路上新添加了一个小型温度检测器以及逻辑选通电路。逻辑选通电路根据温度检测器的输出信号的高低,选择将高温下的调整码或者低温下的调整码送至带隙基准电路中的R3电阻。
温度检测器用于自动检测DRAM芯片所处的环境温度,当温度大于等于50度时,温度检测器输出信号sel_HT为高,sel_HT信号送至逻辑选通电路中,将90度时的调整码送至带隙基准电路中的R3电阻,去调整R3电阻的值。
当温度低于50度时,温度检测器输出信号sel_HT为低,此时逻辑选通电路将-10度时的调整码送至R3电阻,去调整R3电阻的值。
90度时的调整码和-10度时的调整码的获得方法如下:
首先在高温(90度)下去扫描调整码,同时测量带隙基准电路的输出电压vbgr,找到一组调整码,使得带隙基准电路输出的带隙基准电压值为1.2V。
其次在低温(-10度)去扫描所有的调整码,同时测量带隙基准电路输出的带隙基准电压输出vbgr,找到一组调整码,使得带隙基准电路输出的带隙基准电压值为1.25V。
90度的调整码和-10度的调整码都将通过激光熔丝输出。
此种方法的好处在于在高温下将带隙输出电压集中分布在一个小于目标值的较小电压值,这样内部核心电压都会随之降低,从而降低了高温下的漏电流。而在低温下仍然将带隙输出电压值设在目标值,DRAM芯片的时序性能参数不受影响。
Claims (4)
1.一种减少DRAM高温漏电的电路,其特征在于,包括DRAM带隙基准电路、温度检测器和逻辑选通电路;
所述DRAM带隙基准电路用于为DRAM芯片提供基准电压;
所述温度检测器用于检测DRAM芯片所处环境的温度,并在所测温度值大于或等于阈值时输出第一信号给逻辑选通电路,在所测温度值小于阈值时输出第二信号给逻辑选通电路;
所述逻辑选通电路用于:在接收到第一信号时,将第一调整码送至DRAM带隙基准电路,控制DRAM带隙基准电路输出第一带隙基准电压值;在接收到第二信号时,将第二调整码送至DRAM带隙基准电路,控制DRAM带隙基准电路输出第二带隙基准电压值;所述第一带隙基准电压值低于所述第二带隙基准电压值;
所述阈值为50℃;
第一调整码为90℃时的调整码;第二调整码为-10℃时的调整码;
第一调整码和第二调整码的获得方法如下:
在90℃下扫描调整码,同时测量带隙基准电路的输出电压,找到一组第一调整码,使得带隙基准电路输出的带隙基准电压值为1.2V;
在-10℃扫描所有的调整码,同时测量带隙基准电路输出的带隙基准电压输出,找到一组第二调整码,使得带隙基准电路输出的带隙基准电压值为1.25V。
2.根据权利要求1所述的一种减少DRAM高温漏电的电路,其特征在于,第一调整码和第二调整码均通过激光熔丝输出给DRAM带隙基准电路。
3.一种减少DRAM高温漏电的方法,其特征在于,包括:监测DRAM芯片所处的环境温度,在环境温度高于或等于阈值的时候控制DRAM带隙基准电路输出第一带隙基准电压值;在环境温度低于阈值的时候控制DRAM带隙基准电路输出第二带隙基准电压值;所述第一带隙基准电压值低于所述第二带隙基准电压值;
所述阈值为50℃;
在环境温度高于或等于阈值的时候通过第一调整码控制DRAM带隙基准电路输出第一带隙基准电压值;在环境温度低于阈值的时候通过第二调整码控制DRAM带隙基准电路输出第二带隙基准电压值;
第一调整码为90℃时的调整码;第二调整码为-10℃时的调整码;
第一调整码和第二调整码的获得方法如下:
在90℃下扫描调整码,同时测量带隙基准电路的输出电压,找到一组第一调整码,使得带隙基准电路输出的带隙基准电压值为1.2V;
在-10℃扫描所有的调整码,同时测量带隙基准电路输出的带隙基准电压输出,找到一组第二调整码,使得带隙基准电路输出的带隙基准电压值为1.25V。
4.根据权利要求3所述的一种减少DRAM高温漏电的方法,其特征在于,第一调整码和第二调整码均通过激光熔丝输出给DRAM带隙基准电路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610028533.XA CN105513631B (zh) | 2016-01-15 | 2016-01-15 | 一种减少dram高温漏电的电路及方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610028533.XA CN105513631B (zh) | 2016-01-15 | 2016-01-15 | 一种减少dram高温漏电的电路及方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN105513631A CN105513631A (zh) | 2016-04-20 |
CN105513631B true CN105513631B (zh) | 2019-03-15 |
Family
ID=55721553
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201610028533.XA Active CN105513631B (zh) | 2016-01-15 | 2016-01-15 | 一种减少dram高温漏电的电路及方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN105513631B (zh) |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101034535A (zh) * | 2006-03-08 | 2007-09-12 | 天利半导体(深圳)有限公司 | 一种温度系数可调节的基准电路 |
CN102566637B (zh) * | 2010-12-31 | 2014-05-07 | 株式会社理光 | 调整低压差线性稳压器的方法以及低压差线性稳压器 |
CN102411391B (zh) * | 2011-05-11 | 2013-08-28 | 东南大学 | 一种cmos分段高阶温度补偿的亚阈值基准电压源 |
-
2016
- 2016-01-15 CN CN201610028533.XA patent/CN105513631B/zh active Active
Also Published As
Publication number | Publication date |
---|---|
CN105513631A (zh) | 2016-04-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN100520320C (zh) | 温度传感器方案 | |
KR100652422B1 (ko) | 온-칩 온도 센서 및 온도 검출 방법, 이를 이용한 리프레쉬제어 방법 | |
CN105281726B (zh) | 一种上电复位电路 | |
CN104156757A (zh) | 嵌入温度传感器的无源超高频超低功耗rfid标签芯片 | |
CN104252192A (zh) | 电压检测器、电子设备和电压检测器的控制方式 | |
KR20100076541A (ko) | 밴드갭 회로 및 이를 포함하는 온도 감지회로 | |
Lan et al. | A non-intrusive load identification method based on convolution neural network | |
CN105513631B (zh) | 一种减少dram高温漏电的电路及方法 | |
CN102789255B (zh) | 翻转阈值可调欠压锁存和基准电压电路 | |
CN104198783A (zh) | 具有温度补偿特性的电源检测电路及受电设备 | |
CN110032232A (zh) | 一种电源管理装置及电源装置 | |
CN205487355U (zh) | 一种减少dram高温漏电的电路 | |
Hou et al. | An FPGA-based test platform for analyzing data retention time distribution of DRAMs | |
CN105824727A (zh) | 芯片运行状态监测系统及监测方法 | |
CN105510688B (zh) | 一种实现cp测试的电压检测器 | |
CN110132444A (zh) | 温度检测电路 | |
CN103427615A (zh) | 通用化的智能功率模块温控方法及变频设备 | |
CN102193890A (zh) | 一种同步接口的时序调整方法及装置 | |
CN105487589B (zh) | 一种高低温下分布集中的带隙基准电路 | |
EP3582223A1 (en) | Memory device and operating method thereof | |
CN103019302B (zh) | 基于温度变化动态调整时序的方法、装置及网络设备 | |
KR100518565B1 (ko) | 반도체 온도 검출기, 이를 구비하여 셀프 리프레쉬 전류를감소시키는 반도체 메모리 장치, 및 그 셀프 리프레쉬 방법 | |
CN105433907B (zh) | 一种可穿戴的婴儿吐奶报警装置及方法 | |
US20140062456A1 (en) | Identifying multi-phase devices in a time trace disaggregation process | |
CN205375261U (zh) | 一种高低温下分布集中的带隙基准电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |