CN105308922A - N线双电平数字接口 - Google Patents
N线双电平数字接口 Download PDFInfo
- Publication number
- CN105308922A CN105308922A CN201480034187.5A CN201480034187A CN105308922A CN 105308922 A CN105308922 A CN 105308922A CN 201480034187 A CN201480034187 A CN 201480034187A CN 105308922 A CN105308922 A CN 105308922A
- Authority
- CN
- China
- Prior art keywords
- signaling
- voltage
- receiver
- signaling voltage
- comparator
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/38—Synchronous or start-stop systems, e.g. for Baudot code
- H04L25/40—Transmitting circuits; Receiving circuits
- H04L25/49—Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems
- H04L25/4917—Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using multilevel codes
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B7/00—Radio transmission systems, i.e. using radiation field
- H04B7/02—Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas
- H04B7/04—Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas using two or more spaced independent antennas
- H04B7/06—Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas using two or more spaced independent antennas at the transmitting station
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/0264—Arrangements for coupling to transmission lines
- H04L25/0272—Arrangements for coupling to multiple lines, e.g. for differential transmission
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/0264—Arrangements for coupling to transmission lines
- H04L25/0292—Arrangements specific to the receiver end
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Spectroscopy & Molecular Physics (AREA)
- Dc Digital Transmission (AREA)
- Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
Abstract
一种用于N线数字接口(350)的接收器(100),其中,N是大于2的任何整数,所述接收器包括N个输入端子(101,102,103)、公共节点(120)和N个检测级(D1,D2,D3)。所述N个检测级(D1,D2,D3)中的每个检测级包括电阻元件(R1,R2,R3)和比较器(C1,C2,C3),所述电阻元件联接在所述公共节点(120)与所述N个输入端子(101,102,103)中对应的一个输入端子之间,所述比较器(C1,C2,C3)具有第一输入端(121,123,125)和第二输入端(122、124,126),所述第一输入端联接到所述N个输入端子(101、102、103)中对应的一个输入端子,所述第二输入端联接到所述公共节点(120)。
Description
技术领域
本发明涉及用于N线数字接口的接收器、包括该接收器的信令系统、包括该信令系统的无线通信设备以及运行信令系统的方法。
背景技术
射频集成电路(radiofrequencyintegratedcircuit,RFIC)和基带集成电路(basebandintegratedcircuit,BBIC)之间的数字接口必须利用无线通信标准支持日益提高的数据速率,该无线通信标准例如为第三代合作伙伴计划(ThirdGenerationPartnershipProject,3GPP)的采用载波聚合的长期演进(LongTermEvolution,LTE)标准。数字接口标准由移动行业处理器接口(MobileIndustryProcessorInterface,MIPI)联盟指定。在LTE20+20+20(表示三个20MHz频谱部分的聚合)的情况下,当前的MIPIDigRFv4草拟接口需要5.2GHz时钟用于传输数据,使得物理实现非常具有挑战性。需要这些极其高的时钟频率,是因为时钟和数据利用单个差分线路来传输。作为备选,三线接口在MIPI联盟的考虑之中。这种备选的接口使用在三条导线上传输的三电平信号,从而产生六种用于数据编码的唯一状态,使得理论上可以在一个数据传输周期内利用三条导线传输log2(6)位≈2.585位。如果数据在每个数据传输周期内都被强制改变状态,则五种唯一状态可以用于在理论上传输log2(5)个数据位≈2.322个数据位,同时还可以从传输信号的变化中提取时钟信号。此外,通过允许数据在时钟信号的上升沿和下降沿处都改变,即通过称为双数据速率(DoubleDataRate,DDR)的技术,数据速率可以被进一步加倍。然而,LTE载波聚合模式所需的高比特率将针对时钟同步所采用的锁相环的工作频率推进到与并入RFIC中的频率合成器所采用的工作频率相同的范围中。这意味着锁相环的功率消耗变为与RFIC频率合成器的功率消耗相当。此外,实现DigRFv4需要专用的射频(radiofrequency,RF)设备模型以及甚至专用的RF设备(例如变抗器)。另外,已知的三线数字接口在每对导线之间需要非零的电压差。
图1所示的三态驱动器10可以用于驱动三线接口。三态驱动器10包括与非(NAND)门,该NAND门具有联接到第一驱动器输入端EN的第一输入端和联接到第二驱动器输入端A的第二输入端。三态驱动器10还包括或非(NOR)门,该NOR门具有通过反相器INV联接到第一驱动器输入端EN的第一输入端B和联接到第二驱动器输入端A的第二输入端。NAND门的输出端C联接到p沟道金属氧化物半导体场效应晶体管(metaloxidesemiconductorfieldeffecttransistor,MOSFET)Q2的栅极,NOR门的输出端D联接到n沟道MOSFETQ1的栅极。p沟道MOSFETQ2的漏极和n沟道MOSFET的漏极联接到三态驱动器10的输出端OUT。
图1还示出了三态驱动器10的状态表,该状态表示出了施加于第一驱动器输入端EN和第二驱动器输入端A的二进制值L和二进制值H、在NOR门的第一输入端B处的二进制值、以及在NAND门的输出端C和NOR门的输出端D处的二进制值的所有组合。该状态表还指示了p沟道MOSFETQ2和n沟道MOSFETQ1是否接通或断开。当p沟道MOSFETQ2接通且n沟道MOSFETQ1断开时,三态驱动器10的输出端OUT具有二进制值H、三态驱动器10提供电流并且三态驱动器10的输出阻抗是低的。当p沟道MOSFETQ2断开且n沟道MOSFETQ1接通时,三态驱动器10的输出端OUT具有二进制值L、三态驱动器10吸收电流以及三态驱动器10的输出阻抗再次是低的。当p沟道MOSFETQ2和n沟道MOSFETQ1都断开时,三态驱动器10的输出端OUT是浮动的且具有高阻抗。因此,由三态驱动器10呈现给三线接口的阻抗是信号相关的,这会导致符号间的干扰,尤其在高信令速度下导致符号间的干扰。
图2中示出了使用三线接口的已知信令系统,该信令系统包括通过导线E、导线F、导线G联接到接收器(RX)的发射器(TX)。在发射器中,导线E、导线F、导线G中的每条导线通过源电阻器RS联接到两个驱动器。在接收器中,导线E、导线F、导线G中的每条导线通过终端电阻器RT来终止,并且比较器监控导线E、导线F、导线G的导线对之间的电压差。当图2所示的发射器在特定的导线上既不提供电流又不吸收电流时,发射器可以提供还用于高阻抗状态的线路终端,但是该发射器会消耗显著大量不被传输到接收器的电力。
发明内容
根据第一方面,提供了用于N线数字接口的接收器,其中,N是大于2的任何整数,所述接收器包括:
N个输入端子、公共节点和N个检测级;
其中,所述N个检测级中的每个检测级包括:
电阻元件,所述电阻元件联接在所述公共节点与所述N个输入端子中对应的一个输入端子之间,以及
比较器,所述比较器具有第一输入端和第二输入端,所述第一输入端联接到所述N个输入端子中对应的一个输入端子,所述第二输入端联接到所述公共节点;以及
其中,每个所述检测级的所述电阻元件具有基本相同的电阻。
接收器使N线数字接口采用双电平信号,该双电平信号可以利用具有单端驱动器的简单的发射器来提供低时序偏差和低信号失真。这种双电平驱动器可以在发射器处实现良好的阻抗匹配,使得接收器不需要被匹配。在接收器处的电阻元件可以具有高的值,由此减少功率消耗。此外,接收器使N线数字接口终止在具有阻抗的发射器和接收器二者处,该阻抗独立于在N线数字接口上传输的信号,由此促进高速运行。从发射器提供给接收器的电流可以被吸回到发射器,由此实现高功率效率。接收器的拓扑结构使低电压在联接比较器的公共节点处摆动,由此提供低时序偏差,并且避免了对参考电压的需求,由此实现低复杂性。在本发明中,术语导线旨在表示任何电导体。
所述接收器可以包括解码器,所述解码器联接到N个比较器中的每个比较器的输出端,并且所述解码器被布置成根据N个比较器的状态确定接收到的符号。所述解码器可以包括用于将比较器的状态映射到接收到的符号的第一查找表。
在接收器的第一优选实施方式中,N可以是3,使得多达6种状态被加以区分。在第二优选实施方式中,N可以是4,使得多达14种状态被加以区分。在第三优选实施方式中,N可以是5,使得多达20种状态被加以区分。
根据第二方面,提供了一种信令系统,该信令系统包括:发射器,所述发射器被布置成在N线接口的每条导线上生成信令电压,该信令电压表示待传输的N位中不同的一位,其中,N个所述信令电压中的每个信令电压从两个值中进行选择;以及根据第一方面的接收器,所述接收器使所述接收器的N个输入端子联接到所述N线接口。
信令系统可以包括编码器,所述编码器被布置成将符号映射到待传输的N位。该编码器可以包括用于将符号映射到待传输的N位的第二查找表。
在信令系统的第一优选实施方式中,N可以是3,三个信令电压中的两个信令电压可以具有相同的值,并且三个信令电压中的第三个信令电压可以具有不同的值。
在信令系统的第二优选实施方式中,N可以是4,四个信令电压中的至少两个信令电压可以具有相同的值,并且四个信令电压中的至少另一个信令电压可以具有不同的值。
在信令系统的第三优选实施方式中,N可以是5,五个信令电压中的三个信令电压可以具有相同的值,并且五个信令电压中的另外两个信令电压可以具有不同的值。
还提供了包括根据第二方面的信令系统的无线通信设备。
根据第三方面,提供了一种运行信令系统的方法,该方法包括:
提供根据第一方面的接收器;
选择N个信令电压,其中,每个所述信令电压从两个值中进行选择;
将所述N个信令电压分别传送到所述接收器的所述N个输入端子;以及
根据所述N个信令电压确定接收到的符号。
该方法可以包括:使用查找表来根据N个信令电压确定接收到的符号。
在该方法的第一优选实施方式中,N可以是3,三个信令电压中的两个信令电压可以具有相同的值,并且三个信令电压中的第三个信令电压可以具有不同的值。
在该方法的第二优选实施方式中,N可以是4,四个信令电压中的至少两个信令电压可以具有相同的值,并且四个信令电压中的至少另一个信令电压可以具有不同的值。
在该方法的第三优选实施方式中,N可以是5,五个信令电压中的三个信令电压可以具有相同的值,并且五个信令电压中的另外两个信令电压可以具有不同的值。
附图说明
现在将参照附图仅通过示例描述优选的实施方式,其中:
图1是已知的三态驱动器的示意图;
图2是已知的信令系统的示意图;
图3是包括三线数字接口的信令系统的示意图;
图4是图3的信令系统的状态表;
图5是包括四线数字接口的信令系统的示意图;
图6是图5的信令系统的状态表;
图7是包括五线数字接口的信令系统的示意图;
图8是图7的信令系统的状态表;
图9是信令系统的示意图;
图10是运行信令系统的方法的流程图;以及
图11是无线通信设备的示意图。
具体实施方式
参照图3,信令系统300包括发射器200,该发射器200通过第一导线Z、第二导线Y和第三导线X联接到接收器100。第一导线Z、第二导线Y和第三导线X合一起为三线数字接口350。发射器200具有用于待传输的符号的第一发射位ZTX的第一发射器输入端201、用于待传输的符号的第二发射位YTX的第二发射器输入端202以及用于待传输的符号的第三发射位XTX的第三发射器输入端203。第一驱动器221具有联接到第一发射器输入端201的输入端和通过第一发射器电阻元件231联接到第一发射器输出端211的输出端。第二驱动器222具有联接到第二发射器输入端202的输入端和通过第二发射器电阻元件232联接到第二发射器输出端212的输出端。第三驱动器223具有联接到第三发射器输入端203的输入端和通过第三发射器电阻元件233联接到第三发射器输出端213的输出端。第一发射器输出端211通过第一导线Z联接到第一接收器输入端101。第二发射器输出端212通过第二导线Y联接到第二接收器输入端102。第三发射器输出端213通过第三导线X联接到第三接收器输入端103。第一发射器电阻元件231、第二发射器电阻元件232和第三发射器电阻元件233优选地均具有相同的电阻。
接收器100包括第一检测级D1、第二检测级D2和第三检测级D3。第一检测级D1包括第一检测电阻元件R1和第一比较器C1,该第一检测电阻元件R1联接在第一接收器输入端101和公共节点120之间,该第一比较器C1具有联接到第一接收器输入端101的第一非反相输入端121和联接到公共节点120的第二反相输入端122。第一比较器C1的输出端131联接到用于传送第一接收位ZRX的第一接收器输出端111。第二检测级D2包括第二检测电阻元件R2和第二比较器C2,该第二检测电阻元件R2联接在第二接收器输入端102和公共节点120之间,该第二比较器C2具有联接到第二接收器输入端102的第一非反相输入端123和联接到公共节点120的第二反相输入端124。第二比较器C2的输出端132联接到用于传送第二接收位YRX的第二接收器输出端112。第三检测级D3包括第三检测电阻元件R3和第三比较器C3,该第三检测电阻元件R3联接在第三接收器输入端103和公共节点120之间,该第三比较器C3具有联接到第三接收器输入端103的第一非反相输入端125和联接到公共节点120的第二反相输入端126。第三比较器C3的输出端133联接到用于传送第三接收位XRX的第三接收器输出端113。第一检测电阻元件R1、第二检测电阻元件R2和第三检测电阻元件R3具有相等或基本相等的电阻,换言之,具有公共的或基本公共的电阻,该电阻可以与第一发射器电阻元件231、第二发射器电阻元件232和第三发射器电阻元件233的电阻相同或不同。
在运行中,将待传输的符号的第一发射位ZTX、第二发射位YTX和第三发射位XTX分别施加到第一发射器输入端201、第二发射器输入端202和第三发射器输入端203。响应于第一发射位ZTX,第一驱动器221在第一发射器输出端211建立第一信令电压VZ,该第一信令电压VZ引起第一信令电流IZ流入第一导线Z。响应于第二发射位YTX,第二驱动器222在第二发射器输出端212建立第二信令电压VY,该第二信令电压VY引起第二信令电流IY流入第二导线Y。响应于第三发射位XTX,第三驱动器223在第三发射器输出端213建立第三信令电压VX,该第三信令电压VX引起第三信令电流IX流入第三导线X。
参照图3所述的信令系统300可以传输多达六个不同的符号。在图4的表中,编号为1至6的六个纵列表示信令系统300的六种状态,这六种状态对应于跨越三线数字接口350两端传输的符号的六个可用值。对于第一发射位ZTX、第二发射位YTX和第三发射位XTX,存在二进制值(0或1)的六种排列,其中对于每种排列,第一发射位ZTX、第二发射位YTX和第三发射位XTX中的两个发射位具有相同的二进制值,并且第一发射位ZTX、第二发射位YTX和第三发射位XTX中的第三个发射位具有不同的二进制值。因此,所有六种排列包括两种二进制值,并且将第一发射位ZTX、第二发射位YTX和第三发射位XTX排除所有均具有相同的二进制值(1或0)。
图4中示出了第一信令电压VZ、第二信令电压VY和第三信令电压VX的值,这三个信令电压响应于为二进制1的对应的第一发射位ZTX、第二发射位YTX和第三发射位XTX而具有值V,以及响应于为二进制0的对应的第一发射位ZTX、第二发射位YTX和第三发射位XTX而具有值-V。
类似地,图4示出了第一信令电流IZ、第二信令电流IY和第三信令电流IX的值,在第一导线Z、第二导线Y和第三导线X中施加有公共信令电压(均为V或均为-V)的两者中具有幅值I,以及在第一导线Z、第二导线Y和第三导线X中具有不同的信令电压的另一者中具有幅值2I。第一信令电流IZ、第二信令电流IY和第三信令电流IX的极性遵循对应的第一信令电压VZ、第二信令电压VY和第三信令电压VX的极性,正值表示电流从发射器200流向接收器100,负值表示电流从接收器100流向发射器200。
对于图3的信令系统300,I=(2V)/(3R),其中R是第一检测电阻元件R1、第二检测电阻元件R2和第三检测电阻元件R3的电阻。在所有六种状态中,给第一接收器输入端101、第二接收器输入端102和第三接收器输入端103中的两者提供电流并且从第一接收器输入端101、第二接收器输入端102和第三接收器输入端103中的另一者吸收电流,或者从第一接收器输入端101、第二接收器输入端102和第三接收器输入端103中的两者吸收电流并且给第一接收器输入端101、第二接收器输入端102和第三接收器输入端103中的另一者提供电流。
图4所示的第一比较器电压VCZ、第二比较器电压VCY和第三比较器电压VCX通过对应的第一信令电流IZ、第二信令电流IY和第三信令电流IX而被建立在对应的第一比较器C1的第一输入端121与第二输入端122之间、第二比较器C2的第一输入端123与第二输入端124之间和第三比较器C3的第一输入端125与第二输入端126之间,其中,在第一比较器C1的第一非反相输入端121、第二比较器C2的第一非反相输入端123和第三比较器C3的第一非反相输入端125处,正值表示相对高的电压,负值表示相对低的电压。待被第一比较器C1、第二比较器C2和第三比较器C3检测的最小电压具有幅值2V/3,并且这实现了高抗噪性。第一比较器C1、第二比较器C2和第三比较器C3在其对应的输出端131、输出端132、输出端133处传送第一接收位ZRX、第二接收位YRX和第三接收位XRX,第一接收位ZRX、第二接收位YRX和第三接收位XRX具有取决于对应的第一比较器电压VCZ、第二比较器电压VCY和第三比较器电压VCX的极性(正或负)的二进制值(1或0),如图4所示。
在一个示例中,电压V可以是200毫伏,电压-V是-200毫伏,并且第一检测电阻元件R1、第二检测电阻元件R2和第三检测电阻元件R3的电阻可以是50欧姆。在该情况下,电流I是2.66毫安。
尽管已经描述了包括三线数字接口350的信令系统300的实施方式,其中第一信令电压VZ、第二信令电压VY和第三信令电压VX的值从V和-V中进行选择,但是对于第一信令电压VZ、第二信令电压VY和第三信令电压VX,不必具有相等的幅值,或者不必具有用于表示不同的二进制值的相反极性。更一般地说,第一信令电压VZ、第二信令电压VY和第三信令电压VX的值可以从任何两个不等值V1和V2中进行选择。
其中V1>V2,在公共节点120处的电压根据正在传输的符号的值而在(V1-V2)/3和2(V1-V2)/3之间变化。该电压的低变化可以促进在第一信令电压VZ、第二信令电压VY和第三信令电压VX的改变中的低时序偏差,这可以促进信令系统300的高速运行。此外,当信令系统300被实施为集成电路时,公共节点120是集成电路内部的本地节点,并且连接到公共节点120的寄生电容没有进行显著大量的充电或放电,由此避免了在发射器200和接收器100之间传达的信号的任何令人惊奇的显著衰减。
参照图5,示出了信令系统300',该信令系统300'包括通过四线数字接口350'联接的发射器200'和接收器100',四线数字接口350'包括第一导线Z、第二导线Y、第三导线X和第四导线W。图5所示的发射器200'包括在图3中示出且参照图3描述的发射器200的所有元件,这些元件以所描述的方式联接在一起且以所描述的方式运行,但是发射器200'附加地包括第四发射器输入端204和第四驱动器224,第四发射器输入端204用于待传输的符号的第四发射位WTX,第四驱动器224具有联接到第四发射器输入端204的输入端和通过第四发射器电阻元件234联接到第四发射器输出端214的输出端。第四发射器电阻元件234的电阻可以等于或基本等于第一发射器电阻元件231、第二发射器电阻元件232和第三发射器电阻元件233的电阻。响应于第四发射位WTX,第四驱动器224在第四发射器输出端214处建立第四信令电压VW,该第四信令电压VW取决于在第四发射器输入端204处提供的第四发射位WTX的二进制值,该第四信令电压VW引起第四信令电流IW流入第四导线W。
类似地,图5所示的接收器100'包括在图3中示出且参照图3描述的接收器100的所有元件,这些元件以所描述的方式联接在一起且以所描述的方式运行,但是接收器100'附加地包括第四接收器输入端104和第四检测级D4,第四接收器输入端104通过第四导线W联接到第四发射器输出端214,第四检测级D4联接到第四接收器输入端104和公共节点120。第四检测级D4包括第四检测电阻元件R4和第四比较器C4,第四检测电阻元件R4联接在第四接收器输入端104和公共节点120之间,第四比较器C4具有联接到第四接收器输入端104的第一非反相输入端127和联接到公共节点120的第二反相输入端128。第四比较器C4的输出端联接到用于传送第四接收位WRX的第四接收器输出端114。第四检测电阻元件R4的电阻等于或基本等于第一检测电阻元件R1、第二检测电阻元件R2和第三检测电阻元件R3的电阻。
参照图5所述的信令系统300'可以传输多达14个不同的符号。在图6的表中,编号为1至14的14个纵列表示信令系统300'的14种状态,该14种状态对应于跨越四线数字接口350'两端传输的符号的14个可用值。对于第一发射位ZTX、第二发射位YTX、第三发射位XTX和第四发射位WTX,存在二进制值(0或1)的14种排列,其中每种排列包括两种二进制值。因此,将第一发射位ZTX、第二发射位YTX、第三发射位XTX和第四发射位WTX排除所有均具有相同的二进制值(1或0)。
图6中示出了第一信令电压VZ、第二信令电压VY、第三信令电压VX和第四信令电压VW的值,这四个信令电压响应于为二进制1的对应的第一发射位ZTX、第二发射位YTX、第三发射位XTX和第四发射位WTX而具有值V,以及响应于为二进制0的对应的第一发射位ZTX、第二发射位YTX、第三发射位XTX和第四发射位WTX而具有值-V。
图6示出了第一信令电流IZ、第二信令电流IY、第三信令电流IX和第四信令电流IW的值,当第一导线Z、第二导线Y、第三导线X和第四导线W中只有两者施加有公共信令电压(均为V或均为-V)以及第一导线Z、第二导线Y、第三导线X和第四导线W中的另外两者施加有另一二进制值信令电压(相应为-V或V)时,具有幅值2I。第一信令电流IZ、第二信令电流IY、第三信令电流IX和第四信令电流IW的极性遵循对应的第一信令电压VZ、第二信令电压VY、第三信令电压VX和第四信令电压VW的极性,正值表示电流从发射器200'流向接收器100',负值表示电流从接收器100'流向发射器200'。
当第一导线Z、第二导线Y、第三导线X和第四导线W中的三者施加有公共信令电压(均为V或均为-V)时,第一导线Z、第二导线Y、第三导线X和第四导线W中的另一者施加有另一二进制值信令电压(相应为-V或V)。在该情况下,第一导线Z、第二导线Y、第三导线X和第四导线W中施加有公共信令电压的三者传送对应的幅值为I的信令电流,并且第一导线Z、第二导线Y、第三导线X和第四导线W中施加有另一二进制值信令电压的另一者传送对应的幅值为3I的信令电流。再次,第一信令电流IZ、第二信令电流IY、第三信令电流IX和第四信令电流IW的极性遵循对应的第一信令电压VZ、第二信令电压VY、第三信令电压VX和第四信令电压VW的极性,正值表示电流从发射器200流向接收器100,负值表示电流从接收器100流向发射器200。
对于图5的四线数字接口,I=V/(2R),其中R是第一检测电阻元件R1、第二检测电阻元件R2、第三检测电阻元件R3和第四检测电阻元件R4的电阻。在所有14种状态中,给第一接收器输入端101、第二接收器输入端102、第三接收器输入端103和第四接收器输入端104中的一者、两者或三者提供电流并且从第一接收器输入端101、第二接收器输入端102、第三接收器输入端103和第四接收器输入端104中对应的另外三者、两者或一者吸收电流,或者,从第一接收器输入端101、第二接收器输入端102、第三接收器输入端103和第四接收器输入端104中的一者、两者或三者吸收电流并且给第一接收器输入端101、第二接收器输入端102、第三接收器输入端103和第四接收器输入端104中对应的另外三者、两者或一者提供电流。
图6所示的第一比较器电压VCZ、第二比较器电压VCY、第三比较器电压VCX和第四比较器电压VCW通过对应的第一信令电流IZ、第二信令电流IY和第三信令电流IX和第四信令电流IW而被建立在对应的第一比较器C1的第一输入端121与第二输入端122之间、第二比较器C2的第一输入端123与第二输入端124之间、第三比较器C3的第一输入端125与第二输入端126之间和第四比较器C4的第一输入端127与第二输入端128之间,其中,在第一比较器C1的第一非反相输入端121、第二比较器C2的第一非反相输入端123、第三比较器C3的第一非反相输入端125和第四比较器C4的第一非反相输入端127处,正值表示相对高的电压,负值表示相对低的电压。待被第一比较器C1、第二比较器C2、第三比较器C3和第四比较器C4检测的最小电压具有幅值V/2,并且这实现了高抗噪性。第一比较器C1、第二比较器C2、第三比较器C3和第四比较器C4在其对应的输出端131、输出端132、输出端133、输出端134处传送第一接收位ZRX、第二接收位YRX、第三接收位XRX和第四接收位WRX,第一接收位ZRX、第二接收位YRX、第三接收位XRX和第四接收位WRX具有取决于对应的第一比较器电压VCZ、第二比较器电压VCY、第三比较器电压VCX和第四比较器电压VCW的极性(正或负)的二进制值(1或0),如图6所示。
尽管已经描述了包括四线数字接口350'的信令系统300'的实施方式,其中第一信令电压VZ、第二信令电压VY、第三信令电压VX和第四信令电压VW的值从V和-V中进行选择,但是对于第一信令电压VZ、第二信令电压VY、第三信令电压VX和第四信令电压VW,不必具有相等的幅值,或者不必具有用于表示不同的二进制值的相反极性。更一般地说,第一信令电压VZ、第二信令电压VY、第三信令电压VX和第四信令电压VW的值可以从任何两个不等值V1和V2中进行选择。
对于图6所示的状态1至状态6,在公共节点120处的电压是相同的,该电压为第一信令电压VZ、第二信令电压VY、第三信令电压VX和第四信令电压VW的值V和值-V之间的中间值,因此当在状态1至状态6中的任何状态之间改变时,该电压都不会变化。因此,当在状态1至状态6中的任何状态之间改变时,使在第一信令电压VZ、第二信令电压VY、第三信令电压VX和第四信令电压VW的改变中的时序偏差最小化。对于图6所示的状态7至状态14,在公共节点120处的电压根据正在传输的符号的值而在(V1-V2)/4和3(V1-V2)/4之间变化,其中V1>V2。再次,该电压的低变化可以促进在第一信令电压VZ、第二信令电压VY、第三信令电压VX和第四信令电压VW的改变中的低时序偏差,这可以促进信令系统300'的高速运行。同样地,当信令系统300'被实施为集成电路时,公共节点120是集成电路内部的本地节点,并且连接到公共节点的寄生电容没有进行显著大量的充电或放电,由此避免了在发射器200'和接收器100'之间传达的信号的任何令人惊奇的显著衰减。
参照图7,示出了信令系统300”,信令系统300”包括通过五线数字接口300”联接在一起的发射器200”和接收器100”。五线数字接口300”包括第一导线Z、第二导线Y、第三导线X、第四导线W和第五导线U。在图7所示的发射器200”包括在图5中示出且参照图5描述的发射器200'的所有元件,这些元件以所描述的方式联接在一起且以所描述的方式运行,但是发射器200”附加地包括第五发射器输入端205和第五驱动器225,第五发射器输入端205用于待传输的符号的第五发射位UTX,第五驱动器225具有联接到第五发射器输入端205的输入端和通过第五发射器电阻元件235联接到第五发射器输出端215的输出端。第五发射器电阻元件235的电阻等于或基本等于第一发射器电阻元件231、第二发射器电阻元件232、第三发射器电阻元件233和第四发射器电阻元件234的电阻。响应于第五发射位UTX,第五驱动器225在第五发射器输出端215建立第五信令电压VU,该第五信令电压VU取决于在第五发射器输入端205处提供的第五发射位UTX的二进制值,该第五信令电压VU引起第五信令电流IU流入第五导线U。
类似地,图7所示的接收器100”包括在图5中示出且参照图5描述的接收器100'的所有元件,这些元件以所描述的方式联接在一起且以所描述的方式运行,但是接收器100”附加地包括第五接收器输入端105和第五检测级D5,第五接收器输入端105通过第五导线U联接到第五发射器输出端215,第五检测级D5联接到第五接收器输入端105和公共节点120。第五检测级D5包括第五检测电阻元件R5和第五比较器C5,第五检测电阻元件R5联接在第五接收器输入端105和公共节点120之间,第五比较器C5具有联接到第五接收器输入端105的第一非反相输入端129和联接到公共节点120的第二反相输入端130。第五比较器C5的输出端联接到用于传送第五接收位URX的第五接收器输出端115。第五检测电阻元件R5的电阻等于或基本等于第一检测电阻元件R1、第二检测电阻元件R2、第三检测电阻元件R3和第四检测电阻元件R4的电阻。
参照图7所述的信令系统300”可以传输多达20个不同的符号。在图8的表中,编号为1至20的20个纵列表示信令系统300”的20种状态,该20种状态对应于跨越五线数字接口350”两端传输的符号的20个可用值。对于第一发射位ZTX、第二发射位YTX、第三发射位XTX、第四发射位WTX和第五发射位UTX,存在二进制值(0或1)的20种排列,其中每种排列包括两种二进制值0和1。更具体地,每种排列包括:二进制值0和1中任一个值的三个实例以及另一二进制值的两个实例。因此,在该实施方式中,将第一发射位ZTX、第二发射位YTX、第三发射位XTX、第四发射位WTX和第五发射位UTX排除所有均具有相同的二进制值(1或0),并且排除具有单个二进制1和具有单个二进制0。
图8中示出了第一信令电压VZ、第二信令电压VY、第三信令电压VX、第四信令电压VW和第五信令电压VU的值,这五个信令电压响应于为二进制1的对应的第一发射位ZTX、第二发射位YTX、第三发射位XTX、第四发射位WTX和第五发射位UTX而具有值V,以及响应于为二进制0的对应的第一发射位ZTX、第二发射位YTX、第三发射位XTX、第四发射位WTX和第五发射位UTX而具有值-V。
图8示出了第一信令电流IZ、第二信令电流IY、第三信令电流IX、第四信令电流IW和第五信令电流IU的值,对于第一导线Z、第二导线Y、第三导线X、第四导线W和第五导线U中施加有公共信令电压(均为V或均为-V)的那三者,具有幅值2I,对于第一导线Z、第二导线Y、第三导线X、第四导线W和第五导线U中施加有另一二进制值信令电压(相应为-V或V)的另外两者,具有幅值3I。第一信令电流IZ、第二信令电流IY、第三信令电流IX、第四信令电流IW和第五信令电流IU的极性遵循对应的第一信令电压VZ、第二信令电压VY、第三信令电压VX、第四信令电压VW和第五信令电压VU的极性,正值表示电流从发射器200”流向接收器100”,负值表示电流从接收器100”流向发射器200”。
对于图7的五线数字接口,I=(2V)/(5R),其中R是第一检测电阻元件R1、第二检测电阻元件R2、第三检测电阻元件R3、第四检测电阻元件R4和第五检测电阻元件R5的电阻。在所有20种状态中,给第一接收器输入端101、第二接收器输入端102、第三接收器输入端103、第四接收器输入端104和第五接收器输入端105中的两者或三者提供电流并且从第一接收器输入端101、第二接收器输入端102、第三接收器输入端103、第四接收器输入端104和第五接收器输入端105中对应的另外三者或两者吸收电流,或者,从第一接收器输入端101、第二接收器输入端102、第三接收器输入端103、第四接收器输入端104和第五接收器输入端105中的两者或三者吸收电流并且给第一接收器输入端101、第二接收器输入端102、第三接收器输入端103、第四接收器输入端104和第五接收器输入端105中对应的另外三者或两者提供电流。
图8所示的第一比较器电压VCZ、第二比较器电压VCY、第三比较器电压VCX、第四比较器电压VCW和第五比较器电压VCU通过对应的第一信令电流IZ、第二信令电流IY、第三信令电流IX、第四信令电流IW和第五信令电流IU而被建立在对应的第一比较器C1的第一输入端121与第二输入端122之间、第二比较器C2的第一输入端123与第二输入端124之间、第三比较器C3的第一输入端125与第二输入端126之间、第四比较器C4的第一输入端127与第二输入端128之间和第五比较器C5的第一输入端129与第二输入端130之间,其中,在第一比较器C1的第一非反相输入端121、第二比较器C2的第一非反相输入端123、第三比较器C3的第一非反相输入端125、第四比较器C4的第一非反相输入端127和第五比较器C5的第一非反相输入端129处,正值表示相对高的电压,负值表示相对低的电压。待被第一比较器C1、第二比较器C2、第三比较器C3、第四比较器C4和第五比较器C5检测的最小电压具有幅值4V/5,这指示了比包括三线数字接口350的信令系统300或包括四线数字接口350'的信令系统300'更低的抗噪性。第一比较器C1、第二比较器C2、第三比较器C3、第四比较器C4和第五比较器C5在其对应的输出端131、输出端132、输出端133、输出端134、输出端135处传送第一接收位ZRX、第二接收位YRX、第三接收位XRX、第四接收位WRX和第五接收位VRX,第一接收位ZRX、第二接收位YRX、第三接收位XRX、第四接收位WRX和第五接收位VRX具有取决于对应的第一比较器电压VCZ、第二比较器电压VCY、第三比较器电压VCX、第四比较器电压VCW和第五比较器电压VCU的极性(正或负)的二进制值(1或0),如图8所示。
尽管已经描述了包括五线数字接口350”的信令系统300”的实施方式,其中第一信令电压VZ、第二信令电压VY、第三信令电压VX、第四信令电压VW和第五信令电压VU的值从V和-V中进行选择,但是对于第一信令电压VZ、第二信令电压VY、第三信令电压VX、第四信令电压VW和第五信令电压VU,不必具有相等的幅值,或者不必具有用于表示不同的二进制值的相反极性。更一般地说,第一信令电压VZ、第二信令电压VY、第三信令电压VX、第四信令电压VW和第五信令电压VU的值可以从任何两个不等值V1和V2中进行选择。
对于图8所示的所有的状态1至状态20,在公共节点120处的电压根据正在传输的符号的值而在2(V1-V2)/5和3(V1-V2)/5之间变化,其中V1>V2。在公共节点120处的电压的该变化比在包括三线数字接口350的信令系统300的情况下更低,并且可以促进在第一信令电压VZ、第二信令电压VY、第三信令电压VX、第四信令电压VW和第五信令电压VU的改变中的低时序偏差,这可以促进在五线数字接口350”上的高速运行。
尽管已经公开了用于五线数字接口的接收器的实施方式,其中将第一发射位ZTX、第二发射位YTX、第三发射位XTX、第四发射位WTX和第五发射位UTX排除具有单个二进制1以及排除具有单个二进制0,但是这不是必不可少的限制。在五线数字接口的其它实施方式中,可以采用第一比较器C1至第五比较器C5的超过20种的状态,使得超过20个符号被接收。这需要采用用于具有单个二进制1或单个二进制0的第一发射位ZTX、第二发射位YTX、第三发射位XTX、第四发射位WTX和第五发射位UTX的值,以及相应地允许第一信令电压VZ、第二信令电压VY、第三信令电压VX、第四信令电压VW和第五信令电压VU中的四个信令电压具有相同的值并且第一信令电压VZ、第二信令电压VY、第三信令电压VX、第四信令电压VW和第五信令电压VU中的仅第五个信令电压具有不同的值。在该情况下,第一比较器电压VCZ、第二比较器电压VCY、第三比较器电压VCX、第四比较器电压VCW和第五比较器电压VCU可以采用比图8的表中所示的值更小的值,因此这种接收器的抗噪性比用于接收20个符号的接收器100”的抗噪性更低。参照图9,采用三线数字接口350的信令系统500包括编码器510、发射器200和解码器540,该发射器200通过第一导线Z、第二导线Y、第三导线X联接到接收器100。编码器510具有用于数据符号D的输入端512。每个数据符号对应于图4所示的六种状态中的一种不同状态。编码器510采用包括图4的表的三个横行的查找表(LUT)514,该三个横行将对应于数据符号的六种状态映射到第一发射位ZTX、第二发射位YTX和第三发射位XTX。编码器510联接到发射器200的第一输入端201、第二输入端202和第三输入端203,这三个输入端用于将第一发射位ZTX、第二发射位YTX和第三发射位XTX传送到发射器200以供发射。发射器200和接收器100的运行和互连如以上参照图3所述。解码器540联接到接收器100的第一输出端111、第二输出端112和第三输出端113,该接收器100用于接收第一接收位ZRX、第二接收位YRX和第三接收位XRX。解码器540采用包括图4的表的三个横行的查找表544,该三个横行将第一接收位ZRX、第二接收位YRX和第三接收位XRX映射到对应于数据符号的六种状态,并且解码器540在输出端534传送对应于每种解码状态的数据符号。尽管编码器510已经被呈现为与发射器200分离的实体,但是可替选地,编码器510可以并入发射器200中。类似地,尽管解码器540已经被呈现为与接收器100分离的实体,但是可替选地,解码器540可以并入接收器100中。
利用六种可用状态,在每个符号周期中可以传输多达log2(6)位~2.58位。通过使用DDR,由此允许数据在时钟信号的上升沿和下降沿处都改变,在每个时钟周期中可以传输2log2(6)位~5.17位。在另一个实施方式中,信令系统500可以使用参照图5描述的发射器200'和接收器100'而采用四线数字接口350',在这种情况下,14种状态可用,在每个符号周期中可以传输多达log2(14)位~3.81位,或者利用DDR多达7.61位。在又一实施方式中,信令系统500可以使用参照图7描述的发射器200”和接收器100”而采用五线数字接口350”,在这种情况下,20种状态可用,在每个符号周期中可以传输多达log2(20)位~4.32位,或者利用DDR多达8.64位。
对所有待采用的可用状态而言,表示数据符号不是必须的。例如,利用五线数字接口350”,20种状态中的16种状态可以用于表示数据符号,其中这些数据中的每个数据符号表示四个数据位,而20种状态中的4种状态可以用于表示控制符号,例如用于初始化接收终端的INIT、用于发起数据通信的START、用于终止数据通信的END以及表示重复由之前传输的数据符号所表示的数据的REPEAT。该REPEAT控制符号可以用于确保在第一导线Z、第二导线Y、第三导线X、第四导线W和第五导线U中的至少一者中的电压或电流在每个数据符号周期开始时存在变化,这可以促进来自接收到的符号的时钟提取。
尽管发射器200和接收器100、发射器200'和接收器100'、以及发射器200”和接收器100'分别适合于发射和接收6种状态、14种状态和20种状态,但是这些发射器和接收器可以用来发射和接收更少的状态。例如,在四线接口的情况下,所采用的状态可以限于对应于最大的比较器电压VCZ、比较器电压VCY、比较器电压VCX、比较器电压VCW的那些状态,即图6中的状态1至状态6。这6种状态也在公共节点处提供恒定电压。因此,这些状态实现了高速和低时序偏差,并生成最小的干扰。
尽管已经公开了用于三线数字接口、四线数字接口和五线数字接口的接收器的实施方式,但是本发明不限于这些导线数量,可以使用更多的导线。一般而言,对导线的数量N和状态数量的选择,是一种信令速度和抗噪性之间的权衡,抗噪性取决于待检测的最小比较器电压。在又一实施方式中,可以在六线数字接口上提供24种状态,其中对于全部24种状态,三条导线传送具有第一值V1的信令电压,而另外三条导线传送具有不同的第二值V2的信令电压。这样的实施方式将对于全部24种状态提供公共的抗噪性。可替选地,在六条导线可用时,可以使用两个参照图3描述的信令系统300来提供两个三线数字接口,每个信令系统提供六种状态,因此提供总共多达36种状态,但是具有较低的抗噪性。
用于不相等的值V1和值V2的合适电压取决于使用接收器100、接收器100'和接收器100”的应用,第一信令电压VZ、第二信令电压VY、第三信令电压VX、第四信令电压VW和第五信令电压VU可以从该不相等的值V1和值V2中进行选择。随着V1和V2之间的电压差降低,比较器延迟会增大,并且模拟噪声可以在N线接口上传输的信号中导致不可接受的时序抖动。通常,在采用约1GHz或更快的时钟速度的应用中,可以优选的是V1和V2之间的电压差不小于100mV。参照图10,运行N线数字接口的方法包括:在步骤400中,提供接收器,该接收器例如为分别参照图3、图5和图7描述的接收器100、接收器100'、接收器100”中的一者,以及执行多次包括步骤410、步骤420和步骤430的循环。每次的步骤410包括选择N个信令电压,其中,N个信令电压中的每个信令电压从两个值中进行选择。每次的步骤420包括将选择的N个信令电压传送到接收器的对应的N个输入端子,以及每次的步骤430包括根据N个信令电压确定接收到的符号。
在该方法的第一优选实施方式中,N为3,接收器是参照图3描述的接收器100,三个信令电压中的两个信令电压具有相同的值并且三个信令电压中的第三个信令电压具有不同的值。在该方法的第二优选实施方式中,N为4,接收器是参照图5描述的接收器100',四个信令电压中的至少两个信令电压具有相同的值并且四个信令电压中的至少另一个信令电压具有不同的值。在第三优选实施方式中,N为5,接收器是参照图7描述的接收器100”,五个信令电压中的三个信令电压具有相同的值,并且五个信令电压中的另外两个信令电压具有不同的值。
参照图11,无线通信设备600包括联接到收发器620的天线610。收发器620包括RF集成电路(RFIC)630,该RFIC630联接到基带集成电路(BBIC)640。采用参照图9描述的信令系统500进行RFIC630和BBIC640之间的通信,信令系统500传输下行链路信息,即无线通信设备600接收到的信息,信令系统500在以下称为下行链路信令系统且在图11中被标为500D。下行链路信令系统500D的元件的附图标记与图9的信令系统500的元件的附图标记相似,具有附加的后缀D。因此,下行链路信令系统500D在RFIC630中包括联接发射器200D的编码器510D以及在BBIC640中包括联接到解码器540D的接收器100D。发射器200D和接收器100D通过导线ZD、导线YD、导线XD联接。
采用参照图9描述的信令系统500的另一个实例进行RFIC630和BBIC640之间的通信,并且信令系统500的另一个实例传送上行链路信息,即从无线通信设备600发射的信息,信令系统500的另一个实例在以下称为上行链路信令系统且在图11中被标为500U。上行链路信令系统500U的元件的附图标记与图9的信令系统500的元件的附图标记相似,具有附加的后缀U。因此,上行链路信令系统500U在BBIC640中包括联接发射器200U的编码器510U以及在RFIC640中包括联接到解码器540U的接收器100U。发射器320U和接收器100U通过导线ZU、导线YU、导线XU联接。
尽管参照LTE和由MIPI联盟指定的数字接口标准描述了本发明,但是本发明不限于这些标准,而是具有其它数字接口方面的应用。类似地,尽管参照无线通信设备描述了本发明,但是本发明不限于这样的设备,而是具有其它包含数字接口的电子设备方面的应用。
其它的变型和修改对本领域技术人员而言将是显而易见的。这样的变型和修改可以包含等效的其它特征,这些等效的其它特征是已知的以及可以用于替代或附加于本文描述的特征。在单独的实施方式的上下文中描述的特征可以以组合形式被提供在单个实施方式中。相反,在单个实施方式的上下文中描述的特征也可以单独地或以任何合适的子组合形式被提供。
应当注意的是,术语“包括”不排除其它元件或步骤,术语“一”或“一个”不排除多个,单个特征可以实现权利要求书中记载的几个特征的功能,并且权利要求书中的附图标记不应当被解释为对权利要求书的范围进行限制。还应当注意的是,附图不一定是按比例绘制;而是重点通常放在说明本发明的原理上。
Claims (15)
1.一种用于N线数字接口(350)的接收器(100),其中,N是大于2的任何整数,所述接收器包括:
N个输入端子(101,102,103)、公共节点(120)和N个检测级(D1,D2,D3);
其中,所述N个检测级(D1,D2,D3)中的每个检测级包括:
电阻元件(R1,R2,R3),所述电阻元件(R1,R2,R3)联接在所述公共节点(120)与所述N个输入端子(101,102,103)中对应的一个输入端子之间,以及
比较器(C1,C2,C3),所述比较器(C1,C2,C3)具有第一输入端(121,123,125)和第二输入端(122,124,126),所述第一输入端(121,123,125)联接到所述N个输入端子(101,102,103)中对应的一个输入端子,所述第二输入端(122,124,126)联接到所述公共节点(120);以及
其中,每个所述检测级(D1,D2,D3)的所述电阻元件(R1,R2,R3)具有基本相同的电阻。
2.如权利要求1所述的接收器(100),包括解码器(540),所述解码器(540)联接到N个所述比较器(C1,C2,C3)中的每个比较器的输出端(131,132,133),并且所述解码器(540)被布置成根据N个所述比较器(C1,C2,C3)的状态确定接收到的符号。
3.如权利要求2所述的接收器(100),其中,所述解码器(540)包括用于将所述比较器(C1,C2,C3)的所述状态映射到所述接收到的符号的第一查找表(544)。
4.如权利要求1至3中任一项所述的接收器(100),其中,N是3、4和5中的一者。
5.一种信令系统(500),包括:
发射器(200),所述发射器(200)被布置成在N线接口(350)的每条导线上生成信令电压,所述信令电压表示待传输的N位中不同的一位,其中,N个所述信令电压中的每个信令电压从两个值中进行选择;以及
如权利要求1至3中任一项所述的接收器(100),所述接收器(100)使所述接收器(100)的N个输入端子(101,102,103)联接到所述N线接口(350)。
6.如权利要求5所述的信令系统(500),包括编码器(510),所述编码器(510)被布置成将符号映射到所述待传输的N位。
7.如权利要求6所述的信令系统(500),其中,所述编码器(510)包括用于将所述符号映射到所述待传输的N位的第二查找表(514)。
8.如权利要求5至7中任一项所述的信令系统(500),其中,N为3,并且其中,三个所述信令电压中的两个信令电压具有相同的值,并且三个所述信令电压中的第三个信令电压具有不同的值。
9.如权利要求5至7中任一项所述的信令系统(500),其中,N为4,并且其中,四个所述信令电压中的至少两个信令电压具有相同的值,并且四个所述信令电压中的至少另一个信令电压具有不同的值。
10.如权利要求5至7中任一项所述的信令系统(500),其中,N为5,并且其中,五个所述信令电压中的三个信令电压具有相同的值,并且五个所述信令电压中的另外两个信令电压具有不同的值。
11.一种无线通信设备(600),包括如权利要求4至10中任一项所述的信令系统(500)。
12.一种运行信令系统(500)的方法,所述方法包括:
提供如权利要求1至4中任一项所述的接收器(100);
选择N个信令电压,其中,每个所述信令电压从两个值中进行选择;
将所述N个信令电压分别传送到所述接收器(100)的所述N个输入端子(101,102,103);以及
根据所述N个信令电压确定接收到的符号。
13.如权利要求12所述的方法,其中,N为3,并且其中,三个所述信令电压中的两个信令电压具有相同的值,并且三个所述信令电压中的第三个信令电压具有不同的值。
14.如权利要求12所述的方法,其中,N为4,其中,四个所述信令电压中的至少两个信令电压具有相同的值,并且四个所述信令电压中的至少另一个信令电压具有不同的值。
15.如权利要求12所述的方法,其中,N为5,并且其中,五个所述信令电压中的三个信令电压具有相同的值,并且五个所述信令电压中的另外两个信令电压具有不同的值。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
EP13172354.6A EP2816764B1 (en) | 2013-06-17 | 2013-06-17 | N-wire two-level digital interface |
EP13172354.6 | 2013-06-17 | ||
PCT/EP2014/062778 WO2014202642A1 (en) | 2013-06-17 | 2014-06-17 | N-wire two-level digital interface |
Publications (2)
Publication Number | Publication Date |
---|---|
CN105308922A true CN105308922A (zh) | 2016-02-03 |
CN105308922B CN105308922B (zh) | 2019-03-08 |
Family
ID=48747902
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201480034187.5A Active CN105308922B (zh) | 2013-06-17 | 2014-06-17 | N线双电平数字接口 |
Country Status (4)
Country | Link |
---|---|
US (1) | US9641362B2 (zh) |
EP (1) | EP2816764B1 (zh) |
CN (1) | CN105308922B (zh) |
WO (1) | WO2014202642A1 (zh) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2003047122A1 (en) * | 2001-11-29 | 2003-06-05 | Nokia Corporation | Transmission system for transmitting data via current conducting branches |
CN101001227A (zh) * | 2006-01-09 | 2007-07-18 | 三星电子株式会社 | 用于三线差分信号传输的数据传输设备和方法 |
WO2008151251A1 (en) * | 2007-06-05 | 2008-12-11 | Rambus, Inc. | Techniques for multi-wire encoding with an embedded clock |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6571016B1 (en) * | 1997-05-05 | 2003-05-27 | Microsoft Corporation | Intra compression of pixel blocks using predicted mean |
US6278740B1 (en) * | 1998-11-19 | 2001-08-21 | Gates Technology | Multi-bit (2i+2)-wire differential coding of digital signals using differential comparators and majority logic |
JP2009021978A (ja) * | 2007-06-11 | 2009-01-29 | Panasonic Corp | 伝送ケーブル |
-
2013
- 2013-06-17 EP EP13172354.6A patent/EP2816764B1/en active Active
-
2014
- 2014-06-17 US US14/891,454 patent/US9641362B2/en active Active
- 2014-06-17 CN CN201480034187.5A patent/CN105308922B/zh active Active
- 2014-06-17 WO PCT/EP2014/062778 patent/WO2014202642A1/en active Application Filing
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2003047122A1 (en) * | 2001-11-29 | 2003-06-05 | Nokia Corporation | Transmission system for transmitting data via current conducting branches |
CN101001227A (zh) * | 2006-01-09 | 2007-07-18 | 三星电子株式会社 | 用于三线差分信号传输的数据传输设备和方法 |
WO2008151251A1 (en) * | 2007-06-05 | 2008-12-11 | Rambus, Inc. | Techniques for multi-wire encoding with an embedded clock |
Also Published As
Publication number | Publication date |
---|---|
WO2014202642A1 (en) | 2014-12-24 |
US20160127158A1 (en) | 2016-05-05 |
CN105308922B (zh) | 2019-03-08 |
EP2816764A1 (en) | 2014-12-24 |
EP2816764B1 (en) | 2016-10-12 |
US9641362B2 (en) | 2017-05-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11283654B2 (en) | Multilevel driver for high speed chip-to-chip communications | |
EP2868047B1 (en) | N-phase polarity output pin mode multiplexer | |
US8718184B1 (en) | Finite state encoders and decoders for vector signaling codes | |
US8798175B2 (en) | Communicating with a self-clocking amplitude modulated signal | |
US10243596B1 (en) | Radio frequency transceiver having digital pre-distortion feedback | |
US8576928B2 (en) | Capacitive divider transmission scheme for improved communications isolation | |
EP2652874B1 (en) | Pre-emphasis technique for on-chip voltage-driven single-ended-termination drivers | |
US20080260049A1 (en) | Serializer and deserializer | |
US9071220B2 (en) | Efficient N-factorial differential signaling termination network | |
US20120217999A1 (en) | Low Voltage Differential Signal Driving Circuit and Digital Signal Transmitter | |
WO2005096575A1 (en) | A circuit arrangement and a method to transfer data on a 3-level pulse amplitude modulation (pam-3) channel | |
JP6219538B2 (ja) | 複数のワイヤデータ信号のためのクロック復元回路 | |
CN105812014A (zh) | 控制控制器局域网收发器电路的方法及其设备 | |
US9491015B2 (en) | Three-wire three-level digital interface | |
KR20170101914A (ko) | 정보 송신 방법, 장치 및 기기 | |
WO2010026448A1 (en) | Method and apparatus for transmitting data | |
CN105308922A (zh) | N线双电平数字接口 | |
CN113141190A (zh) | 一种用于单线供电通信的通信芯片 | |
EP2658196A1 (en) | Data communication between capacitive isolated voltage domains | |
WO2013087230A1 (en) | Apparatus and method for power saving | |
Wang et al. | FPGA and ASIC implementation of reliable and effective architecture for a LTE downlink transmitter | |
US20040198267A1 (en) | Methods and apparatus for equalization in single-ended chip-to-chip communication | |
CN116974978A (zh) | 一种混合驱动器及其驱动方法、串行通信设备 | |
CN111630799A (zh) | V2x场景中的灵活的循环延迟分集控制 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |