CN105188254A - Hdi十层板迭构 - Google Patents

Hdi十层板迭构 Download PDF

Info

Publication number
CN105188254A
CN105188254A CN201510477125.8A CN201510477125A CN105188254A CN 105188254 A CN105188254 A CN 105188254A CN 201510477125 A CN201510477125 A CN 201510477125A CN 105188254 A CN105188254 A CN 105188254A
Authority
CN
China
Prior art keywords
line layer
layer
plate
thickness
film layers
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201510477125.8A
Other languages
English (en)
Other versions
CN105188254B (zh
Inventor
萧金福
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BAICHENG TECHNOLOGY (KUNSHAN) Co Ltd
Original Assignee
BAICHENG TECHNOLOGY (KUNSHAN) Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BAICHENG TECHNOLOGY (KUNSHAN) Co Ltd filed Critical BAICHENG TECHNOLOGY (KUNSHAN) Co Ltd
Priority to CN201510477125.8A priority Critical patent/CN105188254B/zh
Publication of CN105188254A publication Critical patent/CN105188254A/zh
Application granted granted Critical
Publication of CN105188254B publication Critical patent/CN105188254B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0296Conductive pattern lay-out details not covered by sub groups H05K1/02 - H05K1/0295
    • H05K1/0298Multilayer circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/04Assemblies of printed circuits
    • H05K2201/041Stacked PCBs, i.e. having neither an empty space nor mounted components in between

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Laminated Bodies (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)

Abstract

本发明公开了一种HDI十层板迭构,包括第一基材单元、第二基材单元、第一胶片层、第五线路层、第二胶片层、第六线路层、第三胶片层、第七线路层、第四胶片层、第八线路层、第五胶片层、第九线路层、第六胶片层、第十线路层和第七胶片层,所述HDI十层板的总厚度为0.67±0.08㎜。本发明首次将台耀公司市售的TU-688材质的PP胶片应用到高阶HDI板结构中,并配合合理的胶片厚度和铜厚,通过三次压合成功生产出本发明的HDI十层板,成品板厚达到0.67±0.08㎜,在成功克服了压合缺胶、介厚值较大、涨缩异常、板厚、板翘等高阶HDI板制程中常见的异常现象的同时,可以将板厚控制在0.7㎜以下,符合现代电子产品越来越小、越来越轻便的趋势。

Description

HDI十层板迭构
技术领域
本发明属于印刷电路板结构领域,具体涉及一种高阶HDI薄板结构。
背景技术
HDI是高密度互连(HighDensityInterconnector)的缩写,是生产印刷电路板的一种(技术),使用微盲埋孔技术的一种线路分布密度比较高的电路板。
印刷电路板是以绝缘材料辅以导体配线所形成的结构性元件。印刷电路板在制成最终产品时,其上会安装积体电路、电晶体、二极体、被动元件(如:电阻、电容、连接器等)及其他各种各样的电子零件,凭借着导线连通,可以形成电子讯号连结及应有机能。因此,印制电路板是一种提供元件连结的平台,用以承接联系零件的基底。
在电子产品趋于多功能复杂化的前提下,积体电路元件的接点距离随之缩小,信号传送的速度则相对提高,随之而来的是接线数量的提高、点间配线的长度局部性缩短,这些就需要应用高密度线路配置及微孔技术来达成目标。
对于高速化讯号的电性要求,电路板必须提供具有交流电特性的阻抗控制、高频传输能力、降低不必要的辐射(EMI)等。采用Stripline、Microstrip的结构,多层化就成为必要的设计。为减低讯号传送的品质问题,会采用低介电质系数、低衰减率的绝缘材料,为配合电子元件构装的小型化及阵列化,电路板也不断的提高密度以因应需求。BGA(BallGridArray)、CSP(ChipScalePackage)、DCA(DirectChipAttachment)等组零件组装方式的出现,更促使印刷电路板推向前所未有的高密度境界。
随着PCB产业发展水平日益加剧,日趋倾向轻薄、短小电子产品,对此类产品。市场需求日益增多,针对市场需求,HDI板的制造面临严峻挑战。
目前,HDI板迭构在制程中普遍在的压合缺胶、介厚值较大、涨缩异常、板厚、板翘等异常现象阻碍了HDI板向更多层更薄的方向发展。
发明内容
为了解决上述问题,本发明提供了一种HDI十层板迭构,该HDI十层板迭构在克服了压合缺胶、介厚值较大、涨缩异常、板厚、板翘等异常现象的同时,将成品板厚控制在0.7㎜以下,符合现代电子产品越来越小、越来越轻便的趋势。
本发明为了解决其技术问题所采用的技术方案是:
一种HDI十层板迭构,包括:
第一基材单元,包括第一绝缘材料层以及分别位于第一绝缘材料层上、下表面的第一线路层和第二线路层;
第二基材单元,位于所述第一基材单元下方,包括第二绝缘材料层以及分别位于第二绝缘材料层上、下表面的第三线路层和第四线路层;
第一胶片层,位于第一基材单元和第二基材单元之间,粘接第二线路层和第三线路层;
第五线路层,位于第一基材单元上方;
第二胶片层,位于第一基材单元和第五线路层之间,粘接第一线路层和第五线路层;
第六线路层,位于第五线路层上方;
第三胶片层,位于第五线路层和第六线路层之间,粘接第五线路层和第六线路层;
第七线路层,位于第六线路层上方;
第四胶片层,位于第六线路层和第七线路层之间,粘接第六线路层和第七线路层;
第八线路层,位于第二基材单元下方;
第五胶片层,位于第二基材单元和第八线路层之间,粘接第四线路层和第八线路层;
第九线路层,位于第八线路层下方;
第六胶片层,位于第八线路层和第九线路层之间,粘接第八线路层和第九线路层;
第十线路层,位于第九线路层下方;
第七胶片层,位于第九线路层和第十线路层之间,粘接第九线路层和第十线路层;
所述HDI十层板的总厚度为0.67±0.08㎜。
本发明为了解决其技术问题所采用的进一步技术方案是:
进一步地说,所述第一线路层、第二线路层、第三线路层、第四线路层、第五线路层、第六线路层、第七线路层、第八线路层、第九线路层和第十线路层各自为铜箔线路层。
较佳的是,所述第一线路层、第二线路层、第三线路层和第四线路层的厚度各自为1/2oz,所述第五线路层、第六线路层、第七线路层、第八线路层、第九线路层和第十线路层的厚度各自为1/3oz。
进一步地说,所述第一胶片层是材质为TU-668且规格为106*76%的PP胶片。
进一步地说,所述第二胶片层、第三胶片层、第四胶片层、第五胶片层、第六胶片层和第七胶片层是材质为TU-668且规格为1037*72%的PP胶片。
较佳的是,所述第一胶片层的厚度为2.06±0.0206mil,所述第二胶片层的厚度为1.80±0.018mil,所述第三胶片层的厚度为1.65±0.0165mil,所述第四胶片层的厚度为1.66±0.0166mil,所述第五胶片层的厚度为1.79±0.0179mil,所述第六胶片层的厚度为1.65±0.0165mil,所述第七胶片层的厚度为1.70±0.017mil。
进一步地说,所述第一基材单元的总厚度为0.19±0.002㎜。
进一步地说,所述第二基材单元的总厚度为0.19±0.002㎜。
进一步地说,第一绝缘材料层的厚度为0.13±0.0015㎜,第二绝缘材料层的厚度为0.13±0.0015㎜。
较佳的是,所述HDI十层板的总厚度为0.59㎜-0.65㎜。
本发明的有益效果是:本发明首次将台耀公司市售的TU-688材质的PP胶片应用到高阶HDI板结构中,并配合合理的胶片厚度和铜厚,通过三次压合成功生产出本发明的HDI十层板,成品板厚达到0.67±0.08㎜,在成功克服了压合缺胶、介厚值较大、涨缩异常、板厚、板翘等高阶HDI板制程中常见的异常现象的同时,可以将板厚控制在0.7㎜以下,符合现代电子产品越来越小、越来越轻便的趋势。
附图说明
图1为本发明结构示意图。
具体实施方式
以下通过特定的具体实例说明本发明的具体实施方式,本领域技术人员可由本说明书所揭示的内容轻易地了解本发明的优点及功效。本发明也可以其它不同的方式予以实施,即,在不悖离本发明所揭示的范畴下,能予不同的修饰与改变。
实施例:一种HDI十层板迭构,包括:
第一基材单元A1,包括第一绝缘材料层31以及分别位于第一绝缘材料层上、下表面的第一线路层11和第二线路层12;
第二基材单元A2,位于所述第一基材单元下方,包括第二绝缘材料层32以及分别位于第二绝缘材料层上、下表面的第三线路层13和第四线路层14;
第一胶片层21,位于第一基材单元A1和第二基材单元A2之间,粘接第二线路层12和第三线路层13;
第五线路层15,位于第一基材单元A1上方;
第二胶片层22,位于第一基材单元A1和第五线路层15之间,粘接第一线路层11和第五线路层15;
第六线路层16,位于第五线路层15上方;
第三胶片层23,位于第五线路层15和第六线路层16之间,粘接第五线路层和第六线路层;
第七线路层17,位于第六线路层16上方;
第四胶片层24,位于第六线路层16和第七线路层17之间,粘接第六线路层和第七线路层;
第八线路层18,位于第二基材单元A2下方;
第五胶片层25,位于第二基材单元A2和第八线路层18之间,粘接第四线路层14和第八线路层18;
第九线路层19,位于第八线路层18下方;
第六胶片层26,位于第八线路层18和第九线路层19之间,粘接第八线路层和第九线路层;
第十线路层10,位于第九线路层19下方;
第七胶片层27,位于第九线路层19和第十线路层10之间,粘接第九线路层和第十线路层;
所述HDI十层板的总厚度为0.67±0.08㎜,较佳的是0.59㎜-0.65㎜。
其中,所述第一线路层11、第二线路层12、第三线路层13、第四线路层14、第五线路层15、第六线路层16、第七线路层17、第八线路层18、第九线路层19和第十线路层10各自为铜箔线路层。
所述第一线路层11、第二线路层12、第三线路层13和第四线路层14的厚度各自为1/2oz,所述第五线路层15、第六线路层16、第七线路层17、第八线路层18、第九线路层19和第十线路层10的厚度各自为1/3oz。
所述第一胶片层21是材质为TU-668且规格为106*76%的PP胶片。所述第二胶片层22、第三胶片层23、第四胶片层24、第五胶片层25、第六胶片层26和第七胶片层27是材质为TU-668且规格为1037*72%的PP胶片。本发明中所述的TU-688是台耀公司市售的PP胶片材质型号,根据其中玻纤布的不同以及含胶量的不同,还分为不同的几种规格,例如本发明中所使用的规格为106*76%的PP胶片是指玻纤布型号为106且含胶量为76%的胶片,规格为1037*72%的PP胶片是指玻纤布型号为1037且含胶量为72%的PP胶片。
所述第一胶片层21的厚度为2.06±0.0206mil,所述第二胶片层22的厚度为1.80±0.018mil,所述第三胶片层23的厚度为1.65±0.0165mil,所述第四胶片层24的厚度为1.66±0.0166mil,所述第五胶片层25的厚度为1.79±0.0179mil,所述第六胶片层26的厚度为1.65±0.0165mil,所述第七胶片层27的厚度为1.70±0.017mil。
所述第一基材单元A1的总厚度为0.19±0.002㎜,所述第一绝缘材料层31的厚度为0.13±0.0015㎜,。
所述第二基材单元A2的总厚度为0.19±0.002㎜,所述第二绝缘材料层32的厚度为0.13±0.0015㎜。
上述HDI十层板迭构可以采用台耀程序TU-668,进行三次压合制成,并且可以在压合后进行减铜(药水减铜)。

Claims (10)

1.一种HDI十层板迭构,其特征在于:包括:
第一基材单元(A1),包括第一绝缘材料层(31)以及分别位于第一绝缘材料层上、下表面的第一线路层(11)和第二线路层(12);
第二基材单元(A2),位于所述第一基材单元下方,包括第二绝缘材料层(32)以及分别位于第二绝缘材料层上、下表面的第三线路层(13)和第四线路层(14);
第一胶片层(21),位于第一基材单元(A1)和第二基材单元(A2)之间,粘接第二线路层(12)和第三线路层(13);
第五线路层(15),位于第一基材单元(A1)上方;
第二胶片层(22),位于第一基材单元(A1)和第五线路层(15)之间,粘接第一线路层(11)和第五线路层(15);
第六线路层(16),位于第五线路层(15)上方;
第三胶片层(23),位于第五线路层(15)和第六线路层(16)之间,粘接第五线路层和第六线路层;
第七线路层(17),位于第六线路层(16)上方;
第四胶片层(24),位于第六线路层(16)和第七线路层(17)之间,粘接第六线路层和第七线路层;
第八线路层(18),位于第二基材单元(A2)下方;
第五胶片层(25),位于第二基材单元(A2)和第八线路层(18)之间,粘接第四线路层(14)和第八线路层(18);
第九线路层(19),位于第八线路层(18)下方;
第六胶片层(26),位于第八线路层(18)和第九线路层(19)之间,粘接第八线路层和第九线路层;
第十线路层(10),位于第九线路层(19)下方;
第七胶片层(27),位于第九线路层(19)和第十线路层(10)之间,粘接第九线路层和第十线路层;
所述HDI十层板的总厚度为0.67±0.08㎜。
2.如权利要求1所述的HDI十层板迭构,其特征在于:所述第一线路层(11)、第二线路层(12)、第三线路层(13)、第四线路层(14)、第五线路层(15)、第六线路层(16)、第七线路层(17)、第八线路层(18)、第九线路层(19)和第十线路层(10)各自为铜箔线路层。
3.如权利要求2所述的HDI十层板迭构,其特征在于:所述第一线路层(11)、第二线路层(12)、第三线路层(13)和第四线路层(14)的厚度各自为1/2oz,所述第五线路层(15)、第六线路层(16)、第七线路层(17)、第八线路层(18)、第九线路层(19)和第十线路层(10)的厚度各自为1/3oz。
4.如权利要求1所述的HDI十层板迭构,其特征在于:所述第一胶片层(21)是材质为TU-668且规格为106*76%的PP胶片。
5.如权利要求1所述的HDI十层板迭构,其特征在于:所述第二胶片层(22)、第三胶片层(23)、第四胶片层(24)、第五胶片层(25)、第六胶片层(26)和第七胶片层(27)是材质为TU-668且规格为1037*72%的PP胶片。
6.如权利要求1所述的HDI十层板迭构,其特征在于:所述第一胶片层(21)的厚度为2.06±0.0206mil,所述第二胶片层(22)的厚度为1.80±0.018mil,所述第三胶片层(23)的厚度为1.65±0.0165mil,所述第四胶片层(24)的厚度为1.66±0.0166mil,所述第五胶片层(25)的厚度为1.79±0.0179mil,所述第六胶片层(26)的厚度为1.65±0.0165mil,所述第七胶片层(27)的厚度为1.70±0.017mil。
7.如权利要求1所述的HDI十层板迭构,其特征在于:所述第一基材单元(A1)的总厚度为0.19±0.002㎜。
8.如权利要求1所述的HDI十层板迭构,其特征在于:所述第二基材单元(A2)的总厚度为0.19±0.002㎜。
9.如权利要求1所述的HDI十层板迭构,其特征在于:所述第一绝缘材料层(31)的厚度为0.13±0.0015㎜,所述第二绝缘材料层(32)的厚度为0.13±0.0015㎜。
10.如权利要求1所述的HDI十层板迭构,其特征在于:所述HDI十层板的总厚度为0.59㎜-0.65㎜。
CN201510477125.8A 2015-08-06 2015-08-06 Hdi十层板迭构 Active CN105188254B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510477125.8A CN105188254B (zh) 2015-08-06 2015-08-06 Hdi十层板迭构

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510477125.8A CN105188254B (zh) 2015-08-06 2015-08-06 Hdi十层板迭构

Publications (2)

Publication Number Publication Date
CN105188254A true CN105188254A (zh) 2015-12-23
CN105188254B CN105188254B (zh) 2018-06-26

Family

ID=54910024

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510477125.8A Active CN105188254B (zh) 2015-08-06 2015-08-06 Hdi十层板迭构

Country Status (1)

Country Link
CN (1) CN105188254B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105530766A (zh) * 2016-02-22 2016-04-27 深圳崇达多层线路板有限公司 一种防止线路板铜皮起泡的工艺

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20140014398A1 (en) * 2012-07-13 2014-01-16 Samsung Electro-Mechanics Co., Ltd. Coreless subtrate and method of manufacturing the same
CN103533746A (zh) * 2013-10-08 2014-01-22 上海斐讯数据通信技术有限公司 改进叠层结构的高密度互连集成印制电路板及其制作方法
CN104470201A (zh) * 2014-12-23 2015-03-25 上海斐讯数据通信技术有限公司 一种盲埋孔线路板的上下层间保护的设计方法
CN104812163A (zh) * 2015-04-07 2015-07-29 广东欧珀移动通信有限公司 一种hdi pcb叠层结构
CN204836787U (zh) * 2015-08-06 2015-12-02 柏承科技(昆山)股份有限公司 Hdi十层板迭构

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20140014398A1 (en) * 2012-07-13 2014-01-16 Samsung Electro-Mechanics Co., Ltd. Coreless subtrate and method of manufacturing the same
CN103533746A (zh) * 2013-10-08 2014-01-22 上海斐讯数据通信技术有限公司 改进叠层结构的高密度互连集成印制电路板及其制作方法
CN104470201A (zh) * 2014-12-23 2015-03-25 上海斐讯数据通信技术有限公司 一种盲埋孔线路板的上下层间保护的设计方法
CN104812163A (zh) * 2015-04-07 2015-07-29 广东欧珀移动通信有限公司 一种hdi pcb叠层结构
CN204836787U (zh) * 2015-08-06 2015-12-02 柏承科技(昆山)股份有限公司 Hdi十层板迭构

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105530766A (zh) * 2016-02-22 2016-04-27 深圳崇达多层线路板有限公司 一种防止线路板铜皮起泡的工艺
CN105530766B (zh) * 2016-02-22 2018-04-24 深圳崇达多层线路板有限公司 一种防止线路板铜皮起泡的工艺

Also Published As

Publication number Publication date
CN105188254B (zh) 2018-06-26

Similar Documents

Publication Publication Date Title
CN104349574B (zh) 电路板及其制作方法
US20120292085A1 (en) Flexible printed circuit and method of manufacturing the same
CN103906371B (zh) 具有内埋元件的电路板及其制作方法
CN104681531B (zh) 封装基板及其制法
US20130048344A1 (en) High frequency circuit board
CN110402615A (zh) 高频传输用印刷线路板
CN108966478A (zh) 柔性电路板及其制作方法
CN109413836A (zh) 电路板及其制备方法
CN101472403B (zh) 印刷线路板及其制作方法
US9773725B2 (en) Coreless multi-layer circuit substrate with minimized pad capacitance
CN103579173A (zh) 半导体封装件及其制法
CN106658959A (zh) 柔性电路板及其制作方法
CN103491708A (zh) 一种高密度互连集成印制电路板及其制作方法
CN204836787U (zh) Hdi十层板迭构
CN107205314A (zh) 一种阶梯金手指pcb及其制备方法
CN112654135A (zh) Fpc扁平同轴线及其制造方法
CN105188254A (zh) Hdi十层板迭构
TW200536455A (en) Structure for connecting circuits and manufacturing process thereof
CN104684252A (zh) 嵌入电子部件的基板及其制造方法
CN207491321U (zh) 一种低介电玻璃纤维布的高频印制电路板
CN106376170A (zh) 柔性电路板及其制作方法、电子装置
CN207897217U (zh) 一种高信赖性碳墨线路板
CN209676574U (zh) 一种具有高质量互连结构的多层电路板
TW201703601A (zh) 一種柔性線路板及其製作方法
CN202231948U (zh) 一种高精密互联板

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant