CN105071656A - 用于在开关调整器中实现小占空比的电路、设备及方法 - Google Patents

用于在开关调整器中实现小占空比的电路、设备及方法 Download PDF

Info

Publication number
CN105071656A
CN105071656A CN201510409731.6A CN201510409731A CN105071656A CN 105071656 A CN105071656 A CN 105071656A CN 201510409731 A CN201510409731 A CN 201510409731A CN 105071656 A CN105071656 A CN 105071656A
Authority
CN
China
Prior art keywords
level
signal
pulse
edge
pwm
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201510409731.6A
Other languages
English (en)
Other versions
CN105071656B (zh
Inventor
T·Z·李
G·拉兹马弗劳兹
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Skyworks Solutions Inc
Conexant Systems LLC
Original Assignee
Conexant Systems LLC
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Conexant Systems LLC filed Critical Conexant Systems LLC
Publication of CN105071656A publication Critical patent/CN105071656A/zh
Application granted granted Critical
Publication of CN105071656B publication Critical patent/CN105071656B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/10Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M3/145Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M3/155Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
    • H02M3/156Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/01Shaping pulses
    • H03K5/04Shaping pulses by increasing duration; by decreasing duration
    • H03K5/05Shaping pulses by increasing duration; by decreasing duration by the use of clock signals or other time reference signals
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/156Arrangements in which a continuous pulse train is transformed into a train having a desired pattern
    • H03K5/1565Arrangements in which a continuous pulse train is transformed into a train having a desired pattern the output pulses having a constant duty cycle
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K7/00Modulating pulses with a continuously-variable modulating signal
    • H03K7/08Duration or width modulation ; Duty cycle modulation
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/0003Details of control, feedback or regulation circuits

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Dc-Dc Converters (AREA)

Abstract

用于在开关调整器中实现小占空比的电路、设备及方法。在一些实施例中,用于产生低占空比输出电压的方法可包括基本上使用时钟信号的第一边沿将斜坡信号设置为第一电平,并且从第一电平向第二电平倾斜斜坡信号,使得斜坡信号的电压电平与补偿电平相交,其中倾斜开始于时钟信号的第二边沿之前的一个时间点。该方法还可包括基本上使用时钟信号的第二边沿开始输出脉冲,并且基本上使用脉宽调制(PWM)信号的边沿结束输出脉冲,该脉宽调制信号由在倾斜期间与补偿电平相交的斜坡信号所导致。

Description

用于在开关调整器中实现小占空比的电路、设备及方法
相关申请的交叉引用
本申请要求于2014年4月16日提交的、标题为“CIRCUITS,DEVICESANDMETHODSFORACHIEVINGSMALLDUTYCYCLESINSWITCHINGREGULATORS”的美国临时申请号61/980,115的优先权,该美国临时申请的公开通过在本文中引用其全部内容的方式得以清楚地合并。
技术领域
本公开涉及一种能够实现小占空比的开关调整器。
背景技术
在很多电子应用中,输入电压可被升压或降压至期望的输出电压。这种输出电压的产生可通过开关调整器来实现。
发明内容
根据一些教导,本公开涉及一种用于产生低占空比输出电压的方法。该方法包括基本上使用时钟信号的第一边沿将斜坡信号设置为第一电平,并且从第一电平向第二电平倾斜斜坡信号,使得斜坡信号的电压电平与补偿电平相交,其中倾斜开始于时钟信号的第二边沿之前的一个时间点。该方法还包括基本上使用时钟信号的第二边沿开始输出脉冲,并且基本上使用脉宽调制(PWM)信号的边沿结束输出脉冲,该脉宽调制信号由在倾斜期间与补偿电平相交的斜坡信号所导致。
在一些实施例中,时钟信号的第一边沿和第二边沿可分别为上升沿和下降沿。斜坡信号的第一电平可包括低于补偿电平的低电压电平。斜坡信号的第二电平可包括高于补偿电平的高电压电平。斜坡信号的倾斜可包括斜坡信号的电压电平中的单调增加。单调增加的电压电平可包括三角信号曲线。单调增加的电压电平可包括电平移位曲线。
在一些实施例中,结束输出脉冲的PWM信号的边沿可以是PWM信号的下降沿。PWM信号可包括其下降沿之前的上升沿,其中当使用时钟信号的上升沿将斜坡信号设置为低电压电平时,PWM信号的上升沿由斜坡信号电压电平与补偿电平的交点所导致。当将斜坡信号设置为低电压电平时,PWM信号的上升沿可从斜坡信号电压电平与补偿电平的交点延迟。PWM信号的下降沿可从在倾斜期间斜坡信号电压电平与补偿电平的交点延迟。可选择倾斜的开始时间,使得输出脉冲的宽度小于在倾斜期间PWM信号的下降沿与交点之间的延迟。可选择输出脉冲的宽度,以得到小于与输出脉冲相关的占空比输出电压的低占空比输出电压,该输出脉冲具有基本上与在倾斜期间PWM信号的下降沿和交点之间的延迟相同的宽度。
在一些实施例中,输出脉冲可通过接通和断开输入电压来产生。输入电压的接通和断开分别对应输出脉冲的开始和结束。
在一些实施例中,该方法还包括在反馈回路中提供输出脉冲,以调整补偿电平。反馈回路可包括分压器,其配置为得到对应于输出脉冲的降低的反馈电压。反馈回路还可包括误差放大器,其配置为放大反馈电压与参考电压之间的差并得到用作输出的补偿电平。误差放大器可包括补偿反馈电路,其配置为允许调节补偿电平。
在多个实现方式中,本公开涉及一种用于操作脉宽调制(PWM)电路的方法。该方法包括确定是否需要低占空比输出电压,并且当确定需要低占空比输出电压时,将PWM电路配置为第一模式。第一模式包括基本上使用时钟信号的第一边沿将斜坡信号设置为第一电平。第一模式还包括从第一电平向第二电平倾斜斜坡信号,使得斜坡信号的电压电平与补偿电平相交,其中倾斜开始于时钟信号的第二边沿之前的一个时间点。第一模式还包括基本上使用时钟信号的第二边沿开始输出脉冲。第一模式还包括基本上使用脉宽调制(PWM)信号的边沿结束输出脉冲,该脉宽调制信号由在倾斜期间与补偿电平相交的斜坡信号所导致。
在一些实施例中,该方法还可包括当确定不需要低占空比输出电压时,将PWM电路配置为第二模式。第二模式可包括基本上使用时钟信号的第二边沿,而不是在第二边沿之前开始倾斜。
根据一些实现方式,本公开涉及一种用于产生低占空比输出电压的系统。该系统包括斜坡电路,其配置为产生具有一电压的斜坡信号,该电压在基于时钟信号的第一边沿将斜坡信号设置为第一电平时在第一交点与补偿电平相交,并且在斜坡信号从第一电平倾斜时在第二交点与补偿电平相交。该系统还包括脉宽调制(PWM)电路,其配置为产生PWM脉冲,使得PWM脉冲基于第一交点开始并基于第二交点结束。该系统还包括输出电路,其配置为产生输出脉冲,使得输出脉冲基于时钟信号的第二边沿开始并基于PWM脉冲的结束而结束。该系统还包括控制部件,其配置为在时钟的第二边沿之前启动斜坡信号的倾斜。
在一些实施例中,斜坡信号的第一电平可以是低态并且斜坡信号的第二电平可以是高态,使得斜坡信号在其从第一电平倾斜时增加。斜坡信号基本上可使用时钟信号的第一边沿设置为低态。时钟信号的第一边沿可以是时钟信号的上升沿。PWM脉冲可在从第一交点时间的第一延迟之后开始。PWM脉冲可在从第二交点时间的第二延迟之后结束。第一延迟和第二延迟中的每一个可包括与PWM电路相关的延迟。与PWM电路相关的延迟可包括与比较器相关的延迟,该比较器比较补偿电平和斜坡信号的电压电平。
在一些实施例中,输出脉冲可基本上使用时钟信号的第二边沿开始。输出脉冲可基本上使用PWM脉冲的结束而结束。在时钟的第二边沿之前启动的斜坡信号的倾斜可以允许输出脉冲具有比第一延迟和第二延迟中较小者更小的宽度。
在一些实施例中,该系统还可包括控制回路,其配置为基于输出脉冲将补偿电平维持在期望的电平。在一些实施例中,控制部件可配置为响应外部控制信号来启动斜坡信号的倾斜。在一些实施例中,控制部件可配置为产生控制信号来启动斜坡信号的倾斜。
在一些实现方式中,本公开涉及一种开关调整器,其包括基底和实现在基底上的斜坡电路。斜坡电路配置为产生具有一电压的斜坡信号,该电压在基于时钟信号的第一边沿将斜坡信号设置为第一电平时在第一交点与补偿电平相交,并且在斜坡信号从第一电平倾斜时在第二交点与补偿电平相交。开关调整器还包括实现在基底上的脉宽调制(PWM)电路。PWM电路配置为产生PWM脉冲,使得PWM脉冲基于第一交点开始并基于第二交点结束。开关调整器还包括实现在基底上的输出电路。输出电路配置为产生输出脉冲,使得输出脉冲基于时钟信号的第二边沿开始并基于PWM脉冲的结束而结束。开关调整器还包括实现在基底上的控制部件。控制部件配置为在时钟的第二边沿之前启动斜坡信号的倾斜。
根据一些实现方式,本公开涉及一种功率管理集成电路(PMIC)模块,其包括配置为容纳多个部件的封装基底,和实现在封装基底上的开关调整器。开关调整器包括斜坡电路,其配置为产生具有一电压的斜坡信号,该电压在基于时钟信号的第一边沿将斜坡信号设置为第一电平时在第一交点与补偿电平相交,并且在斜坡信号从第一电平倾斜时在第二交点与补偿电平相交。开关调整器还包括脉宽调制(PWM)电路,其配置为产生PWM脉冲,使得PWM脉冲基于第一交点开始并基于第二交点结束。开关调整器还包括输出电路,其配置为产生输出脉冲,使得输出脉冲基于时钟信号的第二边沿开始并基于PWM脉冲的结束而结束。开关调整器配置为在时钟的第二边沿之前启动斜坡信号的倾斜。
在多个实现方式中,本公开涉及一种无线设备,其具有配置为处理RF信号的收发器,以及与收发器通信的天线。该天线配置为便于发送和接收相应RF信号。无线设备还包括开关调整器,其配置为调整便于发送和接收RF信号的电压信号。开关调整器包括斜坡电路,其配置为产生具有一电压的斜坡信号,该电压在基于时钟信号的第一边沿将斜坡信号设置为第一电平时在第一交点与补偿电平相交,并且在斜坡信号从第一电平倾斜时在第二交点与补偿电平相交。开关调整器还包括脉宽调制(PWM)电路,其配置为产生PWM脉冲,使得PWM脉冲基于第一交点开始并基于第二交点结束。开关调整器还包括输出电路,其配置为产生输出脉冲,使得输出脉冲基于时钟信号的第二边沿开始并基于PWM脉冲的结束而结束。开关调整器配置为在时钟的第二边沿之前启动斜坡信号的倾斜。
为了概述本公开,本文已经描述了本发明的某些方面、优点以及新颖的特征。应当理解,并不是所有的这些优点都必须根据本发明的任意特定实施例实现。因此,本发明可以以实现或优化本文所教导的一个优点或一组优点,而无需实现本文教导或建议的其它优点的方式实施或进行。
附图说明
图1示出具有控制部件的脉宽调制(PWM)电路的方块图。
图2示出可配置为提供小占空比的降压PWM转换器的图。
图3示出可实现在图2的示例PWM转换器中的示例时序配置。
图4示出示例时序配置,其中COMP电平与RAMP信号底部之间的电压差ΔV可被减小以便减小输出信号的宽度。
图5示出示例时序配置,其中RAMP信号的向上倾斜可开始于不同于CLOCK信号的下降的时间点。
图6示出图5的时序配置的一部分的放大视图。
图7示出图5和6的示例的变化,其中COMP电平与RAMP信号底部之间的差(ΔV)可被减小。
图8示出可被实现以产生小占空比的流程,其中输出信号可以具有小于与例如比较器的延迟相关的最小宽度的宽度。
图9示出可被实现为图8的流程的更具体示例的流程。
图10示出可被实现以选择性地利用小占空比输出信号的产生的流程。
图11示出在一些实施例中,具有如本文描述的一个或多个特征的PWM电路可被实现在开关调整器中。
图12描述功率管理集成电路(PMIC),其包括具有如本文描述的一个或多个特征的开关调整器。
图13示出在一些实施例中,本公开的一个或多个特征可被实现在例如无线设备的电子设备中。
具体实施方式
如果有的话,本文提供的标题仅是为了方便而并非必须影响所要求保护的发明的范围或含义。
公开了与用于以控制的方式实现小占空比的技术有关的系统、设备、电路和/或方法的非限制性示例。这些技术可以被实现在例如开关调整器中。尽管在开关调整器的上下文中进行描述,但应当理解本公开的一个或多个特征还可用于其它应用中。
在很多开关调整器的应用中,期望能够维持电压调整同时保持非常低的稳态占空比。然而,这种结构会遭遇不稳定性,尤其是在高开关频率中。电感器电流波形的不稳定性通常导致输出电压的不稳定性以及波纹过大,这通常是不被期望的。
在开关调整器应用的示例中,可配置固定频率的脉宽调制(PWM)电压模式拓扑,使得内部产生的电压斜坡与误差放大器产生的电压进行比较。如名称所表示的,误差放大器可配置为放大内部参考电压与正在被调整的外部输出电压之间的差。在利用前沿PWM调制的降压调整器中,高输入电压和低输出电压通常需要低占空比。为实现这种低占空比,电压斜坡通常在周期开始之后几乎立即与误差放大器输出相交。
本文描述在PWM应用中,例如在使用PWM比较器的开关模式电源中如何实现极其小的占空比的示例。尽管在电压模式PWM降压转换器的示例上下文中进行描述,但应当理解本公开的一个或多个特征还可用于其它类型的PWM应用中。
图1示出具有控制部件102的PWM电路100的方块图。PWM电路100被示出为产生具有宽度为Δt的脉冲104的输出信号。如本文所述,脉宽Δt可形成为相对较小,以允许例如实现极其小的占空比。在一些实施例中,这种小脉冲104可至少部分由控制部件102产生和/或由控制部件102促成。
图2示出可被配置为提供小占空比的降压PWM转换器100的图。示例降压PWM转换器100被示出为在节点192产生输出电压VOUT,该输出电压VOUT可通过本文所述的回路调整。输出电压VOUT可从输出节点192通过路径110提供给电阻式分配器(例如,电阻器分配器)。
电阻器分配器可包括通过节点114串联连接的第一电阻112和第二电阻116。第二电阻116可接地以便形成电阻器分配器电路。第一和第二电阻值可以相同或可以不同。以这样的示例方式配置,VOUT电压可被电阻器分配器向下分割以在节点114产生成比例地较小的反馈电压FB。
反馈电压FB被示出为被提供至可包括差分op-amp的误差放大器130。例如,反馈电压FB被示出为从节点114,通过路径120、节点122和路径124被提供至误差放大器130的反向输入。误差放大器130的非反向输入被示出为通过路径126被提供有内部参考电压REF。反馈电压FB与内部参考电压REF之间的差被示出为由误差放大器130放大以产生补偿电压COMP作为输出(132)。如果反馈电压FB太高(例如,相对于内部参考电压REF),补偿电压COMP可减小至期望的电平。如果反馈电压FB太低(例如,相对于内部参考电压REF),补偿电压COMP可增大至期望的电平。
可提供反馈回路,例如,从误差放大器130的输出132,通过节点134,沿着反馈路径136的补偿调节电路138,节点122,以及反向输入(124)。补偿调节电路138可配置为允许补偿电压COMP调节至期望的电平。
示例降压PWM转换器100被示出为还包括比较器150,其接收补偿电压COMP作为非反向输入140以及斜坡信号(RAMP)(例如,三角斜坡信号)作为反向输入142。RAMP信号被示出为由振荡器(OSC)170提供。振荡器170被示出为还产生时钟信号(CLOCK),其通过路径164提供至逻辑电路160。RAMP信号可如何相对于CLOCK信号产生的示例将在本文中更加详细的描述。
补偿电压COMP可通过比较器150与RAMP信号相比较。当COMP高于RAMP时,比较器150可在输出路径152上产生具有逻辑高态的PWM信号。当COMP低于RAMP时,PWM信号可具有逻辑低态。
PWM信号和CLOCK信号被示出为被提供至逻辑电路160。逻辑电路160被示出为通过路径162对开关(M1)180产生开关信号。当开关(M1)180为ON状态时,LX节点186可通过路径182、开关M1和路径184连接至输入电压VIN。因此,当开关M1为ON时,可发生从VIN至LX节点186的功率传输。
LX节点186被示出为沿着路径190通过电感L1连接至VOUT节点192。这样的电感可经由电感器、经由路径190的部分或全部或其一些组合提供。电感L1可配置为当它为输出充电以得到VOUT时增加能量。
在一些实施例中,从高变低的PWM信号可通过断开开关M1来终止功率传输。因此,LX节点可降低并且二极管D1可通过路径188为电感L1放电。在给定周期中功率传输的时间百分比(例如,从一个时钟到下一个)通常指代PWM转换器100的占空比。
图3示出可被实现在图2的示例PWM转换器100中的示例时序配置200。在时间t1,CLOCK信号被示出为上升,其导致RAMP信号降低至COPM电平之下的低电平。在图3中,RAMP信号的低电平与COMP电平之间的差表示为ΔV。
在RAMP信号的前述降低期间,RAMP电平与COMP电平相交(例如,在202),由此导致从图2的比较器150输出的PWM信号的转变。然而,在比较器150中典型地存在传播延迟,其在当RAMP信号与COMP电平相交时(例如,202,大致在时间t1处)与当PWM信号切换状态时(例如,大致在时间t2处从低到高)之间引入延迟。在图3的示例中,时间t2与t1之间的这种延迟表示为Δt12
在时间t3,CLOCK信号被示出为下降,其导致RAMP信号开始向上倾斜。CLOCK信号下降还被示出为导致LX信号大致在t3处上升,由此开始功率传输(例如,图2中从VIN到LX节点186)。LX信号被示出为大致在t5处下降,这是由于PWM信号也大致在t5处下降。
所示的PWM信号的前述高到低的转变是由于斜坡RAMP信号与COMP电平相交(例如,在204)而导致的。正如比较器150中的传播延迟导致交点202时间(大致t1)与PWM信号的低到高转变(大致t2)之间的时间延迟Δt12,通常在交点204的时间t4与PWM信号的高到低转变(大致t5)之间存在延迟。在图3的示例中,时间t5与t4之间的这种延迟表示为Δt45
在图3的示例中,可以看到LX信号的宽度(WLX)总体上是t3与交点204的t4之间的持续时间加上延迟Δt45。因此,LX信号的最小宽度通常受限于延迟Δt45,当操作在图3的示例配置200中时,其转而形成图2的PWM转换器100的占空比的下限。尽管在PWM比较器150的传播延迟的上下文中描述延迟Δt45,但可存在由PWM转换器100中的其它电路产生的延迟。例如,可存在由各种切换操作而导致的延迟。
在图3的示例中,向上倾斜信号和LX信号两者均由CLOCK信号的下降沿开始,由此导致包括PWM比较器150的传播延迟的LX信号的最小宽度。在稳态中,如果LX信号的最小宽度太大以致在每个周期中都传输过多的功率,那么调整器会被迫产生跳空周期。这通常将产生不稳定和不规律的稳态LX功率波形。
当期望输出和输入之间的比率非常低的时候,前述的效果在降压调整器中是个问题。输出和输入之间的这种比率表示应该在LX引脚上可看到的稳态占空比。例如,如果期望输出电压调整至0.5V并且输入电压为5V,那么占空比优选为10%。如果开关调整器具有的时钟操作在6MHz并具有167ns的周期,那么LX信号的宽度优选为大致16.7ns(167ns的10%)。如果比较器传播延迟已经大于16.7ns,那么LX信号将会更大并且因此输出电压可过充电。如果调整器设置为跳空周期,那么在过充电之后,调整器将需要跳过一个或多个周期来补偿过充电。
如图3所示,t3(当RAMP信号由于CLOCK信号下降的触发而开始向上倾斜时)与交点时间t4之间的持续时间可取决于斜坡率和/或ΔV。图4示出示例时序配置210,其中COMP电平与RAMP信号底部之间的电压差ΔV被减小以便减小LX信号的宽度(WLX)。除了减小的ΔV值,时序配置210可类似于图3的示例,包括时间标记t1-t5以及相应的交点212、214。
在该示例中,COMP电平正好位于RAMP信号的底部;并且因此,在CLOCK信号下降导致RAMP信号开始倾斜之后,立即或几乎立即产生交点214。t3和t4之间的对应持续时间可大致为或接近为零。因此,传播延迟Δt45基本上形成了LX信号的整个宽度(WLX)。
值得注意的是由于减小的ΔV值,COMP电平可变得比RAMP信号的底部更低。在这种情况下,可跳空整个周期而不得到输出。因此,图3和4的时序配置200、210通常无法在零和对应于传播延迟Δt45的最小宽度之间产生LX信号的宽度(WLX)。
图5示出示例时序配置220,其中RAMP信号的向上倾斜可开始于不同于CLOCK信号下降的时间点。为了清楚起见,图6示出图5的时序配置220的一部分的放大视图。图7示出图5和6的示例的变化,其中COMP电平与RAMP信号底部之间的差(ΔV)被减小。
如在图3和4的示例中,CLOCK信号在时间t1上升,且在时间t3下降。还如在图3和4的示例中,当CLOCK信号在时间t1上升时RAMP信号可下降至其底部电平。在这种下降过程中,RAMP信号在交点222处与COMP电平相交,由此在比较器(图2中的150)的PWM输出中引入跳跃。因此,PWM信号被示出为在延迟Δt12之后在时间t2上升,该延迟Δt12包括与比较器150相关的传播延迟。
在图3和4的示例中,当CLOCK信号下降时,RAMP信号大致在t3处开始向上倾斜。在图5和6的示例中,RAMP信号在时间t3’处开始向上倾斜,该时间t3’从t3偏移的量为ΔtRAMP=t3-t3’。这种RAMP信号的向上倾斜可在时间t4处得到交点224,其在PWM信号中引入跳跃。因此,PWM信号被示出为在延迟Δt45之后在时间t5下降,该延迟Δt45包括与比较器150相关的传播延迟。
在图5和6的示例中,LX信号被示出为在CLOCK信号在时间t3下降时上升,且在PWM信号下降时下降,类似于图3和4的示例。然而,由于向上倾斜的开始(在图5的t3’处)并不限制于如图3和4的示例中的CLOCK信号在t3处的下降,因此图5和6中的LX信号的宽度(WLX)可小于延迟持续时间Δt45。例如,可选择t3和t3’之间的偏移量ΔtRAMP,使得PWM信号在t5处的延迟下降位于t3(当LX上升时)之后小于延迟持续时间Δt45的选择量(Δt35)。因此图5和6中的LX信号的宽度(WLX)可大致等于这种选择的持续时间量(Δt35)。
在图7的示例时序配置230中,COMP电平与RAMP信号底部之间的电压差(ΔV)相比于图6的示例减小。因此,与图6的示例相比,RAMP信号向上倾斜的开始时间(t3’)更加接近对应于交点234的t4。然而,由于在CLOCK信号下降时的t3与向上倾斜开始时的t3’之间的偏移ΔtRAMP,所导致的LX信号的宽度(WLX)大体上不受ΔV变化的影响。因此,可以看到适合的偏移ΔtRAMP可期望地允许LX信号宽度WLX大体上对ΔV不敏感。
图8示出被实现以产生小占空比的流程300,其中输出的LX信号的宽度小于与例如比较器的延迟相关的最小宽度。在方块302中,可使用时钟脉冲(CLOCK)的第一边沿使得斜坡信号(RAMP)从第二电平向第一电平转变。在方块304中,在斜坡信号与补偿电平(COMP)相交而导致的第一延迟,可使得PWM信号从第一电平向第二电平转变。在方块306中,可在时钟脉冲的第二边沿之前的一个时间点启动从第一电平向第二电平的斜坡信号的转变。在方块308中,可使用时钟脉冲的第二边沿使得输出信号(LX)从第一电平向第二电平转变。在方块310中,在斜坡信号与补偿电平相交而导致的第二延迟,可使得输出信号(LX)从第二电平向第一电平转变。
在图8的示例流程300中,在第一和第二电平以及第一和第二边沿的上下文中描述了各种信号的转变。此外,图8示出参考图3-7描述的各种示例是其中低和高逻辑电平,或高和低逻辑电平可以是较为普通的第一和第二电平的示例。类似地,上升和下降沿,或下降和上升沿可以是较为普通的第一和第二边沿的示例。因此,应当理解本公开的一个或多个特征还可以被实现在不同于本文所述的较为具体的示例的配置中。
图9示出可被实现为图8的流程300的更加具体的示例的在图5-7的更加具体的示例上下文中的流程320。在方块322中,可使用时钟脉冲(CLOCK)的上升沿使得斜坡信号(RAMP)向低电平转变。在方块324中,在斜坡信号与补偿电平(COMP)相交而导致的第一延迟,可使得PWM信号从高电平向低电平转变。在方块326中,可在时钟脉冲的下降沿之前的一个时间点使得斜坡信号从低电平向高电平开始增加。在方块328中,可使用时钟脉冲的下降沿使得输出信号(LX)从低电平向高电平转变。在方块330中,在斜坡信号与补偿电平相交而导致的第二延迟,可使得输出信号从高电平向低电平转变。
如本文所述,在CLOCK信号的下降沿之前开始向上倾斜的RAMP信号可得到其中当限定最小占空比时,传播延迟(例如,比较器传播延迟)停止成为一个问题的配置。在一些实施例中,在CLOCK信号的下降沿之前向上倾斜的这种配置可被实现在所有操作条件处,或部分地在选择的条件下。例如,如果CLOCK的下降沿的延迟限制最大周期,那么不期望在CLOCK信号的下降沿之前实现前述的RAMP信号的向上倾斜。
在一些实施例中,如果占空比需要低于选择值,那么可实现允许在下降之前发生倾斜的前述的CLOCK信号的延迟下降。例如,两个操作条件可限定为低稳态占空比条件和高稳态占空比条件。当检测到高稳态占空比条件时(例如,由比较器比较输出和输入电压),CLOCK的下降沿可不延迟使得倾斜开始于CLOCK信号的下降沿(例如,图3)。当检测到低稳态占空比条件时(例如,由比较器比较输出和输入电压),CLOCK的下降沿可延迟使得倾斜开始于CLOCK信号的下降沿之前(例如,图5)。
图10示出流程340,其可被实现以选择性地利用前述延迟和不延迟的CLOCK的下降沿以允许在下降沿之前或在使用下降沿开始向上倾斜。在方块342中,可确定稳态占空比条件。在决定方块344中,流程340可确定是否存在低稳态占空比条件。如果回答是否,则流程340可配置CLOCK信号,使得其下降沿在方块350中不被延迟。在方块352中,RAMP信号的倾斜可基本上开始于CLOCK信号的下降沿。如果回答是是,则流程340可配置CLOCK信号,使得其下降沿在方块360中延迟。在方块362中,RAMP信号的倾斜可开始于CLOCK信号的下降沿之前。
在延迟和不延迟CLOCK信号的下降沿的情况下操作PWM电路的前述示例中,可包含一个或多个切换操作以在两种配置之间转变。在这种情况下,可出现毛刺,因为通常需要一些时间来使COMP电平调节至新的电平来维持期望的占空比。为了最小化或减小这种毛刺,RAMP信号可被电平移位以最小化或减小COMP将需要经历的变化。
如本文所述,具有本公开的一个或多个特征的开关模式调整器可包括在极其小的占空比进行调整的功能。这种功能可以允许开关调整器在非常高的切换频率下操作;并且在这些频率,可利用较小的电感器,由此提供例如较低的成本、较小的输出波纹和较快的瞬态响应的优点。
图11示出在一些实施例中,具有如本文描述的一个或多个特征的PWM电路100可被实现在开关调整器400中。这种开关调整器可包括例如电压模式开关调整器,其使用斜坡信号来产生PWM信号的至少一部分。这种开关调整器可包括例如降压调整器、升压调整器、降压-升压调整器等。
开关调整器400可被实现为独立的分立设备,作为例如功率管理集成电路(PMIC)的集成电路(IC)设备或系统的一部分,和/或其任意组合。图12描述包括开关调整器400的PMIC410。开关调整器400被示出为包括具有如本文所述的一个或多个特征的PWM电路100。
在一些实施例中,图12的PMIC410可被实现在单个芯片上,并且可包括一个或多个开关调整器和一个或多个线性调整器。在一些实施例中,这种PMIC可配置为在包括例如蜂窝电话的无线设备的设备中使用,或在利用开关调整器的任意设备中使用。
在一些实现方式中,本文所述的具有一个或多个特征的设备和/或电路可被包括在例如无线设备的RF设备中。这种设备和/或电路可被直接实现在无线设备中,如本文描述的模块形式中,或它们的某种组合中。在一些实施例中,这种无线设备可包括例如蜂窝电话、智能手机、具有或不具有电话功能的手持无线设备、无线平板等。
图13描述具有本文所述的一个或多个有益特征的示例无线设备500。在一些实施例中,可配置和操作收发器510来产生将放大并传送的RF信号,以及处理接收的信号。一个或多个功率放大器(PA)512可从收发器510接收其相应的RF信号并放大这种RF信号用于传输。PA512的放大输出被示出为通过其相应的一个或多个双工器516和天线开关模块(ASM)518匹配(经由一个或多个匹配电路514)并路由至天线520。在一些实施例中,PA512中的一些或全部可连接至功率管理部件506,该功率管理部件506配置为PA512提供例如电源电压和/或偏置信号。
在一些实施例中,一个或多个双工器516可允许使用公共天线(例如,520)同时执行传送和接收操作。在图13中,接收信号被示出为可被路由至可包括例如一个或多个低噪放大器(LNA)522的一个或多个“RX”路径。由一个或多个LNA522放大的接收信号被示出为路由至收发器510以便进行进一步处理。
在图13中,收发器510被示出为与基带子系统508相互作用,该基带子系统508配置为提供适用于用户的数据和/或语音信号之间的转换以及适用于收发器510的RF信号。收发器510还被示出为连接至功率管理部件506,该功率管理部件506配置为管理用于无线设备的操作的功率。
基带子系统508被示出为连接至用户接口502以便于提供至用户以及从用户接收的语音和/或数据的各种输入和输出。基带子系统508还可连接至存储器504,该存储器504配置为存储数据和/或指令以便于无线设备的操作,和/或为用户提供信息存储。
在图13的示例中,功率管理部件506可被实现为PMIC,该PMIC包括具有本文所述的一个或多个特征的开关调整器400。在一些实施例中,开关调整器400’还可被实现为PMIC外部的独立设备。
多个其它无线设备配置可利用本文所述的一个或多个特征。例如,无线设备无需为多频带设备。在另一示例中,无线设备可包括例如分集式天线的额外天线和例如Wi-Fi、蓝牙及GPS的额外连接性特征。
本公开描述了各种特征,没有单独一个独立地具备本文所述的有益效果。应当理解本文所述的各种特征可被组合、修改或省略,这对于普通技术人员来说是显而易见的。与本文具体描述的组合和子组合不同的其它组合和子组合对于普通技术人员来说是显而易见的,并且意在形成本公开的一部分。本文描述的各种方法与各种流程图步骤和/或阶段相关。应当理解,在多种情况下,某些步骤和/或阶段可以组合到一起使得流程图中所示的多个步骤和/或阶段可以被执行为单一的步骤和/或阶段。此外,某些步骤和/或阶段可被分割为将分开执行的额外的子组成部分。在一些实例中,步骤和/或阶段的顺序可以重置并且某些步骤和/阶段可以完全省略。此外,本文所述的方法可以理解为是开放式的,使得本文所示和所述的步骤和/或阶段之外的其它步骤和/或阶段也可以被执行。
可以使用例如,计算机软件、硬件、固件或计算机软件、硬件和固件的任意组合来有益地实现本文描述的系统和方法的一些方面。计算机软件可包括存储在计算机可读介质(例如,非暂时性计算机可读介质)中的计算机可执行代码,其在被执行时执行本文所述的功能。在一些实施例中,计算机可执行代码由一个或多个通用计算机处理器执行。根据本公开,技术人员会认识到,可以使用在通用计算机上执行的软件实现任意特征或功能还可以使用硬件、软件或固件的不同组合来实现。例如,这种模块可以使用集成电路的组合完全实现在硬件中。可替代地或另外地,这种结构或功能可以使用设计为执行本文所述的特定功能的专用计算机,而非通用计算机来完全地或部分地实现。
多个分布式计算设备可替代本文所述的任意一个计算设备。在这种分布式实施例中,一个计算设备的功能是分布式的(例如,经由网络),使得在每个分布式计算设备上执行一些功能。
一些实施例可参照方程式、算法和/或流程图示来描述。这些方法可以使用在一个或多个计算机上执行的计算机程序指令来实现。这些方法还可以分开地实现为计算机程序产品,或实现为装置或系统的部件。在这点上,每个方程式、算法、方块、或流程图的步骤及其组合可由包括实施在计算机可读程序代码逻辑中的一个或多个计算机程序指令的硬件、固件和/或软件来实现。如将理解的,任意这种计算机程序指令可被载入到一个或多个计算机上,包括但不限于通用计算机或专用计算机,或其它可编程处理装置来生产机器,使得在一个或多个计算机或一个或多个其它可编程处理设备上执行的计算机程序指令实现方程式、算法和/或流程图中指定的功能。还应理解流程图示中的每个方程式、算法和/或方块及其组合可由基于硬件的专用计算机系统实现,该计算机系统执行专用硬件和计算机可读程序代码逻辑装置的指定功能或步骤或组合。
此外,例如实施在计算机可读程序代码逻辑中的计算机程序指令还可以存储在计算机可读存储器中(例如,非暂时性计算机可读介质),其可引导一个或多个计算机或其它可编程处理设备以特定的方式实现功能,使得存储在计算机可读存储器中的指令实现在一个或多个流程图的一个或多个方块中指定的一个或多个功能。计算机程序指令还可被载入到一个或多个计算机或其它可编程计算设备上以使一系列操作步骤被执行在一个或多个计算机或其它可编程计算设备上来产生计算机实现的处理,使得在计算机或其它可编程处理装置上执行的指令提供用于实现在一个或多个流程图的一个或多个方程式、一个或多个算法和/或一个或多个方块中指定的功能。
本文描述的方法和任务中的一些或全部可由计算机系统执行并完全自动操作。在一些情况下,计算机系统可包括多个不同的计算机或计算设备(例如,物理服务器、工作站、存储阵列等),其在网络上通信和交互操作来执行描述的功能。每个这种计算设备典型地包括处理器(或多个处理器),其执行存储在存储器中或其它非暂时性计算机可读存储介质或设备中的程序指令或模块。本文所述的各种功能可实施在这种程序指令中,尽管公开的功能中的一些或全部可替代地实现在计算机系统的专用电路中(例如,ASIC或FPGA)。计算机系统包括多个计算设备,这些设备可以但不必布置在一起。所公开的方法和任务的结果可通过将如固态存储器芯片和/或磁盘的物理存储设备转换为不同的状态而永久地存储。
除非上下文清楚地另外要求,否则贯穿说明书和权利要求,词语“包括”和“包含”等应以包含性的含义来解释,而非排他性或穷举性的含义;也就是说,以“包括但不限于”的含义来解释。如这里通常使用的,词语“耦接”指代可以直接连接或通过一个或多个中间元件连接的两个或多个元件。此外,当在本申请中使用时,词语“这里”、“在上面”、“在下面”和类似意思的词语应指代本申请整体,而非本申请的任何特定部分。当上下文允许时,上面的具体实现方式中的、使用单数或复数的词语也可以分别包括复数或单数。在提到两个或多个项的列表时的词语“或”,该词语覆盖对该词语的全部下列解释:列表中的任何项,列表中的全部项以及列表中的项的任何组合。词语“示例”在本文中排他地使用以表示“作为列子、实例或图示”。本文描述的作为“示例”的任意实现方式不必构造为比其它实现方式更加优选或有益。
本公开并不意在限于本文所示的实现方式。本公开描述的实现方式的各种修改对于本领域技术人员来说是显而易见的,并且本文限定的一般原理可应用至其它实现方式,而不脱离本公开的精神或范围。本文提供的发明的教导可应用至其它方法及系统,并且不限于上述的方法和系统,而且上述各种实施例的元件和作用可被组合以提供进一步的实施例。因此,本文所述的新颖方法和系统可以各种其它的形式实施;此外,在本文所述方法和系统形式上可以进行各种省略、替代和改变,而不脱离本公开的精神。附加的权利要求及其等效物意在覆盖这些落入本公开范围和精神中的形式或变形。

Claims (23)

1.一种用于产生低占空比输出电压的方法,该方法包括:
基本上使用时钟信号的第一边沿将斜坡信号设置为第一电平;
从第一电平向第二电平倾斜斜坡信号,使得斜坡信号的电压电平与补偿电平相交,该倾斜开始于时钟信号的第二边沿之前的一个时间点;
基本上使用时钟信号的第二边沿开始输出脉冲;并且
基本上使用脉宽调制(PWM)信号的边沿结束输出脉冲,该脉宽调制信号由在倾斜期间与补偿电平相交的斜坡信号所导致。
2.如权利要求1所述的方法,其中时钟信号的第一边沿和第二边沿分别为上升沿和下降沿。
3.如权利要求2所述的方法,其中斜坡信号的第一电平包含低于补偿电平的低电压电平。
4.如权利要求3所述的方法,其中斜坡信号的第二电平包含高于补偿电平的高电压电平。
5.如权利要求4所述的方法,其中斜坡信号的倾斜包含斜坡信号的电压电平中的单调增加。
6.如权利要求5所述的方法,其中单调增加的电压电平包含电平移位曲线。
7.如权利要求4所述的方法,其中结束输出脉冲的PWM信号的边沿是PWM信号的下降沿。
8.如权利要求7所述的方法,其中PWM信号包含其下降沿之前的上升沿,当使用时钟信号的上升沿将斜坡信号设置为低电压电平时,该PWM信号的上升沿由斜坡信号电压电平与补偿电平的交点所导致。
9.如权利要求8所述的方法,其中当将斜坡信号设置为低电压电平时,PWM信号的上升沿从斜坡信号电压电平与补偿电平的交点延迟。
10.如权利要求8所述的方法,其中PWM信号的下降沿从在倾斜期间斜坡信号电压电平与补偿电平的交点延迟。
11.如权利要求10所述的方法,其中选择倾斜的开始时间使得输出脉冲的宽度小于在倾斜期间PWM信号的下降沿与交点之间的延迟。
12.如权利要求11所述的方法,其中选择输出脉冲的宽度来得到小于与输出脉冲相关的占空比输出电压的低占空比输出电压,该输出脉冲具有基本上与在倾斜期间PWM信号下降沿和交点之间的延迟相同的宽度。
13.如权利要求1所述的方法,其中输出脉冲通过接通和断开输入电压来产生。
14.如权利要求13所述的方法,其中输入电压的接通和断开分别对应于输出脉冲的开始和结束。
15.如权利要求13所述的方法,还包括在反馈回路中提供输出脉冲,来调整补偿电平。
16.如权利要求15所述的方法,其中反馈回路包含分压器,其配置为得到对应于输出脉冲的降低的反馈电压。
17.如权利要求16所述的方法,其中反馈回路还包含误差放大器,其配置为放大反馈电压与参考电压之间的差并得到用作输出的补偿电平。
18.如权利要求17所述的方法,其中误差放大器包含补偿反馈电路,其配置为允许调节补偿电平。
19.一种开关调整器,包括:
基底;
实现在基底上的斜坡电路,斜坡电路配置为产生具有一电压的斜坡信号,该电压在基于时钟信号的第一边沿将斜坡信号设置为第一电平时在第一交点与补偿电平相交,并且在斜坡信号从第一电平倾斜时在第二交点与补偿电平相交;
实现在基底上的脉宽调制(PWM)电路,PWM电路配置为产生PWM脉冲,使得PWM脉冲基于第一交点开始并基于第二交点结束;
实现在基底上的输出电路,输出电路配置为产生输出脉冲,使得输出脉冲基于时钟信号的第二边沿开始并基于PWM脉冲的结束而结束;以及
实现在基底上的控制部件,控制部件配置为在时钟的第二边沿之前启动斜坡信号的倾斜。
20.一种功率管理集成电路(PMIC)模块,包括:
配置为容纳多个部件的封装基底;和
实现在封装基底上的开关调整器,开关调整器包含斜坡电路,其配置为产生具有一电压的斜坡信号,该电压在基于时钟信号的第一边沿将斜坡信号设置为第一电平时在第一交点与补偿电平相交,并且在斜坡信号从第一电平倾斜时在第二交点与补偿电平相交,开关调整器还包含脉宽调制(PWM)电路,其配置为产生PWM脉冲,使得PWM脉冲基于第一交点开始并基于第二交点结束,开关调整器还包含输出电路,其配置为产生输出脉冲,使得输出脉冲基于时钟信号的第二边沿开始并基于PWM脉冲的结束而结束,开关调整器配置为在时钟的第二边沿之前启动斜坡信号的倾斜。
21.一种用于操作脉宽调制(PWM)电路的方法,该方法包括:
确定是否需要低占空比输出电压;并且
当确定需要低占空比输出电压时,配置PWM电路至第一模式,第一模式包含基本上使用时钟信号的第一边沿将斜坡信号设置为第一电平,第一模式还包含从第一电平向第二电平倾斜斜坡信号,使得斜坡信号的电压电平与补偿电平相交,该倾斜开始于时钟信号的第二边沿之前的一个时间点,第一模式还包含基本上使用时钟信号的第二边沿开始输出脉冲,第一模式还包含基本上使用脉宽调制(PWM)信号的边沿结束输出脉冲,该脉宽调制信号由在倾斜期间与补偿电平相交的斜坡信号所导致。
22.一种用于产生低占空比输出电压的系统,该系统包括:
斜坡电路,其配置为产生具有一电压的斜坡信号,该电压在基于时钟信号的第一边沿将斜坡信号设置为第一电平时在第一交点与补偿电平相交,并且在斜坡信号从第一电平倾斜时在第二交点与补偿电平相交;
脉宽调制(PWM)电路,其配置为产生PWM脉冲,使得PWM脉冲基于第一交点开始并基于第二交点结束;
输出电路,其配置为产生输出脉冲,使得输出脉冲基于时钟信号的第二边沿开始并基于PWM脉冲的结束而结束;以及
控制部件,其配置为在时钟的第二边沿之前启动斜坡信号的倾斜。
23.一种无线设备,包括:
配置为处理RF信号的收发器;
与收发器通信的天线,该天线配置为便于相应RF信号的发送和接收;以及
开关调整器,其配置为调整便于RF信号的发送和接收的电压信号,开关调整器包含斜坡电路,其配置为产生具有一电压的斜坡信号,该电压在基于时钟信号的第一边沿将斜坡信号设置为第一电平时在第一交点与补偿电平相交,并且在斜坡信号从第一电平倾斜时在第二交点与补偿电平相交,开关调整器还包含脉宽调制(PWM)电路,其配置为产生PWM脉冲,使得PWM脉冲基于第一交点开始并基于第二交点结束,开关调整器还包含输出电路,其配置为产生输出脉冲,使得输出脉冲基于时钟信号的第二边沿开始并基于PWM脉冲的结束而结束,开关调整器配置为在时钟的第二边沿之前启动斜坡信号的倾斜。
CN201510409731.6A 2014-04-16 2015-04-16 用于在开关调整器中实现小占空比的电路、设备及方法 Active CN105071656B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US201461980115P 2014-04-16 2014-04-16
US61/980,115 2014-04-16

Publications (2)

Publication Number Publication Date
CN105071656A true CN105071656A (zh) 2015-11-18
CN105071656B CN105071656B (zh) 2019-05-03

Family

ID=54428142

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510409731.6A Active CN105071656B (zh) 2014-04-16 2015-04-16 用于在开关调整器中实现小占空比的电路、设备及方法

Country Status (5)

Country Link
US (1) US9923460B2 (zh)
KR (1) KR20150119820A (zh)
CN (1) CN105071656B (zh)
HK (1) HK1211750A1 (zh)
TW (1) TWI681610B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9735680B2 (en) * 2015-07-23 2017-08-15 Mediatek Inc. Constant on-time pulse width control-based scheme including capabilities of fast transient response and adaptively adjusting on-time pulse width
US9954440B2 (en) * 2016-05-13 2018-04-24 Mediatek Inc. Controller for DC/DC power converters
CN113875151A (zh) * 2020-04-30 2021-12-31 华为技术有限公司 无线通信装置、系统及信号处理方法
CN113147434B (zh) * 2021-04-26 2022-02-01 深圳市优优绿能电气有限公司 一种自动识别充电模块地址的电路

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100033261A1 (en) * 2008-08-06 2010-02-11 International Rectifier Corporation Minimum pulse width for pulse width modulation control
CN101795068A (zh) * 2009-05-26 2010-08-04 杭州矽力杰半导体技术有限公司 开关型调节器及其控制方法
CN101911457A (zh) * 2007-11-07 2010-12-08 德克萨斯仪器股份有限公司 具有与占空比无关的电流限制的电源调节器系统及其调节方法
CN102684489A (zh) * 2011-03-11 2012-09-19 英特赛尔美国股份有限公司 用于防止低占空比操作中控制器引发的脉冲跳过的系统和方法
CN103490616A (zh) * 2013-07-05 2014-01-01 西安启芯微电子有限公司 电流模dc-dc转换器
CN103560668A (zh) * 2013-11-12 2014-02-05 东南大学 单电感双输出变换器中实现次级开关100%占空比输出的方法

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7345464B2 (en) * 2004-09-16 2008-03-18 Semiconductor Components Industries, L.L.C. PWM power supply controller having multiple PWM signal assertions and method therefor
JP4619822B2 (ja) * 2005-03-03 2011-01-26 株式会社リコー スイッチングレギュレータ及びその電圧制御方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101911457A (zh) * 2007-11-07 2010-12-08 德克萨斯仪器股份有限公司 具有与占空比无关的电流限制的电源调节器系统及其调节方法
US20100033261A1 (en) * 2008-08-06 2010-02-11 International Rectifier Corporation Minimum pulse width for pulse width modulation control
CN101795068A (zh) * 2009-05-26 2010-08-04 杭州矽力杰半导体技术有限公司 开关型调节器及其控制方法
CN102684489A (zh) * 2011-03-11 2012-09-19 英特赛尔美国股份有限公司 用于防止低占空比操作中控制器引发的脉冲跳过的系统和方法
CN103490616A (zh) * 2013-07-05 2014-01-01 西安启芯微电子有限公司 电流模dc-dc转换器
CN103560668A (zh) * 2013-11-12 2014-02-05 东南大学 单电感双输出变换器中实现次级开关100%占空比输出的方法

Also Published As

Publication number Publication date
CN105071656B (zh) 2019-05-03
KR20150119820A (ko) 2015-10-26
HK1211750A1 (zh) 2016-05-27
US20160013778A1 (en) 2016-01-14
TWI681610B (zh) 2020-01-01
US9923460B2 (en) 2018-03-20
TW201545446A (zh) 2015-12-01

Similar Documents

Publication Publication Date Title
US9893622B2 (en) Multi-level step-up converter topologies, control and soft start systems and methods
EP2979354B1 (en) A voltage modulator
US9606559B2 (en) Multi-phase switching converter with phase shedding
US9389625B2 (en) DC-DC converter controller apparatus with dual-counter digital integrator
US8773088B2 (en) Single inductor multiple output power converter
US10044397B2 (en) Circuits, devices and methods for achieving fast changes in voltage regulator outputs
KR101713359B1 (ko) Dc-dc 컨버터들과 관련된 향상
US9985528B2 (en) Power converter with hysteretic buck-boost architecture and method therefor
CN105071656A (zh) 用于在开关调整器中实现小占空比的电路、设备及方法
US9837906B1 (en) Multiphase DCDC converter with asymmetric GM
EP3563479B1 (en) Multiphase converter with phase interleaving
US9225248B2 (en) Using a digital delay locked loop synchronous direct current to reduce the electromagnetic interference-wave control method of a DC buck converter and the switching signal
CN112042094B (zh) 自动相移和动态导通时间控制电流平衡多相恒定导通时间降压变换器
KR20140020295A (ko) 다중모드 동작 dc―dc 변환기
JP2014171351A (ja) 電源回路
CN100505492C (zh) 并联设置的电源
US20150303802A1 (en) Drive Scheme for Weakly Coupled Coils
EP3565115A1 (en) Symbol power tracking amplification system and a wireless communication device including the same
US11811317B2 (en) Controller for a power supply and a power supply
US20170271981A1 (en) Voltage control in a converter supplying power to a load
CN108429440B (zh) 一种小纹波跳周期控制方法及控制电路
US10594217B2 (en) Asymmetric two-stage DC-DC switching converter
EP3017534A1 (en) Dc-dc converter with configurable compensator

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
REG Reference to a national code

Ref country code: HK

Ref legal event code: DE

Ref document number: 1211750

Country of ref document: HK

SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant