CN105070311A - 一种多信号跨板级时钟域的处理方法 - Google Patents

一种多信号跨板级时钟域的处理方法 Download PDF

Info

Publication number
CN105070311A
CN105070311A CN201510443179.2A CN201510443179A CN105070311A CN 105070311 A CN105070311 A CN 105070311A CN 201510443179 A CN201510443179 A CN 201510443179A CN 105070311 A CN105070311 A CN 105070311A
Authority
CN
China
Prior art keywords
clock
data
clktx
domain
level
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201510443179.2A
Other languages
English (en)
Inventor
邴志光
孙义军
方小伟
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Anhui Aviation Optoelectronic Research Institute Co ltd
Anhui Huamin Avionics System Co ltd
Original Assignee
Anhui East China Institute of Optoelectronic Technology
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Anhui East China Institute of Optoelectronic Technology filed Critical Anhui East China Institute of Optoelectronic Technology
Priority to CN201510443179.2A priority Critical patent/CN105070311A/zh
Publication of CN105070311A publication Critical patent/CN105070311A/zh
Pending legal-status Critical Current

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

本发明公开了一种多信号跨板级时钟域的处理方法,其特征在于:所述的处理方法包括为发射域TX与接收域RX之间设有存储器,发射域TX在clktx时钟下把数据写入存储器,接收域RX在clkrx时钟下从存储器中读出数据;接收域RX连接毛刺处理模块,毛刺处理模块检测时钟高电平,只有高电平达到一定的长度,认为是有效时钟,输出一定宽度的高电平信号,否则认为是毛刺,电平拉低。由于采用上述的方法,本发明完成异步信号的同步化的同时消除跨时钟域时毛刺产生的影响,无需增加过多的生产成本,简单方便。

Description

一种多信号跨板级时钟域的处理方法
技术领域
本发明涉及跨板级时钟域的技术改进,特别涉及一种多信号跨板级时钟域的处理方法。
背景技术
在现代电子设计中,只有最初级的逻辑电路采用单一的时钟,而大多数与数据传输相关的设计都面临一个挑战,即跨越多个时钟域的数据传输。信号从一个时钟域传输到另一个时钟域,对于新的时钟域来说该信号为异步信号,要把异步信号同步到新时钟域后才能对同步后的信号做后续处理。在测试电路中,时钟发射域与时钟接收域通常采用排线连接。这种跨时钟域称为跨板级时钟域。
信号在传输过程中需要延迟,而延迟的大小与连线的长短,器件工艺,工作电压,温度等有关。当多路信号发生变化的瞬间,并不是同时发生的,往往会出现一些不正确的尖峰信号,这些尖峰信号就是毛刺。而采用排线连接无疑会增加毛刺出现的概率。在FPGA设计中,时钟端口对毛刺信号十分敏感,任何一点毛刺都导致系统出错。因此,在对信号进行同步之前,要对毛刺进行处理。
通常消除毛刺的影响会利用D触发器的D输入端对毛刺不敏感的特性,只有毛刺出现在时钟的上升沿,并且满足数据的建立和保持时间,毛刺才会对后续系统造成危害。利用这个特性,应该在系统中尽量采用同步系统,因为同步系统中,信号的变化都发生在时钟沿,只要毛刺不出现在时钟沿,并且满足数据的建立和保持时间,就不会对系统造成危害。但这种方式有局限性,只能寄希望与毛刺不出现在时钟沿,或不满足数据的建立和保证时间。虽然这种限制会消除大部分的毛刺影响,但不排除会出现满足条件的毛刺,从而对系统造成影响。
针对上述问题,提供一种新型的处理方法,在完成异步信号的同步化的同时消除跨时钟域时毛刺产生的影响。
发明内容
本发明所要解决的技术问题是,提供一种多信号跨板级时钟域的处理方法,在完成异步信号的同步化的同时消除跨时钟域时毛刺产生的影响。
为达到上述目的,本发明的技术方案是,一种多信号跨板级时钟域的处理方法,其特征在于:所述的处理方法包括为发射域TX与接收域RX之间设有存储器,发射域TX在clktx时钟下把数据写入存储器,接收域RX在clkrx时钟下从存储器中读出数据;接收域RX连接毛刺处理模块,毛刺处理模块检测时钟高电平,只有高电平达到一定的长度,认为是有效时钟,输出一定宽度的高电平信号,否则认为是毛刺,电平拉低。
所述的接收域RX从存储器中接收到ClkTX和Data[n:0]后,首先对clktx_r进行去毛刺处理,处理后的时钟为clktx_p,利用clktx_p把数据din送入双口RAM,再用本地产生的时钟clkrx读出,得到发射域TX的数据Data[n:0]同步到RX接收域后的数据。
一种多信号跨板级时钟域的处理方法,由于采用上述的方法,本发明完成异步信号的同步化的同时消除跨时钟域时毛刺产生的影响,无需增加过多的生产成本,简单方便。
附图说明
下面结合附图和具体实施方式对本发明作进一步详细的说明;
图1为本发明一种多信号跨板级时钟域的处理方法中两个FPGA板级跨时钟域示意图;
图2为本发明一种多信号跨板级时钟域的处理方法中未经过同步处理的时钟信号;
图3为本发明一种多信号跨板级时钟域的处理方法中经过同步处理的时钟信号;
图4为本发明一种多信号跨板级时钟域的处理方法中存储器的连接示意图;
图5为本发明一种多信号跨板级时钟域的处理方法中未经过去毛刺处理的时钟信号;
图6为本发明一种多信号跨板级时钟域的处理方法中经过去毛刺处理的时钟信号;
图7为本发明一种多信号跨板级时钟域的处理方法中毛刺处理模块的连接示意图。
具体实施方式
本发明针对通用的消除毛刺影响的方法的缺点与不足,提供一种比传统方法适用范围更广,限制更加严格的消除毛刺影响的方法。本发明适用于在不超过100MHZ的FPGA设计中消除毛刺的影响。
图1中TX为发射域,时钟基准为ClkTX,RX为接收域,时钟基准为ClkRX。发射域中的ClkTX与Data[n:0]通过排线发送给接收域。接收域对数据进行处理之前要保证接收到的数据是正确数据。在FPGA中通常在时钟的上升沿或下降沿发送接收数据。假设发送域时钟为clktx,接收域时钟为clkrx。Clktx与clkrx不可能是完全相同的时钟,在接收端接收数据时,数据在clkrx的上升沿或下降沿写入,但该数据发送时是在clktx的上升沿或下降沿发送的,如果不做任何处理则在接收端clkrx采样得到的数据与发送端发送的数据是不完全相同的,如图2所示,在TX端,发送数据din:D0,D1,D2,D3,D4,在RX端只接收到数据dout:D0,D1,D3,D4,dout与din不一致。所以在接收端接收数据时要做处理,这个处理叫做异步信号的同步化。就是把本来同步在时钟clktx下的数据din同步到时钟clkrx下变成dout,如图3所示。这个过程可借助存储器来实现,在clktx时钟下把数据写入存储器,在clkrx时钟下从存储器中读出数据。如图4所示,din在时钟clktx_p下写入存储器,dout在时钟clkrx下从存储器中读出。
如果时钟在排线传输过程中产生毛刺,如果该时钟不做处理直接作为存储器的输入时钟clktx,如图5所示,则相当于D1数据写入存储器2次。
处理毛刺的方法,检测时钟高电平,只有高电平达到一定的长度,认为是有效时钟,输出一定宽度的高电平信号,否则认为是毛刺,电平拉低。如图6所示。
在接收域接收到ClkTX和Data[n:0]后,首先对clktx_r进行去毛刺处理,处理后的时钟为clktx_p,利用clktx_p把数据din送入双口RAM,再用本地产生的时钟clkrx读出,读出的数据dout就是TX发射域的数据Data[n:0]同步到RX接收域后的数据,其具体实现框图如图7所示。
设clk_tx_r频率为5MHz,占空比为50%,则在RX端利用高倍频率时钟clkRx_h(50MHz)对clk_tx_r高电平进行采样计数,低电平计数清零。只有计数等于4时,输出一个时钟的高电平信号,其它情况输出低电平信号。输出的电平信号作为新的时钟(clktx_p)。毛刺滤除,有效时钟保留下来。双口ram可以直接利用FPGA内部的IP核生成。
上面结合附图对本发明进行了示例性描述,显然本发明具体实现并不受上述方式的限制,只要采用了本发明技术方案进行的各种改进,或未经改进直接应用于其它场合的,均在本发明的保护范围之内。

Claims (2)

1.一种多信号跨板级时钟域的处理方法,其特征在于:所述的处理方法包括为发射域TX与接收域RX之间设有存储器,发射域TX在clktx时钟下把数据写入存储器,接收域RX在clkrx时钟下从存储器中读出数据;接收域RX连接毛刺处理模块,毛刺处理模块检测时钟高电平,只有高电平达到一定的长度,认为是有效时钟,输出一定宽度的高电平信号,否则认为是毛刺,电平拉低。
2.根据权利要求1所述的一种多信号跨板级时钟域的处理方法,其特征在于:所述的接收域RX从存储器中接收到ClkTX和Data[n:0]后,首先对clktx_r进行去毛刺处理,处理后的时钟为clktx_p,利用clktx_p把数据din送入双口RAM,再用本地产生的时钟clkrx读出,得到发射域TX的数据Data[n:0]同步到RX接收域后的数据。
CN201510443179.2A 2015-07-23 2015-07-23 一种多信号跨板级时钟域的处理方法 Pending CN105070311A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510443179.2A CN105070311A (zh) 2015-07-23 2015-07-23 一种多信号跨板级时钟域的处理方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510443179.2A CN105070311A (zh) 2015-07-23 2015-07-23 一种多信号跨板级时钟域的处理方法

Publications (1)

Publication Number Publication Date
CN105070311A true CN105070311A (zh) 2015-11-18

Family

ID=54499664

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510443179.2A Pending CN105070311A (zh) 2015-07-23 2015-07-23 一种多信号跨板级时钟域的处理方法

Country Status (1)

Country Link
CN (1) CN105070311A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112073152A (zh) * 2020-09-15 2020-12-11 四川九洲空管科技有限责任公司 一种提高chsi接收数据可靠性的fpga抗干扰处理方法

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1684405A (zh) * 2004-04-06 2005-10-19 沃福森微电子股份有限公司 时钟同步器以及时钟与数据恢复装置和方法
CN1964189A (zh) * 2006-12-01 2007-05-16 北京中星微电子有限公司 消除信号毛刺的装置和方法
CN101299601A (zh) * 2007-04-30 2008-11-05 天利半导体(深圳)有限公司 一种时钟切换电路
CN102257569A (zh) * 2009-01-12 2011-11-23 拉姆伯斯公司 时钟转发的低功率信号传输系统
CN102487273A (zh) * 2010-12-01 2012-06-06 航天科工惯性技术有限公司 一种反熔丝型fpga系统复位电路
CN102571050A (zh) * 2010-12-31 2012-07-11 中国航空工业集团公司第六三一研究所 一种用于多时钟域的复位电路

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1684405A (zh) * 2004-04-06 2005-10-19 沃福森微电子股份有限公司 时钟同步器以及时钟与数据恢复装置和方法
CN1964189A (zh) * 2006-12-01 2007-05-16 北京中星微电子有限公司 消除信号毛刺的装置和方法
CN101299601A (zh) * 2007-04-30 2008-11-05 天利半导体(深圳)有限公司 一种时钟切换电路
CN102257569A (zh) * 2009-01-12 2011-11-23 拉姆伯斯公司 时钟转发的低功率信号传输系统
CN102487273A (zh) * 2010-12-01 2012-06-06 航天科工惯性技术有限公司 一种反熔丝型fpga系统复位电路
CN102571050A (zh) * 2010-12-31 2012-07-11 中国航空工业集团公司第六三一研究所 一种用于多时钟域的复位电路

Non-Patent Citations (3)

* Cited by examiner, † Cited by third party
Title
张玉贵: "烟气轮机叶片振动的非接触式在线监测关键技术研究", 《中国博士学位论文全文数据库工程科技Ⅱ辑》 *
熊红兵 等: "基于FPGA的异步FIFO设计与实现", 《微计算机信息》 *
赵全利 等: "《EDA技术及应用教程》", 30 October 2009, 机械工业出版社 *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112073152A (zh) * 2020-09-15 2020-12-11 四川九洲空管科技有限责任公司 一种提高chsi接收数据可靠性的fpga抗干扰处理方法
CN112073152B (zh) * 2020-09-15 2022-06-24 四川九洲空管科技有限责任公司 一种提高chsi接收数据可靠性的fpga抗干扰处理方法

Similar Documents

Publication Publication Date Title
US20150074306A1 (en) Single Wire Communications Interface and Protocol
US9001950B2 (en) Information processing apparatus, serial communication system, method of initialization of communication therefor, and serial communication apparatus
US10922263B2 (en) Serial communication device
CN104639410A (zh) 一种现场总线光纤通信接口的设计方法
CN105786741B (zh) 一种soc高速低功耗总线及转换方法
CN102163184A (zh) 一种基于专用多芯片串行互连接口的主从传输系统及方法
CN103346771A (zh) 兼容两种协议的多通道切换控制电路及控制方法
CN110175145B (zh) Mdio接口通信方法和电路
CN207937846U (zh) 一种多通道振动态参数采集控制时序装置
CN105070311A (zh) 一种多信号跨板级时钟域的处理方法
CN108268416B (zh) 一种异步接口转同步接口控制电路
CN110995244A (zh) 一种双向传输接口的自动方向检测电路
CN212379519U (zh) 一种高速同步触发总线电路
CN111856246B (zh) 一种高速同步触发总线电路及同步触发方法
CN214042313U (zh) Rs-485协议转uart串口协议的转换装置
CN112350916A (zh) 基于fpga的pcie低频光纤桥接系统及方法
CN103136147A (zh) 信号采集系统及方法
CN107741920B (zh) 一种精简的选针器数据传输方法
CN213091822U (zh) 可提高自动测试机资源利用率的测试通讯电路
CN202372977U (zh) 基于fpga实现的usb主设备端接口结构
CN116860672B (zh) 一种数字处理SMBus通讯系统及方法
US12008938B2 (en) Display device with clock control chip and data driving chip for adjusting a phase of clock signal output
CN218734267U (zh) 一种高速脉冲计数模块
CN203827338U (zh) 一种具有多发多收功能的arinc429总线接口板卡
CN103106162B (zh) 逻辑器件及其mdio接口通信方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
TA01 Transfer of patent application right

Effective date of registration: 20180807

Address after: 241000 Wuhu Anhui new Wuqu Economic Development Zone (Wuhu Aviation Industrial Park), Wuhu, Anhui

Applicant after: ANHUI HUAMIN AVIONICS SYSTEM Co.,Ltd.

Address before: 241000 2 high tech Industrial Development Zones in Wuhu, Anhui

Applicant before: Anhui aviation optoelectronic Research Institute Co.,Ltd.

Effective date of registration: 20180807

Address after: 241000 2 high tech Industrial Development Zones in Wuhu, Anhui

Applicant after: Anhui aviation optoelectronic Research Institute Co.,Ltd.

Address before: 241000 Huaxia science and Technology Park, Chengnan high tech Development Zone, Yijiang District, Wuhu, Anhui, China

Applicant before: Anhui Huadong Polytechnic Institute

TA01 Transfer of patent application right
RJ01 Rejection of invention patent application after publication

Application publication date: 20151118

RJ01 Rejection of invention patent application after publication