CN104965555B - 电压调节装置及电压生成系统 - Google Patents
电压调节装置及电压生成系统 Download PDFInfo
- Publication number
- CN104965555B CN104965555B CN201510350952.0A CN201510350952A CN104965555B CN 104965555 B CN104965555 B CN 104965555B CN 201510350952 A CN201510350952 A CN 201510350952A CN 104965555 B CN104965555 B CN 104965555B
- Authority
- CN
- China
- Prior art keywords
- voltage
- preset number
- type transistor
- current
- module
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Landscapes
- Control Of Electrical Variables (AREA)
Abstract
本发明实施例提供了一种电压调节装置、及一种电压调节系统,其中的装置包括:单位电流提供模块、第一电流提供模块、第二电流提供模块、第一电流产生模块、第二电流产生模块和开关;第一电流提供模块和第二电流提供模块,用于分别向第一N管电流镜和第二N管电流镜的漏极提供第一电流和第二电流;开关用于根据使能信号调节自身的开关状态;与开关相连的第二N管电流镜的第三预置数目小于第二预置数目,不与开关相连的第二N管电流镜通过源极接地;第二预置数目大于第一预置数目,并且,第二预置数目与第三预置数目的差值小于第一预置数目。本发明实施例能够有效地控制输出电压产生的纹波的大小,以减少纹波对电子产品产生的影响。
Description
技术领域
本发明实施例涉及电子电路领域,特别是涉及一种电压调节装置、及一种电压生成系统。
背景技术
电源能够为电子产品提供不可或缺的能源,但是它除了提供能量外,也给电子产品的正常工作带来了纹波、噪声等影响。
通常在电子产品中用的电源输出的直流电压是一个稳定值,由交流电压经整流、滤波后得到,由于滤波不干净,直流电压中含有交流成分,从而导致了纹波的产生。
较大的纹波有可能使电子产品产生谐波、调制等,干扰正常的工作,例如喇叭或听筒发生嗡嗡的杂音,电视图像的背景上有细横条向上或向下滚动等等,干扰了电子产品的正常工作,导致电源使用的效率下降,干扰信号的正常传递,并且较强的纹波会产生浪涌电压或电流,有可能烧毁用电设备。因此,在电子产品的使用过程中,要尽量减小纹波过大带来的影响。
发明内容
本发明实施例公开了一种电压调节装置、及一种电压生成系统,能够有效地控制输出电压产生的纹波的大小。
为了解决上述问题,本发明提供了一种电压调节装置,包括:单位电流产生模块、第一电流提供模块、第二电流提供模块、第一电流产生模块、第二电流产生模块和开关;
其中,所述第一电流产生模块包括:第一预置数目的第一N管形成的第一电流镜,所述第二电流产生模块包括:第二预置数目的第二N管形成的第二电流镜,所述第一电流镜中第一N管的源极接地,所述第二电流镜中第二N管的漏极接调节电压输出端;
所述单位电流提供模块,用于为所述第一电流镜中第一N管和第二电流镜中第二N管的栅极提供单位电流;
所述第一电流提供模块和第二电流提供模块,分别接第一输入电压端,用于分别向所述第一电流镜中第一N管和第二电流镜中第二N管的漏极提供第一电流和第二电流;
所述开关连接在地与所述第二电流镜中第一N管的源极之间,用于根据使能信号调节自身的开关状态;
与所述开关相连的第二电流镜的第三预置数目小于所述第二预置数目,不与所述开关相连的第二电流镜中第二N管通过源极接地;所述第二预置数目大于所述第一预置数目。
优选的,所述使能信号为电压生成系统依据输出电压反馈的信号;其中,所述输出电压依据所述调节电压生成,所述输出电压跟随上所述调节电压。
优选的,所述单位电流提供模块包括:第七N管形成的第七电流镜;其中,所述第七电流镜中第七N管的漏极接第一偏置电路,源极接地,栅极接所述第一电流镜中第一N管和第二电流镜中第二N管的栅极。
优选的,所述第一电流提供模块包括:第三预置数目的P型晶体管,所述第二电流提供模块包括:第四预置数目的P型晶体管。
所述第一电流提供模块包括:第一P型晶体管、第三P型晶体管、第五P型晶体管,所述第二电流提供模块包括:第二P型晶体管、第四P型晶体管和第六P型晶体管;其中,所述第一P型晶体管的漏极接所述第一输入电压端,所述第一P型晶体管的源极接所述第三P型晶体管的漏极,所述第一P型晶体管的栅极接所述第二P型晶体管的栅极;所述第三P型晶体管的源极接所述第五P型晶体管的漏极,所述第三P型晶体管的栅极接所述第四P型晶体管的栅极;所述第五P型晶体管的源极接所述第一电流产生模块,所述第五P型晶体管的栅极接所述第六P型晶体管的栅极;所述第二P型晶体管的漏极接所述第一输入电压端,所述第二P型晶体管的源极接所述第四P型晶体管的漏极;所述第四P型晶体管的源极接所述第六P型晶体管的漏极,所述第六P型晶体管的源极接所述第二电流产生模块。
所述第一电流产生模块包括:第八N管形成的第八电流镜和第九N管形成的第九电流镜;其中,所述第八电流镜中第八N管的漏极接所述第五P型晶体管的源极,所述第八电流镜中第八N管的栅极接所述单位电流提供模块,所述第八电流镜中第八N管的源极接地;所述第九电流镜中第九N管漏极接所述第一电流提供模块,所述第九电流镜中第九N管的栅极接所述单位电流提供模块第七电流镜中第七N管的栅极,所述第九电流镜中第九N管的源极接地;
所述第二电流产生模块包括:第十N管形成的第十电流镜和第十一N管形成的第十一N管电流镜;其中所述第十电流镜中第十N管的漏极接所述第六P型晶体管的源极,所述第十电流镜中第十N管的栅极接所述单位电流提供模块,所述第十电流镜中第十N管的源极接地;所述第十一电流镜中第十一N管的漏极接所述第二电流提供模块源极,所述第十一电流镜中第十一N管的栅极接所述单位电流提供模块,所述第十一电流镜中第十一N管的源极通过所述开关接地。
另一方面,本发明还提供了一种电压生成系统,包括:
前述所述电压调节装置,用于依据使能信号产生调节电压;
输出电压产生器,用于利用射极跟随器产生所述调节电压对应的输出电压;
分压器,用于利用分压网络产生所述输出电压的分压;及
比较器,用于将所述输出电压的分压与参考电压进行比较,得到相应的比较结果,并将所述比较结果作为所述使能信号。
优选的,所述输出电压产生器包括:调节电压端、第二输入电压端、NMOS管、第一电容、第二电容、第二偏置电路和输出电压端;其中,所述NMOS管的栅极接所述调节电压端,所述NMOS管的漏极接所述第二输入电压端,所述NMOS管的源极通过所述第二偏置电路接地,所述NMOS管的源极通过所述第二电容接地;所述第二电压输入端通过所述第一电容接地。
优选的,所述分压器包括:分压网络、电压选择控制模块和分压输出端;其中,所述分压网络分别与所述输出电压端和所述电压选择控制模块连接,所述分压网络通过所述分压输出端与所述比较器连接,所述电压选择控制模块用于通过调整所述分压网络的连接关系,改变所述输出电压和所述输出电压的分压的比例关系。
优选的,所述分压网络包括:第三预置数目的开关和第四预置数目的电阻;其中,所述第四预置数目等于所述第三预置数目加1,所述电阻的阻值相等,所述第三预置数目的开关相互并联,在所述并联的开关之间分别接有一个所述电阻,所述第四预置数目的电阻相互串接,所述串接的第四预置数目的电阻的一端与电压输出端连接,另一端与所述电压选择控制模块连接。
与现有技术相比,本发明实施例包括以下优点:
本发明实施例中的调节电压等于第二电流产生模块两端的电压,这样,当开关处于断开状态时,第二电流产生模块并联的第二N管电流镜的数目小于所述第一预置数目,从而导致第二电流产生模块的负载变大,则产生的调节电压就比较大,因此可以起到调大调节电压的作用;当开关处于闭合状态时,第二电流产生模块并联的第二N管电流镜的数目大于所述第一预置数目,从而导致第二电流产生模块的负载变小,则产生的调节电压就比较小,因此可以起到调小调节电压的作用;
并且,本发明实施例中,VOUT的纹波与VREG的纹波属于跟随关系,可以依据所述单位电流来调节VREG的纹波以调节VOUT的纹波,例如,单位电流越大则VOUT的纹波越大,单位电流越小则VOUT的纹波越小等等,因此,本发明实施例的电压调节装置可以有效地控制电路所产生VREG的纹波和对应VOUT的纹波的大小。
附图说明
图1是本发明实施例一提供的一种电压调节装置的结构示意图;
图2是本发明实施例二提供的一种电压调节装置的结构示意图;
图3是本发明实施例三提供的一种电压生成系统的结构示意图;
图4是本发明实施例四提供的一种电压生成系统的结构示意图;及
图5是本发明实施例五提供的一种分压网络的结构示意图。
具体实施方式
为使本发明的上述目的、特征和优点能够更加明显易懂,下面结合附图和具体实施方式对本发明作进一步详细的说明。
为了解决电源在为电子产品提供能量的过程中,产生较大的纹波而对电子产品产生影响的问题,本发明提供了一种电压调节装置,可以有效地控制输出电压的纹波的大小,以减小较大纹波对电子产品产生的影响。
实施例一
参照图1,示出了本发明实施例一提供的一种电压调节装置的结构示意图,具体可以包括:单位电流提供模块101、第一电流提供模块102、第二电流提供模块103、第一电流产生模块104、第二电流产生模块105和开关106;
其中,所述第一电流产生模块104具体可以包括:第一预置数目的第一N管形成的第一电流镜141,所述第二电流产生模块105具体可以包括:第二预置数目的第二N管形成的第二电流镜151,并且所述第一电流镜中第一N管141的源极与地相连接,所述第二电流镜中第二N管151的漏极接调节电压输出端;
所述单位电流提供模块101可以为所述第一电流镜中第一N管141和所述第二电流镜中第二N管151的栅极提供单位电流;
所述第一电流提供模块102和所述第二电流提供模块103分别接第一输入电压端,可以分别向所述第一电流镜中第一N管141和所述第二电流镜中第二N管151的漏极提供第一电流和第二电流;其中,第一电流可以与所述单位电流严格对应,例如,可以为单位电流的倍数;第二电流可以为与所述第一输入电压端可用于向该电路中提供合适的电源。
所述开关106连接在地与所述第二电流镜中第二N管151的源极之间,可以根据使能信号调节自身的开关状态;本发明实施例中的使能信号是电压生成系统依据输出电压反馈的信号,而输出电压是依据调节电压生成的,且输出电压是跟随着调节电压的变化而正向改变的,因此,使能信号的状态可以随着输出电压大小的变化而正向改变。在实际应用中,使能信号可以具有0和1两种数字状态,其中,0可用于将开关106置为断开状态,1可用于将开关106置为闭合状态。
在具体实现中,与所述开关106相连的第二电流镜中第二N管151的第三预置数目可以小于所述第二预置数目,不与所述开关106相连的第二电流镜中第二N管151可以通过源极接地;如第二电流镜的第二预置数目为4,与开关连接的第三预置数目为2,另外2个第二电流镜与开关和与开关连接的2个第二电流镜并联。
在本发明实施例中,所述第二预置数目可以大于所述第一预置数目,并且,所述第二预置数目与所述第三预置数目的差值可以小于所述第一预置数目。这样,当开关处于断开状态时,第二电流产生模块并联的第二电流镜的数目小于所述第一预置数目,从而导致第二电流产生模块的负载变大,则产生的调节电压就比较大;又如,当开关处于闭合状态时,第二电流产生模块并联的第二电流镜的数目大于所述第一预置数目,从而导致第二电流产生模块的负载变小,则产生的调节电压就比较小。
在实际应用中,可以依据实际需求设置所述第一预置数目、第二预置数目和第三预置数目的数值,本发明实施例对于所述三种预置数目的具体数值不加以限制。
综上,本发明实施例中的调节电压等于第二电流产生模块两端的电压,这样,当开关处于断开状态时,第二电流产生模块并联的第二电流镜的数目小于所述第一预置数目,从而导致第二电流产生模块的负载变大,则产生的调节电压就比较大,因此可以起到调大调节电压的作用;当开关处于闭合状态时,第二电流产生模块并联的第二电流镜的数目大于所述第一预置数目,从而导致第二电流产生模块的负载变小,则产生的调节电压就比较小,因此可以起到调小调节电压的作用;
在具体实现中,调节电压VREG与输出电压VOUT属于跟随关系,通常电压生成系统可以经分压和比较后反馈使能信号给本发明实施例的电压调节装置以最终得到一个稳定的输出电压VOUT;
并且,本发明实施例中,VOUT的纹波与VREG的纹波属于跟随关系,可以依据所述单位电流来调节VREG的纹波以调节VOUT的纹波,例如,单位电流越大则VOUT的纹波越大,单位电流越小则VOUT的纹波越小等等,因此,本发明实施例的电压调节装置可以有效地控制电路所产生VREG的纹波和对应VOUT的纹波的大小。
实施例二
参照图2,示出了本发明实施例二提供的一种电压调节装置的结构示意图;
本发明实施例的电压调节装置可以有效的减小电路中输出电压产生的纹波,因而可以避免纹波对电路元器件产生的影响,提高电源的使用效率。
本发明实施例的电压调节装置具体可以包括:单位电流提供模块、第一电流提供模块、第二电流提供模块、第一电流产生模块、第二电流产生模块和开关;
其中,所述第一电流产生模块具体可以包括:第八N管M8和第九N管M9形成的第一电流镜,所述第二电流产生模块具体可以包括:第七N管、第十N管M10和第十一N管M11形成的第二电流镜,所述M8、M9、M10的源极分别接地,所述M11通过开关与地连接,所述M10和M11的漏极接调节电压输出端;由于M10和M11的漏极与调节电压输出端相连接,因此产生的调节电压可以等于第二电流产生模块两端的电压。
本发明实施例中将第一电流产生模块和第二电流产生模块分别设计为并接的两个N管电流镜,可以理解,本发明实施例对于第一电流产生模块和第二电流产生模块并接的电流镜的具体数目不加以限制,且对于具体电流镜的属性也不加以限制。
所述单位电流提供模块具体可以包括:第七N型晶体管M7;所述M7的漏极接第一偏置电路IBIAS,源极接地,栅极接所述第一电流镜中一N管和第二电流镜中一N管的栅极;
本发明实施例中单位电流提供模块中的M7的漏极可以与第一偏置电路IBIAS连接,栅极与第一电流产生模块中的M8、M9的栅极和第二电流产生模块中的M10、M11的栅极连接,源极与地连接,用于通过第一偏置电路IBIAS向第一电流产生模块中的M8、M9和第二电流产生模块中的M10、M11的栅极供电。
并且,第一偏置电路IBIAS提供的电流是可以改变的,本领域技术人员可以根据实际需要适当的设置第一偏置电路中电流的大小,本发明实施例对于第一偏置电路IBIAS的电流的具体大小不加以限制。
所述第一电流提供模块和第二电流提供模块分别与第一输入电压端相连接,可以将产生的第一电流和第二电流提供给所述第一N管电流镜和第二N管电流镜的漏极;
所述第一电流提供模块具体可以包括:第三预置数目的P管电流,所述第二电流提供模块包括:第四预置数目的P型晶体管;其中,所述第三预置数目和第四预置数目可以为相同的值;本领域技术人员可以根据实际的耐压需求,确定第三预置数目和第四预置数目的值。
其中,所述第一电流提供模块和第二电流提供模块的P型晶体管的串联的数目可由由输入电压和P型晶体管的耐压程度共同决定,输入电压越高则需要的P型晶体管的数目越多,P型晶体管的耐压程度越低,需要的电流镜的数目也就越多,而对于具体的电流镜提供模块的电流镜的数目,本发明实施例不加以限制。
本发明实施例中设计所述第一电流提供模块和第二电流提供模块中的电流镜的个数分别为3个,具体可以为:
所述第一电流提供模块具体可以包括:第一P型晶体管M1、第三P型晶体管M3和第五P型晶体管M5;所述第二电流提供模块具体可以包括:第二P型晶体管M2、第四P型晶体管M4和第六P管晶体管M6;其中,所述M1的源极接所述第一输入电压端,漏极接所述M3的源极,栅极接所述M2的栅极;所述M3的漏极接所述M5的源极,栅极接所述M4的栅极;所述M5的源极分别与所述第一电流产生模块中的所述M8和所述M9的漏极连接,栅极接所述M6的栅极;所述M2的源极接所述第一输入电压端,漏极接所述M4的源极;所述M4的漏极接所述M6的源极,所述M6的漏极接所述第二电流产生模块中的所述M10和所述M11的漏极;其中,M8和M9的路数均为1,M10和M11的路数分别为1和2.
本发明实施例中由于第一电流提供模块的P型晶体管和第二电流提供模块中的P型晶体管是对称连接的,因此,在第二电流产生模块并联的第二N管电流镜的数目小于或者大于所述第一预置数目的情况下,第二电流提供模块中的P型晶体管与第二电流产生模块并联的第二N管电流镜可以自适应调整工作状态,以起到调节VREG的作用。
综上,本发明实施例中的第一偏置电路IBIAS提供的电流是可控制的,因此,第二电流提供模块流出的电流和第二电流产生模块中的分流的差值也是可控制的,例如,当第一偏置电路IBIAS中的电流较大时,第二电流提供模块流出的电流和第二电流产生模块中的分流的差值也较大,同理当第一偏置电路IBIAS中的电流较小时,第二电流提供模块流出的电流和第二电流产生模块中的分流的差值也较小;电流差越大,调节电压的建立速度越快,纹波越大;电流越小,调节电压的建立速度越慢,纹波越小。因此,在调节电压初始建立的时候,可以选择一个较大的第一偏置电流,以达到迅速建立调节电压的目的;在调节电压的维持期间,可以用一个较小的第一偏置电流,以达到减小纹波的目的。
实施例三
参照图3,示出了本发明实施例三提供的一种电压生成系统的结构示意图,具体可以包括:
电压调节装置301,用于依据使能信号产生调节电压;
输出电压产生器302,用于利用射极跟随器产生所述调节电压对应的输出电压;
分压器303,用于利用分压网络产生所述输出电压的分压;
比较器304,用于将所述输出电压的分压与参考电压进行比较,得到相应的比较结果,并将所述比较结果作为所述使能信号;
本发明实施例中的电压生成系统,通过所述电压调节装置301利用使能信号产生调节电压,并将所述调节电压传输到所述输出电压产生器302,利用所述输出电压产生器302中的射极跟随器产生与与所述调节电压相对应的输出电压;进而将产生的所述输出电压传输到所述分压器303,并利用所述分压器303中的分压网络对所述输出电压进行分压操作,得到相应的所述输出电压的分压,并将所述输出电压的分压传输到所述比较器304,将所述输出电压的分压与所述电压生成系统中的参考电压进行比较,并将比较的结果作为所述使能信号,以进一步将所述使能信号作用于所述调节电压。
在本发明的一种优选实施例中,所述输出电压产生器302具体可以包括:调节电压端321、第二输入电压端322、NMOS管323、第一电容324、第二电容325、第二偏置电路326和输出电压端327;其中,所述NMOS管323的栅极接所述调节电压端321,所述NMOS管323的漏极接所述第二输入电压端322,所述NMOS管的源极通过所述第二偏置电路326与地相连接,并且所述NMOS管326的源极通过所述第二电容325与地相连接;所述第二电压输入端322通过所述第一电容324与地相连接。本发明实施例中的NMOS管可以作为射极跟随器,也即可以让输出电压跟随调节电压的变化而发生改变,并且具有较强的驱动能力;本发明实施例中的第一电容用于存储第二输入电压端的电压,第二电容用于存储产生的输出电压,例如,第二电压输入端的一端通过第一电容与地连接,另一端与输出电压产生器连接;输出电压产生器的输出端通过第二电容与地连接,并与分压网络相连接,其中分压网络与第二电容并接;前述第一电容与第二电容作为电路中的储能器件,能够减小电路中的负载,即能够进行充电,又能够向电路中的元器件进行放电,因此能够节省电源的消耗。
综上,本发明实施例中的输出电压是随着调节电压的变化而正向改变的,同时输出电压的改变也会影响到输出电压的分压及使能信号的正向改变;输出电压能够使电路系统中产生纹波,当输出电压初始建立时,选择较大的调节电压,可以达到快速建立输出电压的目的;当输出电压出书维持状态时,选择较小的调节电压,就可以达到减小纹波的目的。
实施例四
参照图4,示出了本发明实施例四的一种电压生成系统的结构示意图,具体可以包括以下装置:
电压调节装置,可以利用使能信号产生相应的调节电压VREG,并将该调节电压VREG传输到输出电压生成器。
输出电压产生器,用于将得到调节电压通过NMOS管(即射极跟随器),可以得到相应的输出电压VOUT,该输出电压VOUT是随着调节电压VREG的变化而正向改变的;在该输出电压产生器中还可以设置输入电压端VH、偏置电路IBIAS、第一电容C1和第二电容C2,输入电压端VH通过第一电容C1与地相连接,射极跟随器通过偏置电路IBIAS与地相连接;其中,输出电压产生器的第一电容C1用于存储电压输入端VH的电能,第二电容C2用于存储产生的输出电压的电能。
分压器,用于将产生的输出电压通过分压网络,该分压器具体可以包括:电压选择控制模块,用于控制分压网络的连接以产生符合实际需求的输出电压的分压VDIV;
所述分压网络具体可以包括:第五预置数目的开关和第六预置数目的电阻;其中,第六预置数目等于第五预置数目加1,所述电阻的阻值相等,所述第五预置数目的开关相互并联,在所述并联的开关之间分别接有一个所述第六预置数目的电阻,所述第六预置数目的电阻相互串接,所述串接的第六预置数目的电阻的一端与所述电压输出端连接,另一端与所述电压选择控制模块连接;
本发明实施例中通过所述电压选择控制模块控制开关的闭合或者断开可以有效地控制分压网络电路中的负载,进而可以改变所述输出电压和所述输出电压的分压的比例关系。
比较器,用于将输出电压的分压VDIV与系统中预先设定好的参考电压VREF进行比较,得到相应的比较结果ENB,该比较结果ENB可以作为使能信号以控制调节电压VREG的大小。
本发明实施例中的电压生成系统中产生的输出电压是跟随调节电压的变换而正向改变,同时输出电压的变化可以影响到使能信号的改变,同时使能信号又控制着调节电压的变化,因此,本发明实施例中的电压生成系统可以在输出电压初始建立的时候选择较大的电流,以达到输出电压快速建立的目的,在输出电压处于维持状态时,可以选择较小的电流,以减小电路中产生的纹波。
实施例五
参照图5,示出了本发明实施例五提供的一种分压网络的结构示意图,具体可以包括:开关V1、开关V2、开关V3、开关V4、开关V5和电阻R1、电阻R2、电阻R3、电阻R4、电阻R5、电阻R6;其中所述电阻R1、R2、R3、R4、R5、R6的阻值是相同的;
所述开关V1、开关V2、开关V3、开关V4和开关V5相互并联,在所述开关V1与开关V2、开关V2与开关V3、开关V3与开关V4、开关V4与开关V5之间分别接有电阻R2、电阻R3、电阻R4、电阻R5,在所述开关V1和所述开关V5的一端另分别接有电阻R1和电阻R6;其中,所述开关V5通过所述电阻R6与输出电压产生器的输出电压端连接,所述开关V1通过所述电阻R1与电压选择控制模块相连接;
本发明实施例中通过电压选择控制模块控制五个开关就可以改变分压网络的负载状况,进而可以改变输出电压与输出电压的分压的比例关系。
例如,当选择开关V1闭合,其他四个开关打开时,输出电压是输出电压的分压的6倍;当选择开关V2闭合,其他四个开关打开时,输出电压是输出电压的分压的3倍。
本发明实施例中选择5个开关和6个电阻仅是用于作为一个示例,以详细描述具体如何控制开关的闭合或断开状态,可以得到不同的输出电压和输出电压的分压的比例关系,在实际应用中,本领域技术人员可以根据实际需要设计具体开关和电阻的个数,以及电阻阻值的大小,本发明对此不加以限制。
本发明实施例中的通过分压器中的分压网络以改变输出电压与输出电压的分压的比例关系,进而可以进一步地调节输出电压的大小,不仅可以达到迅速建立输出电压的目的,还可以达到减小纹波的目的。
本说明书中的各个实施例均采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似的部分互相参见即可。
本领域内的技术人员应明白,本申请实施例的实施例可提供为方法、装置、或计算机程序产品。因此,本申请实施例可采用完全硬件实施例、完全软件实施例、或结合软件和硬件方面的实施例的形式。而且,本申请实施例可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器、CD-ROM、光学存储器等)上实施的计算机程序产品的形式。
在一个典型的配置中,所述计算机设备包括一个或多个处理器(CPU)、输入/输出接口、网络接口和内存。内存可能包括计算机可读介质中的非永久性存储器,随机存取存储器(RAM)和/或非易失性内存等形式,如只读存储器(ROM)或闪存(flash RAM)。内存是计算机可读介质的示例。计算机可读介质包括永久性和非永久性、可移动和非可移动媒体可以由任何方法或技术来实现信息存储。信息可以是计算机可读指令、数据结构、程序的模块或其他数据。计算机的存储介质的例子包括,但不限于相变内存(PRAM)、静态随机存取存储器(SRAM)、动态随机存取存储器(DRAM)、其他类型的随机存取存储器(RAM)、只读存储器(ROM)、电可擦除可编程只读存储器(EEPROM)、快闪记忆体或其他内存技术、只读光盘只读存储器(CD-ROM)、数字多功能光盘(DVD)或其他光学存储、磁盒式磁带,磁带磁磁盘存储或其他磁性存储设备或任何其他非传输介质,可用于存储可以被计算设备访问的信息。按照本文中的界定,计算机可读介质不包括非持续性的电脑可读媒体(transitorymedia),如调制的数据信号和载波。
本申请实施例是参照根据本申请实施例的方法、终端设备(系统)、和计算机程序产品的流程图和/或方框图来描述的。应理解可由计算机程序指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序指令到通用计算机、专用计算机、嵌入式处理机或其他可编程数据处理终端设备的处理器以产生一个机器,使得通过计算机或其他可编程数据处理终端设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
这些计算机程序指令也可存储在能引导计算机或其他可编程数据处理终端设备以特定方式工作的计算机可读存储器中,使得存储在该计算机可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。
这些计算机程序指令也可装载到计算机或其他可编程数据处理终端设备上,使得在计算机或其他可编程终端设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其他可编程终端设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。
尽管已描述了本申请实施例的优选实施例,但本领域内的技术人员一旦得知了基本创造性概念,则可对这些实施例做出另外的变更和修改。所以,所附权利要求意欲解释为包括优选实施例以及落入本申请实施例范围的所有变更和修改。
最后,还需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者终端设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者终端设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者终端设备中还存在另外的相同要素。
以上对本发明实施例所提供的一种电压调节装置、及一种电压生成系统,进行了详细介绍,本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想;同时,对于本领域的一般技术人员,依据本发明的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制。
Claims (9)
1.一种电压调节装置,其特征在于,包括:单位电流提供模块、第一电流提供模块、第二电流提供模块、第一电流产生模块、第二电流产生模块和开关;
其中,所述第一电流产生模块包括:第一预置数目的第一N管形成的第一电流镜,所述第二电流产生模块包括:第二预置数目的第二N管形成的第二电流镜,所述第一电流镜中第一N管的源极接地,所述第二电流镜中第二N管的漏极接调节电压输出端;
所述单位电流提供模块,用于为所述第一电流镜中第一N管和第二电流镜中第二N管的栅极提供单位电流;
所述第一电流提供模块和第二电流提供模块,分别接第一输入电压端,用于分别向所述第一电流镜中第一N管和第二电流镜中第二N管的漏极提供第一电流和第二电流;其中,所述第一电流为所述单位电流的倍数;
所述开关连接在地与所述第二电流镜中第二N管的源极之间,用于根据使能信号调节自身的开关状态;
与所述开关相连的第二电流镜中第二N管的第三预置数目小于所述第二预置数目,不与所述开关相连的第二电流镜中第二N管通过源极接地;所述第二预置数目大于所述第一预置数目,并且,所述第二预置数目与所述第三预置数目的差值小于所述第一预置数目。
2.根据权利要求1所述的装置,其特征在于,所述使能信号为电压生成系统依据输出电压反馈的信号;其中,所述输出电压依据所述调节电压生成,所述输出电压跟随所述调节电压。
3.根据权利要求1所述的装置,其特征在于,所述单位电流提供模块包括:第七N型晶体管;其中,所述第七N型晶体管的漏极接第一偏置电路,源极接地,栅极接所述第一电流镜中第一N管和第二电流镜中第二N管的栅极。
4.根据权利要求1所述的装置,其特征在于,所述第一电流提供模块包括:第三预置数目的P型晶体管,所述第二电流提供模块包括:第四预置数目的P型晶体管。
5.根据权利要求4所述的装置,其特征在于,所述第一电流提供模块包括:第一P型晶体管、第三P型晶体管、第五P型晶体管,所述第二电流提供模块包括:第二P型晶体管、第四P型晶体管和第六P型晶体管;其中,所述第一P型晶体管的源极接所述第一输入电压端,所述第一P型晶体管的漏极接所述第三P型晶体管的源极,所述第一P型晶体管的栅极接所述第二P型晶体管的栅极;所述第三P型晶体管的漏极接所述第五P型晶体管的源极,所述第三P型晶体管的栅极接所述第四P型晶体管的栅极;所述第五P型晶体管的漏极接所述第一电流产生模块,所述第五P型晶体管的栅极接所述第六P型晶体管的栅极;所述第二P型晶体管的源极接所述第一输入电压端,所述第二P型晶体管的漏极接所述第四P型晶体管的源极;所述第四P型晶体管的漏极接所述第六P型晶体管的源极,所述第六P型晶体管的漏极接所述第二电流产生模块。
6.一种电压生成系统,其特征在于,包括:
前述权利要求1至5中任一所述的电压调节装置,用于依据使能信号产生调节电压;
输出电压产生器,用于利用射极跟随器产生所述调节电压对应的输出电压;
分压器,用于利用分压网络产生所述输出电压的分压;及
比较器,用于将所述输出电压的分压与参考电压进行比较,得到相应的比较结果,并将所述比较结果作为所述使能信号。
7.根据权利要求6所述的系统,其特征在于,所述输出电压产生器包括:调节电压端、第二输入电压端、NMOS管、第一电容、第二电容、第二偏置电路和输出电压端;其中,所述NMOS管的栅极接所述调节电压端,所述NMOS管的漏极接所述第二输入电压端,所述NMOS管的源极通过所述第二偏置电路接地,所述NMOS管的源极通过所述第二电容接地;所述第二电压输入端通过所述第一电容接地。
8.根据权利要求7所述的系统,其特征在于,所述分压器包括:分压网络、电压选择控制模块和分压输出端;其中,所述分压网络分别与所述输出电压端和所述电压选择控制模块连接,所述分压网络通过所述分压输出端与所述比较器连接,所述电压选择控制模块用于通过调整所述分压网络的连接关系,改变所述输出电压和所述输出电压的分压的比例关系。
9.根据权利要求8所述的系统,其特征在于,所述分压网络包括:第五预置数目的开关和第六预置数目的电阻;其中,所述第五预置数目等于所述第六预置数目加1,所述电阻的阻值相等,所述第五预置数目的开关相互并联,在所述并联的开关之间分别接有一个所述电阻,所述第六预置数目的电阻相互串接,所述串接的第六预置数目的电阻的一端与输出电压端连接,另一端与所述电压选择控制模块连接。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510350952.0A CN104965555B (zh) | 2015-06-23 | 2015-06-23 | 电压调节装置及电压生成系统 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510350952.0A CN104965555B (zh) | 2015-06-23 | 2015-06-23 | 电压调节装置及电压生成系统 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN104965555A CN104965555A (zh) | 2015-10-07 |
CN104965555B true CN104965555B (zh) | 2018-11-16 |
Family
ID=54219594
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201510350952.0A Active CN104965555B (zh) | 2015-06-23 | 2015-06-23 | 电压调节装置及电压生成系统 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN104965555B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11843371B2 (en) * | 2021-01-29 | 2023-12-12 | Renesas Electronics Corporation | Semiconductor device |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI675278B (zh) * | 2015-11-09 | 2019-10-21 | 力智電子股份有限公司 | 電源轉換裝置的參數設定電路以及電流產生方法 |
EP3672052B1 (en) | 2017-08-16 | 2024-10-23 | Huawei Technologies Co., Ltd. | Voltage regulation circuit |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP1999532B1 (en) * | 2006-03-17 | 2011-09-14 | ST-Ericsson SA | Supply circuit with ripple compensation |
US8405369B1 (en) * | 2008-05-06 | 2013-03-26 | Volterra Semiconductor Corporation | Scaling charge delivery in discontinuous mode switching regulation |
US8749215B2 (en) * | 2010-08-31 | 2014-06-10 | Texas Instruments Incorporated | Switching method to reduce ripple current in a switched-mode power converter employing a bridge topology |
CN102904427B (zh) * | 2012-09-27 | 2015-02-11 | 成都芯源系统有限公司 | 一种供电系统及其抑制纹波电流的方法 |
CN205028190U (zh) * | 2015-06-23 | 2016-02-10 | 北京兆易创新科技股份有限公司 | 电压调节装置及电压生成系统 |
-
2015
- 2015-06-23 CN CN201510350952.0A patent/CN104965555B/zh active Active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11843371B2 (en) * | 2021-01-29 | 2023-12-12 | Renesas Electronics Corporation | Semiconductor device |
Also Published As
Publication number | Publication date |
---|---|
CN104965555A (zh) | 2015-10-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN203733021U (zh) | 稳压器及包括稳压器的系统 | |
KR101563422B1 (ko) | 전압 조정기를 위한 비선형 제어 | |
US8810219B2 (en) | Voltage regulator with transient response | |
CN110249283A (zh) | 低压差稳压器 | |
CN107395014B (zh) | 供电电路、电子组件、手机终端和供电控制方法 | |
CN104965555B (zh) | 电压调节装置及电压生成系统 | |
JP2007328680A (ja) | 電源回路 | |
Bensaada et al. | A practical design sliding mode controller for DC–DC converter based on control parameters optimization using assigned poles associate to genetic algorithm | |
US20130242621A1 (en) | Phase-shifting a synchronization signal to reduce electromagnetic interference | |
CN203278777U (zh) | 用于生成具有相位角配置的信号的装置、处理器与系统 | |
CN205028190U (zh) | 电压调节装置及电压生成系统 | |
CN104038053B (zh) | 用于直流电压调节器的精密输出控制 | |
US9735678B2 (en) | Voltage converters with asymmetric gate voltages | |
CN100573711C (zh) | 动态随机存取存储器的位线预充电压产生器 | |
CN103747599A (zh) | 稳流控制电路、对应的电路组合及稳流控制方法 | |
KR102172964B1 (ko) | 3레벨 벅 조정기를 위한 회로 | |
US10439597B1 (en) | Duty locked loop circuit | |
CN208705754U (zh) | 一种线性稳压电路和集成电路 | |
CN107534441A (zh) | 电平移位器 | |
CN107422773B (zh) | 数字低压差稳压器 | |
CN109116901A (zh) | 一种线性稳压电路和集成电路 | |
US10211738B2 (en) | DC-DC conversion circuit system and forming method thereof | |
Barteselli et al. | High audio band PSR and fast settling-time dual-loop LDO regulator architecture for low-power application | |
CN113157037A (zh) | 一种低压差线性稳压器与电源设备 | |
KR20220047784A (ko) | Dc-dc 변환기 회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
CP03 | Change of name, title or address |
Address after: Room 101, Floor 1-5, Building 8, Yard 9, Fenghao East Road, Haidian District, Beijing 100094 Patentee after: Zhaoyi Innovation Technology Group Co.,Ltd. Address before: 100083 12 Floors, Block A, Tiangong Building, Science and Technology University, 30 College Road, Haidian District, Beijing Patentee before: GIGADEVICE SEMICONDUCTOR(BEIJING) Inc. |
|
CP03 | Change of name, title or address |