CN104813253A - 用于功率资源保护的方法和设备 - Google Patents

用于功率资源保护的方法和设备 Download PDF

Info

Publication number
CN104813253A
CN104813253A CN201380061075.4A CN201380061075A CN104813253A CN 104813253 A CN104813253 A CN 104813253A CN 201380061075 A CN201380061075 A CN 201380061075A CN 104813253 A CN104813253 A CN 104813253A
Authority
CN
China
Prior art keywords
current
platform
signal
electric current
control signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201380061075.4A
Other languages
English (en)
Inventor
A.D.霍尔伯格
J.P.罗德里格斯
P.R.勒瓦尔德
P.K.梁
A.B.万佐利
R.马
J.A.卡尔森
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Intel Corp
Original Assignee
Intel Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Intel Corp filed Critical Intel Corp
Priority to CN201910864781.1A priority Critical patent/CN110658903A/zh
Publication of CN104813253A publication Critical patent/CN104813253A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3206Monitoring of events, devices or parameters that trigger a change in power modality
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02HEMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
    • H02H9/00Emergency protective circuit arrangements for limiting excess current or voltage without disconnection
    • H02H9/02Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess current
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/28Supervision thereof, e.g. detecting power-supply failure by out of limits supervision
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3296Power saving characterised by the action undertaken by lowering the supply or operating voltage
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/50Reducing energy consumption in communication networks in wire-line communication networks, e.g. low power modes or reduced link rate

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Power Sources (AREA)
  • Supply And Distribution Of Alternating Current (AREA)
  • Protection Of Static Devices (AREA)
  • Amplifiers (AREA)
  • Emergency Protection Circuit Devices (AREA)

Abstract

设备可包括平台功率保护电路以监视平台输入线上的电流,该电流在平台输入线上从电流源接收,并且当确定电流输出超过电流阈值时,从比较器输出告警信号。设备可进一步包含逻辑以当接收到告警信号时,声明控制信号以降低耦合到平台输入线的一个或多个平台组件中的功耗。描述了其它实施例,并要求保护。

Description

用于功率资源保护的方法和设备
背景技术
目前,电子计算和通信平台、输入电源(例如电池或AC适配器)保护是缺乏的。虽然对于此类保护的需要在此类平台的之前各代上可能已经没有那么重要,但目前的组件诸如通用处理器(CPU)和图形处理器可具有允许超过合并了此类组件的平台热设计的高功率性能的设计特征。一个此类特征是动态超频设置特征,有时被称为“加速提升”或“加速模式”,其使处理器能够操作在其基本操作频率以上。通常,一系列性能状态可在配置规范中定义,并且当操作系统请求给定处理器的最高性能状态时,可激活加速模式。
对高功率或加速模式的涉足可导致平台输入电压下降,并且可引起交流电流(AC)适配器或功率供应欠电压或/过电流关闭、不经意的数据丢失和/或平台故障。
然而,因为此类高性能处理器更广泛地用在目前的平台中,因此可能期望容纳此类装置,而无需同时经受平台故障的风险。例如,尽管诸如在最高加速功率模式操作多个处理器的情形可冒着导致平台故障的过电流/欠电压条件的风险,但是此类条件可能仅偶尔发生,使得期望使用可能被额定为以处理器能运行的最高可能电平供应功率的AC适配器供应具有此类处理器的平台。而且,由平台提取的最大电流量可能难以预测,特别是在多个组件可能潜在活动并且在任何给定时间操作在不同功率模式时。因而,可能发生超过AC适配器安全激励的能力的未预测但不频繁的功率激增。
相对于这些以及其它考虑因素已经需要现在进行改进。
附图说明
图1描绘了提供平台输入功率保护的系统的一个实施例。
图2说明了平台功率保护系统的另一实施例。
图3详述了与本实施例一致的一个情形中的电流输出的控制。
图4描绘了在图3中描绘的情形下可输出的示范电压曲线。
图5示出了可表示从AC适配器提取的电流的电流输出的示范曲线。
图6描绘了可响应于图5的检测的输出电流而生成的示范信号电平。
图7描绘了可响应于图5的检测的输出电流而生成的示范控制信号。
图8描绘了在图5至图7中描绘的情形下可输出的示范电压曲线。
图9描绘了示范第一逻辑流程。
图10描绘了示范第二逻辑流程。
图11是示范系统实施例的图解。
图12描绘了另外示范系统实施例。
具体实施方式
各种实施例可包括一个或多个元件。元素可包括布置成执行某些操作的任何结构。根据需要,对于给定的一组设计参数或性能约束,一些元件可实现为硬件、软件或它们的任何组合。尽管作为示例实施例可描述为在某一拓扑中具有有限数量的元件,但实施例根据需要在用于给定实现的备选拓扑中可包含更多或更少的元件。值得注意的是,对“一个实施例”或“实施例”的任何提及意味着结合该实施例描述的具体特征、结构或特性被包含在至少一个实施例中。在说明书中各处出现的短语“在一个实施例中”不一定全都指的是同一实施例。
各种实施例涉及管理平台功率,包含计算装置、便携式通信装置、通信装置以及其它电子装置。在各种实施例中,提供了更好地管理供应给平台的电流的设备和技术。具体地说,目前的实施例解决了可由于平台组件从AC适配器/功率供应提取的增大的电流而发生的过电流电压降的问题,还有其它事项。
按照一些实施例,来自AC适配器/功率供应的电流输出被监视,并且以可防止系统不经意关闭、平台故障和/或数据丢失的方式动态改变。描述了其它实施例,并要求保护。
图1描绘了提供平台104的平台输入功率保护的系统100的一个实施例。如所说明的,系统100可包含AC适配器/电源(本文也称为“AC适配器”)102,其通过平台输入线106向平台104(分别显示为组件104a至114n,其中a、b、c、d和n表示任何非零正整数,并且不需要表示同一整数)供应功率。平台输入线106可在为平台104所规定的标称电压范围供应功率。在各种模式中,系统100可操作,同时经由AC功率供应102耦合到外部AC电压。在一些实施例中,系统100也可由电池(未示出)供电。
平台组件104可包含设计成操作在特定输入电压容限或范围内的一个或多个电压调节器。因而,如果系统输入电压106在特定输入电压范围以下,则系统100可能未恰当运作,或者可能关闭。如上面所指出的,现代处理器设计考虑了此类平台组件104的高功率(“加速”)操作。这些功率激增可导致功耗可能引起系统输入电压106中的伴随下降低到安全操作电平以下的短周期,即便时间平均输入电压在平台组件104的安全操作的下限以上。甚至在此类加速模式下没有操作的情况下,处理器功率也可由于增大的工作载荷而增大,使得电压降发生。在一个示例中,组件104a至104n中的一个或多个组件可操作以在短时段内将其模式调整成高功率模式,以便提供增强性能。这些周期通常可持续几毫秒到数十毫秒,并且可偶尔发生,诸如在与另一个彼此分开数百毫秒或秒的时刻。用这种方式,平台装置可在大部分时间操作在常规功率电平或者常规操作模式,同时在短持续时间操作在高功率模式。根据在高功率模式下功率增大的幅度,从AC适配器102输出的电流输出IOUT可激增,并且系统输入电压(显示为VPLATFORM)可下降到可接受电平以下,使得平台组件的操作受到威胁,或者平台关闭发生。
为了防止此类逆境,系统100包含平台功率保护系统108,其操作以监视从AC适配器102输出的电流输出IOUT,并且做出响应,以便限制电流激增,使得过电流/欠电压条件被限制于防止不经意的关闭、数据丢失或其它负面影响。在各种实施例中,平台功率保护系统108可用硬件或硬件和软件的组合实现,它们的示例相对于如下附图进行描述。例如,当AC适配器被插入到外部AC功率线中时,AC适配器可被额定用于4.5A的最大电流输出。在恰当操作期间,来自AC适配器的输出电流IOUT根据在任何给定时间的平台装置的要求可范围高达4.5A。与本实施例一致,平台功率保护系统108可被设置成检测何时IOUT过度,并且生成控制信号,其改变一个或多个平台组件的操作以减小IOUT,这可导致阻止或停止潜在破坏性的输入电压降。在以上示例中,如果来自AC适配器102的IOUT被检测为超过4.5A,或者另一电流极限设置成确保恰当操作,则平台功率保护系统可快速生成控制信号以降低在一个或多个平台组件104a至104n中消耗的功率。在平台104消耗的功率上的这个降低又可导致在任何破坏性事件发生之前减低来自AC适配器102的IOUT
图2说明了平台功率保护系统的一个实施例。在此实施例中,平台功率保护系统200布置成监视由AC适配器102输出的电流。如所说明的,AC适配器102可经由平台输入线106耦合到平台组件202(未示出为各个组件,除了CPU 212)。
平台功率保护系统200还耦合到AC适配器102以监视通过平台输入线106传导到平台组件202的电流。
在图2的实施例中,平台功率保护系统200包含含有电流传感器204、差分放大器206和比较器208的平台功率保护电路220。平台功率保护系统200还包含嵌入式控制器210。平台功率保护系统200一般可操作以在可使其中一个或多个平台组件202降低操作功率的特定情境下输出控制信号。
在操作中,为了向平台组件202提供功率,AC适配器102可耦合到外部AC功率源(未示出)和系统输入线106。系统输入线106可给整个平台(未单独示出)(诸如包含平台组件202的计算机)供电,并且可进一步包含平台功率保护系统200。要指出的是,尽管图2中未明确示出,但平台功率保护系统200的一个或多个组件可被视为平台组件202的一部分。
当其中一个或多个平台组件202活动时,可从AC适配器102提取功率,使得来自AC适配器102的电流输出IOUT根据在任何给定时间都活动的平台组件202的集合所消耗的功率电平改变。为了说明平台功率保护系统200的操作,在一个实施例中,可以假设,AC适配器102被额定为65 W,而CPU 212可操作以消耗高达90W功率。如果CPU进入功率接近90W极限的加速操作模式,则从AC适配器102提取的初始电流可超过安全操作极限。在此情境中,平台功率保护系统200可检测过大电流,并生成使CPU 212处于较低功率模式的信号,使得从AC适配器102提取的电流降到安全电平。
具体地说,电流传感器204可监视来自AC适配器102的电流输出IOUT,并向差分放大器206提供电流信号。差分放大器206然后可生成在比较器208接收的放大的电流信号。与本实施例一致,当放大的电流信号超过参考值时,比较器208可设置成输出信号。在一个示例中,比较器208可具有从AC适配器102接收电流输出IOUT的电流极限的参考值特性的第一输入(未示出)。在一个实例中,参考值的电流极限可设置成指示遵循以上示例的4.5 A。比较器208可包含接收放大电流信号的第二输入。当在比较器208的第二输入接收的放大电流信号指示来自AC适配器102的电流输出IOUT的值超过4.5A时,比较器208可将信号输出到场效应晶体管(或简单地“晶体管”)214的栅极。在所示出的示例中,场效应晶体管是P型场效应晶体管(pFET)。
当在晶体管214的栅极接收到由比较器208输出的信号设置的电压电平时,晶体管可接通,使得生成告警信号。在图2的示例中,告警信号是"AC_OK"信号。在常规操作中,AC_OK信号是其电压电平指示AC信号电平的二进制信号。例如,在AC信号在正常操作范围内的操作期间,AC_OK信号可为低,而当AC信号在正常范围以上时,AC_OK信号电平为高,也就是,AC_OK信号被声明。如在图2中进一步示出的,并且与本实施例一致,嵌入式控制器210可操作以检测AC_OK信号的声明。例如,嵌入式控制器210的中断可设置成检测高AC_OK信号。在此实例中,AC_OK信号的接收可触发嵌入式控制器210在用于控制平台组件202诸如CPU 212的操作的响应中输出控制信号。
在各种实施例中,由嵌入式控制器210输出的控制信号可操作以降低一个或多个平台组件202中的功率,直到控制信号被取消声明。在图2的示例中,嵌入式控制器210可生成PROCHOT#信号,其响应于接收到AC_OK信号而发射到CPU 212。具体地说,控制PROCHOT# 信号可在PROCHOT#管脚上被声明。PROCHOT#管脚是封装管脚类型,其通常在常规系统中用于组件(诸如一个或多个平台组件202)的信号过热。在常规使用中,如果任何处理器核达到比预定阈值更高的温度,则PROCHOT#将声明哪个将触发热控制电路活动,并保持活动,直到热违反结束,之后PROCHOT#取消声明。因而,在本实施例中,可采用PROCHOT#管脚递送响应于AC适配器102中的过电流条件的控制信号以及响应于平台组件过热的控制信号。例如,在检测到一个或多个平台组件过热的情形下,PROCHOT#可在PROCHOT号管脚上声明,以在持续时间内触发降低功率,直到组件冷却到适当程度。另一方面,如果检测到来自AC适配器102的过度电流事件,则在PROCHOT#管脚上携带的信号可触发一个或多个平台组件在带来阈值以下的电流足够的持续时间内降低功率。在后一情形下,在一些实例中,此类过电流事件的持续时间可比过热事件短更多。
继续图2,在接收到PROCHOT#信号时,CPU 212诸如可通过降低高功率模式(诸如加速模式)下的功率来调整其操作。CPU 212还可降低其操作频率,例如通过进入所谓的低频率模式。在这些动作的任何动作中,可降低由CPU 212消耗的电流。因为典型的CPU处理器可在小于1毫秒的时间刻度(例如大约100微妙)上执行此类动作,因此响应于IOUT过大的检测的过电流条件,可快速降低由平台组件202(包含CPU 212)的总体电流消耗。用这种方式,可避免关闭AC适配器102,以及含有平台组件202的平台的故障。
从而,与图12布置一致的实施例提供了可利用现有信号协议向平台提供过电流/欠电压保护的优点。具体地说,在常规设备中为了其它目的采用的AC_OK和PROCHOT#信号可用来以及时方式指导功率降低,无需使用附加的新信令。这可最小化任何用来实现的附加成本以及避免在可安装在诸如嵌入式控制器的组件中的固件中增加的复杂性。
然而,如本领域技术人员将容易认识到的,本实施例不限于在图2中示出的特定布置,因为可容易地想到其它电路或逻辑,它们响应于检测到来自AC适配器102的过大电流而以与管理控制信号声明类似的方式行动。
图3详述了与本实施例一致的一个情形中来自AC适配器的电流输出的控制。在图3中,示出了例如可以是作为时间函数的来自AC适配器102的输出的电流输出IOUT 302的示范曲线。如图3中所建议的,平台功率保护系统108可以反馈方式与电流输出IOUT 302互操作,使得平台功率保护系统108的动作通过监视电流输出IOUT 302来触发,同时平台功率保护系统108又引起对电流输出IOUT 302的调整。
具体地说,在图3中,电流输出IOUT 302的曲线可表示平台组件诸如CPU 212在多个时机增大其电流消耗的情形。如图3中所示,电流输出IOUT 302 呈现了电流电平比在基线部分306中更高的几个峰值部分304。具体地说,基线部分306中的电流输出IOUT 302的电平可表示由所有平台组件提取的总电流,包含由CPU 212在操作在正常功率模式时提取的电流。为了简化,可能假定,峰值部分304表示当CPU 212进入高功率模式时提取的电流上的增量增加。从而,可假定,平均上,其它平台组件在作为时间函数的峰值电流上没贡献净改变。还可观察到,每个峰值部分304的持续时间可能都相对短,例如在数十或数百毫秒的数量级。
与本实施例一致,平台功率控制系统108可设置电流极限308,如图3中所示。如果电流输出IOUT 302超过电流极限308,则平台功率保护系统108、210可触发动作,如上面相对于图1和图2所描述的。如所示,一系列峰值部分304呈现了由L表示的最大电流电平,其值在电流极限310的值以下。因而,在高达时间T1的间隔中,不触发平台功率控制系统108执行任何动作,尽管由峰值部分304表示的多个电流激增发生了。然而,在时间T1,生成电流峰值部分310,其电流电平超过电流极限308。这例如可出现在CPU 212进入最高功率模式时。当在时间T1电流电平超过电流极限308时,可触发平台电流保护系统108生成控制信号,其导致降低了CPU 212的电流消耗。因为CPU 212可快速对此类控制信号做出响应,所以这导致总体电流输出IOUT 302快速下降。如图3中所示,峰值部分310的电平在时间T1之后立即下降到在电流阈值308以下的值。
如之前所指出的,确定对于电流阈值308设置的值的一个因素是用于平台稳定操作的电压阈值。因为从AC适配器提取的过大电流可造成到平台的输入电压的下降,因此电流阈值308可设置成避免或最小化在连接到那个AC适配器的输入线中的临界值以下的电压降。图4描绘了可由AC适配器在图3中对于电流输出IOUT 302描绘的情形下输出的示范电压曲线402。如图4中所示,电压曲线402呈现了向下从基线部分406投影的一系列电压峰值404,指示由AC适配器输出的电压的减小。电压峰值404与图3的电流峰值部分304一致。从而,无论何时发生来自AC适配器的电流激增,也可发生由AC适配器输出的电压的伴随下降。在图4的示例中,说明了电压阈值408,其可指示平台操作受到负面影响(诸如可能关闭)的阈值。如所示,由电流峰值部分304示出的电流激增不导致打破电压阈值408的电压降。然而,电流峰值部分306不导致违反电压阈值408的电压峰值410。然而,因为电流电平通过平台功率控制系统108的响应快速向下调整,所以电压电平快速上升到电压阈值408以上,这可确保平台关闭或数据丢失不发生。
图5至图8提供了说明与本实施例一致的平台功率保护的一个情形的信号定时的另外细节。在图5至图8中的每幅图中,沿横坐标绘制参数时间,如图8中所指示的。图5示出了可表示当其中一个或多个平台组件104活动时从AC适配器102提取的电流的电流输出IOUT 502的示范曲线。对于大部分时间,电流输出IOUT 502的值在电平L2,其由基线部分506说明。电流值达到电平L3的第一电流峰值504可表示当CPU 212在由第一电流峰值504的宽度指示的持续时间内从正常功率模式转变成高功率模式时发生的电流输出IOUT 502的增加。为了简化,可以假定,第一电流峰值504表示当CPU 212进入高功率模式时它提取的电流上的增量增加。从而,可假定,平均上,其它平台组件在作为时间函数的峰值电流上没贡献净改变。
图5还描绘了在第一电流峰值504之后发生的第二电流峰值508。在所示的示例中,第二电流峰值508中的电流电平超过第一电流峰值504的电流电平。第二电流峰值508例如可表示当CPU 212进入最高功率加速模式时由它提取的电流的增量增加。如所说明的,在窄峰值部分512,第二电流峰值508达到电流电平L4,其超过由水平虚线指示的电流阈值510的值。具体地说,在时间T2,第二电流峰值508中的电流超过在图5中所说明的电流阈值510。在这个时间,平台功率保护电路108可检测当前电流电平超过预设电流阈值的值,由此触发AC_OK信号的声明,如上面相对于图2所说明的以及下面相对于图6进一步讨论的。
还如之前所说明的,平台功率保护电路108可通过生成使CPU 212降低其操作功率的控制信号来进一步对告警信号做出响应。这个响应造成了消耗的CPU功率的下降,并且由此造成了第二电流峰值508的电流电平的下降,如所说明的。在图5的具体示例中,电流电平在较低峰值部分514中达到值L5,其小于电流阈值510,但高于L3或L2的值。从而,在此示例中,CPU 212可保持在升高的功率模式,只要电流输出IOUT 502的电平保持在电流阈值510以下。
图6描绘了可响应于图5的检测的输出电流IOUT 502而生成的AC_OK信号602的示范信号电平。还再一次参考图2,要指出的是,平台功率保护组件可布置成使得在放大的检测电流信号超过预设的阈值的值的持续时间内声明AC_OK信号602。因而,在图5和图6的情形下,如峰值604所示出的,在电流输出IOUT 502的电流电平降到电流阈值510以下的时间T2与时间T3之间的持续时间内,声明AC_OK信号602。
当声明AC_OK信号602时,AC_OK信号602可触发生成PROCHOT#信号,如之前关于图2所讨论的。图7描绘了示范PROCHOT#信号702,其可响应于图5的检测的输出电流IOUT 502和AC_OK信号602的声明而声明。在图7的示例中,在近似时间T2声明PROCHOT#信号702,如峰值704所示出的。按照实施例,控制器(诸如嵌入式控制器210)可声明PROCHOT#信号702足够长时间,以便平台组件将它们的操作功率降到可接受电平。从而,在图7的示例中,PROCHOT#信号702可被声明与AC_OK信号602的持续时间类似的持续时间,直到在图5中示出的输出电流IOUT 502的时间T3减小到电流阈值510以下。
作为在图5至图7的情形中示出的实施例的操作的结果,由AC适配器输出到平台的电压可保持在可接受电平。图8描绘了可由AC适配器在图5至图7中对于电流输出IOUT 502描绘的情形下输出的示范电压曲线802。如图8中所示,电压曲线802呈现了向下从基线部分808投影的一系列电压峰值804,指示由AC适配器输出的电压或平台输入电压的减小。这些电压峰值804、806对应于在图5中示出的相应电流峰值504、508。要指出的是,并不是从AC适配器提取的电流中的所有激增都可导致来自AC适配器的电压的伴随减小。具体地说,在从AC适配器提取的总功率在标称操作范围内的许多条件下,从AC适配器输出的电压可不受电流输出改变的强烈影响。然而,当电流激增对应于可靠近AC适配器的额定功率或在额定功率以上的功率电平时,电压输出可呈现出显著下降。如之前相对于图4所指出的,当这个下降引起电压落在阈值的值以下时,可危及平台的安全操作。
为了解决这个,本实施例提供了所监视的AC电流(诸如图5的输出电流IOUT 502)一满足或超过电流阈值就降低处理器或其它平台组件电流的快速机制。在一些实施例中,电流阈值(诸如电流阈值510)的值可至少部分基于由AC适配器在那个给定电流阈值内输出的对应电压来确定。从而,在图5至图8中示出的情形中,将输出电流IOUT 502降到电流阈值510以下也可将电压曲线802的电压电平带到电压阈值810以上。电压阈值810在一些示例中可表示在其下一个或多个平台组件的操作可能不稳定的电压。如图8中所详述的,电压峰值806的初始部分812的电压电平落在电压阈值810以下。因为这个情境可危及平台操作,因此有用的是,最小化电压曲线802的电压电平保持在阈值电压510以下的持续时间。在图5至图8的情形中,在图5所示的时间T2之后输出电流IOUT 502的快速降低导致电压曲线802的电压电平的快速上升,使得电压电平在时间T4之后超过电压阈值810。在各种示例中,时间T2与T4之间的持续时间可大约是几毫秒,并且在一些情况下小于1毫秒。因此,可以看到,通过基于所测量的来自AC适配器的输出电流,对检测的过电流条件快速做出响应,本实施例还可规定最小化由平台提取的电压在可接受范围以下的时间。
还要强调的是,与各种实施例一致,引起检测的电流激增的平台组件不必是其功率在响应中被调整的组件。换句话说,第一平台组件中的活动的激增可引起从AC适配器提取的电流过大。作为响应,平台功率保护系统108可生成降低一个或多个平台组件(其可包含与第一平台组件不同的其它组件)中功率的控制信号。
本文包含的是代表用于执行所公开架构的新颖方面的示范方法论的一组流程图。虽然为了说明的简化,本文例如以流程图或流程图解形式示出的一个或多个方法论被显示和描述为一系列动作,但要理解并认识到,这些方法论不受动作次序的限制,因为一些动作照此可按不同次序发生和/或与不同于本文所示和描述的其它动作同时发生。例如,本领域技术人员将理解并认识到,方法论可备选地被表示为一系列相互关联的状态或事件,诸如在状态图中。而且,对于新颖实现,并不是在方法论中说明的所有动作都需要。
图9描绘了示范第一逻辑流程900。在块902,来自耦合到平台组件的AC装置的电流输出信号与目前的阈值相比较。在一个实例中,AC装置是AC适配器。
在块904,确定电流输出信号的值超过预设的电流阈值。预设的电流阈值可对应于平台组件的安全操作的电流极限。
在块906,对一个或多个平台组件声明控制信号以降低功率。在一个示例中,控制信号是PROCHOT#信号,其被发送到一个或多个CPU处理器/处理器核和/或一个或多个图形处理器/处理器核。
在判定块908,确定电流输出信号是否继续超过预设的电流阈值。如果是,则过程返回到块906。如果否,则过程结束。
图10描绘了示范第二逻辑流程1000。逻辑流程1000例如可由平台功率保护系统实现。
在块1002,根据用于平台组件操作的安全电压电平,设置用于AC适配器输出电流的电流阈值。
在块1004,监视AC适配器的电流输出。逻辑流程然后继续进行块1006。
在判定块1006,确定是否超过电流极限。如果在块1006确定未超过电流极限,则逻辑流程返回到块1004,在此继续监视AC适配器的电流输出。
如果在块1006确定超过电流极限,则逻辑流程继续进行块1008。在块1008,声明AC_OK信号。流程然后继续进行块1010。
在块1010,对平台组件在对于那个平台组件进入操作的低功率模式足够的预设的持续时间内声明PROCHOT#信号。
图11是示范系统实施例的图解,并且具体地说,图11是示出平台1100的图解,其可包含各种元件。比如,图11示出平台(系统)1110可包含处理器/图形核1102、芯片集/平台控制中心(PCH)1104、输入/输出(I/O)装置1106、随机存取存储器(RAM)(诸如动态RAM(DRAM))1108和只读存储器(ROM)1110、显示器电子器件1120、显示器背光1122以及各种平台组件1114(例如风扇、横流风机、热汇、DTM系统、冷却系统、外壳、通风口等等)。系统1100还可包含无线通信芯片1116和图形装置1118。然而,实施例不限于这些元件。
如图11所示,I/O装置1106、RAM 1108和ROM 1110通过芯片集1104耦合到处理器1102。芯片集1104可通过总线1112耦合到处理器1102。因而,总线1112可包含多条线。
处理器1102可以是包括一个或多个处理器核的中央处理单元,并且可包含具有许多处理器核的许多处理器。处理器1102可包含任何类型的处理单元,诸如例如CPU、多处理单元、精简指令集计算机(RISC)、具有流水线的处理器、复杂指令集计算机(CISC)、数字信号处理器(DSP)等等。在一些实施例中,处理器1102可以是位于单独集成电路芯片上的多个单独处理器。在一些实施例中,处理器1102可以是具有集成图形的处理器,而在其它实施例中,处理器1102可以是(多个)图形核。
图12描绘了系统1200的一个实施例,其可包含平台功率保护系统108和各种其它元件。系统1200可实现在各种装置中,包含蜂窝电话、平板计算装置、智能电话、机顶盒装置、笔记本计算机、电子游戏以及其它装置。实施例不限于此上下文。系统1200可包含片上系统(SoC) 1202和数字显示器1204。如在图12中进一步示出的,SoC 1202除了CPU 1206和图形处理器1208之外还包含存储器1210、存储器控制器1212和芯片块1214。
一些实施例可使用表述“一个实施例”或“实施例”连同它们的派生词来描述。这些术语意味着,结合实施例描述的具体特征、结构或特性包含在至少一个实施例中。在说明书中各处出现的短语“在一个实施例中”不一定全都是指同一实施例。进一步说,一些实施例可使用表述“耦合”和“连接”以及它们的派生词来描述。这些术语不一定打算作为彼此的同义词。例如,一些实施例可使用术语“连接”和/或“耦合”来指示两个或更多元件彼此直接物理接触或电气接触进行描述。然而,术语“耦合”也可意味着,两个或更多元件彼此不直接接触,但仍彼此协同操作或交互作用。
在一个实施例中,设备可包含平台功率保护电路以监视平台输入线上的电流,该电流在平台输入线上从电流源接收,并且当确定电流输出超过电流阈值时,从比较器输出告警信号。设备可进一步包含逻辑以当接收到告警信号时,声明控制信号以降低耦合到平台输入线的一个或多个平台组件中的功耗。
在另一实施例中,其中控制信号可引起处理器的操作频率降低,所述处理器包括所述平台组件之一。
备选地,或此外,在另外实施例中,当确定监视的AC电流超过电流阈值时,平台功率保护电路可生成指示AC信号电平的二进制信号。
备选地,或此外,在另外的实施例中,平台功率保护电路可包含对电流采样的电流传感器、从采样的电流中产生放大的电流信号的差分放大器以及当放大的电流信号超过对应于电流阈值的输入值时输出告警信号的比较器。
备选地,或此外,在另外实施例中,设备可包含嵌入式控制器以设置检测告警信号的中断,并且当中断被触发时声明控制信号。
备选地,或此外,在另外实施例中,所述逻辑可在对于所述一个或多个平台组件进入低功率操作模式足够的预设持续时间内声明所述控制信号以降低平台组件功率。
备选地,或此外,在另外实施例中,当监视的电流超过电流阈值时,逻辑可声明控制信号。
备选地,或此外,在另外实施例中,电流源可包含交流(AC)适配器。
在另一实施例中,计算机实现的方法可包含:监视平台输入线上的电流,该电流在所述平台输入线上从电流源接收;当确定电流输出超过电流阈值时,输出告警信号;以及当生成所述告警信号时,声明控制信号以降低耦合到所述平台输入线的一个或多个平台组件中的功耗。
在另外的实施例中,计算机实现的方法可包含声明控制信号以降低处理器操作频率。
备选地,或此外,在另外实施例中,计算机实现的方法可包含:当确定监视的AC电流超过电流阈值时,生成告警信号作为指示AC信号电平的二进制信号。
备选地,或此外,在另外的实施例中,计算机实现的方法可包含:对平台输入线中的AC电流采样;从采样的电流中产生放大的电流信号;以及当放大的电流信号超过对应于电流阈值的输入值时,输出告警信号。
备选地,或此外,在另外实施例中,计算机实现的方法可包含:设置检测告警信号的中断,并且当中断被触发时声明控制信号。
备选地,或此外,在另外实施例中,计算机实现的方法可包含:在对于所述一个或多个平台组件进入低功率操作模式足够的预设持续时间内声明所述控制信号以降低平台组件功率。
备选地,或此外,在另外实施例中,计算机实现的方法可包含:当监视的电流超过电流阈值时,声明控制信号。
在另外实施例中,设备可配置成执行以上任何实施例的方法。
在另一实施例中,至少一个机器可读介质可包括多个指令,所述指令响应于在计算装置上执行而使计算装置执行根据前面任何实施例的方法。
要强调,提供本公开的摘要以允许读者快速明确技术公开的性质。要理解到,它不将用于解释或限制权利要求书的范围或意义。此外,在前述具体实施方式中,可以看到,为了使公开简化,各种特征被一起组合在单个实施例中。此公开方法不被解释为反映所要求权利的实施例需要比在每个权利要求中明确阐述的特征更多的特征的意图。而是,当如下权利要求书反映时,发明的主题在于少于单个公开的实施例的所有特征。从而,如下权利要求书由此被合并到具体实施方式中,其中每个权利要求都代表它自己作为独立实施例。在所附权利要求书中,术语“包含”和“在其中”分别被用作相应术语“包括”和“其中”的简明英语等效词。而且,术语“第一”、“第二”、“第三”等等仅仅被用作标记,并不打算对它们的对象施加数字上的要求。
上面已经描述的包含所公开架构的示例。当然,不可能描述每一个想到的组件和/或方法论组合,但本领域普通技术人员可认识到,许多另外组合和排列是可能的。因而,新颖架构意图涵盖落入所附权利要求书的精神和范围内的所有此类变化、修改和变形。
各种实施例可使用硬件元件、软件元件或二者的组合来实现。硬件元件的示例可包含处理器、微处理器、电路、电路元件(例如晶体管、电阻器、电容器、电感器等等)、集成电路、专用集成电路(ASIC)、可编程逻辑器件(PLD)、数字信号处理器(DSP)、现场可编程门阵列(FPGA)、逻辑门、寄存器、半导体器件、芯片、微芯片、芯片集等等。软件的示例可包含软件组件、程序、应用、计算机程序、应用程序、系统程序、机器程序、操作系统软件、中间件、固件、软件模块、例程、子例程、功能、方法、过程、软件界面、应用程序接口(API)、指令集、计算代码、计算机代码、代码段、计算机代码段、字、值、符号或它们的任何组合。确定是否使用硬件元件和/或软件元件来实现实施例可根据许多因素变化,诸如期望的计算速率、功率级、耐热性、处理循环预算、输入数据速率、输出数据速率、存储资源、数据总线速度以及其它设计或性能约束。
可使用表述“耦合”和“连接”以及它们的派生词来描述一些实施例。这些术语不意图作为彼此的同义词。例如,一些实施例可使用术语“连接”和/或“耦合”来指示两个或更多元件彼此直接物理接触或电气接触进行描述。
然而,术语“耦合”也可意味着,两个或更多元件彼此不直接接触,但仍彼此协同操作或交互作用。
一些实施例例如可使用计算机可读介质或制品实现,计算机可读介质或制品可存储指令或指令集,指令如果由计算机执行可使计算机执行按照实施例的方法和/或操作。此类计算机例如可包含任何适合的处理平台、计算平台、计算装置、处理装置、计算系统、处理系统、计算机、处理器等等,并且可使用硬件和/或软件的任何适合的组合来实现。计算机可读介质或制品例如可包含任何适合类型的存储器单元、存储器器件、存储器制品、存储器介质、存储装置、存储制品、存储介质和/或存储单元,例如存储器、可拆卸或不可拆卸介质、可擦除或不可擦除介质、可写或可重写介质、数字或模拟介质、硬盘、软盘、压缩盘只读存储器(CD-ROM)、压缩盘可记录(CD-R)、压缩盘可重写(CD-RW)、光盘、磁介质、磁光介质、可拆卸存储卡或盘、各种类型数字多用途盘(DVD)、带、盒式磁带等。指令可包含使用任何适合的高级、低级、面向对象、可视、编译和/或解释的编程语言实现的任何适合类型的代码,诸如源代码、编译代码、解释代码、可执行代码、静态代码、动态代码、加密代码等。
除非特别声明,否则可认识到,诸如“处理”、“计算”、“估算”、“确定”等术语指的是计算机或计算系统或类似电子计算装置的动作和/或过程,其操控计算系统的寄存器和/或存储器内表示为物理量(例如电子量)的数据和/或将其变换成计算系统的存储器、寄存器或其它此类信息存储装置、传送或显示装置内类似表示为物理量的其它数据。实施例不限于此上下文。
尽管已经以对结构特征和/或方法论动作特定的语言描述了主题,但要理解到,在所附权利要求书中定义的主题不一定局限于上面描述的特定特征或动作。而是,上面描述的特定特征和动作被公开为实现权利要求的示例形式。
本文已经阐述了大量特定细节来提供实施例的全面理解。然而,本领域技术人员将理解,没有这些特定细节也可实践实施例。在其它实例中,众所周知的操作、组件和电路未详细描述,以免模糊了实施例。可认识到,本文公开的特定结构和功能细节可以是代表性的,并不一定限制实施例的范围。

Claims (25)

1. 一种设备,包括:
平台功率保护电路,以:
监视平台输入线上的电流,所述电流在所述平台输入线上从电流源接收;以及
当确定电流输出超过电流阈值时,从比较器输出告警信号;以及
逻辑,以当接收到所述告警信号时,声明控制信号以降低耦合到所述平台输入线的一个或多个平台组件中的功耗。
2. 如权利要求1所述的设备,其中所述控制信号引起处理器的操作频率降低,所述处理器包括所述平台组件之一。
3. 如权利要求1所述的设备,当确定监视的AC电流超过所述电流阈值时,所述平台功率保护电路生成指示AC信号电平的二进制信号。
4. 如权利要求1所述的设备,所述平台功率保护电路包括:
电流传感器,对电流进行采样;
差分放大器,从采样的电流中产生放大的电流信号;以及
比较器,当所述放大的电流信号超过对应于所述电流阈值的输入值时,输出所述告警信号。
5. 如权利要求3所述的设备,包括:嵌入式控制器,以:
设置中断以检测所述告警信号;以及
当所述中断被触发时,声明所述控制信号。
6. 如权利要求1所述的设备,其中所述逻辑在对于所述一个或多个平台组件进入低功率操作模式足够的预设持续时间内声明所述控制信号。
7. 如权利要求1所述的设备,当所述监视的电流超过所述电流阈值时,所述逻辑声明所述控制信号。
8. 如权利要求1所述的设备,其中所述电流源包括交流电流(AC)适配器。
9. 一种计算机实现的方法,包括:
监视平台输入线上的电流,所述电流在所述平台输入线上从电流源接收;
当确定电流输出超过电流阈值时,输出告警信号;以及
当生成所述告警信号时,声明控制信号以降低耦合到所述平台输入线的一个或多个平台组件中的功耗。
10. 如权利要求9所述的计算机实现的方法,包括:声明控制信号以降低处理器操作频率。
11. 如权利要求9所述的计算机实现的方法,包括:当确定监视的AC电流超过所述电流阈值时,生成所述告警信号作为指示AC信号电平的二进制信号。
12. 如权利要求9所述的计算机实现的方法,包括:
对所述平台输入线中的AC电流进行采样;
从所述采样的电流中产生放大的电流信号;以及
当所述放大的电流信号超过对应于所述电流阈值的输入值时,输出所述告警。
13. 如权利要求11所述的计算机实现的方法,包括:
设置中断以检测所述告警信号;以及
当所述中断被触发时,声明所述控制信号。
14. 如权利要求9所述的计算机实现的方法,包括:在对于所述一个或多个平台组件进入低功率操作模式足够的预设持续时间内声明所述控制信号以降低平台组件功率。
15. 如权利要求9所述的计算机实现的方法,包括:当所述监视的电流超过所述电流阈值时,声明所述控制信号。
16. 至少一个计算机可读存储介质,包括多个指令,所述指令当执行时使系统:
接收指示平台输入线中电流的电流阈值违反的告警信号;以及
当接收到所述告警信号时,引起声明控制信号以降低耦合到所述平台输入线的一个或多个平台组件中的功耗。
17. 如权利要求16所述的至少一个计算机可读存储介质,包括指令,所述指令当执行时,使系统引起声明所述控制信号以导致处理器操作频率降低。
18. 如权利要求16所述的至少一个计算机可读存储介质,包括指令,所述指令当执行时,使系统当确定监视的AC电流超过所述电流阈值时,生成所述告警信号作为指示AC信号电平的二进制信号。
19. 如权利要求18所述的至少一个计算机可读存储介质,包括指令,所述指令当执行时使系统生成信号以:
设置中断以检测所述告警信号;以及
当所述中断被触发时,声明所述控制信号。
20. 如权利要求16所述的至少一个计算机可读存储介质,包括指令,所述指令当执行时使系统生成信号,以在对于所述一个或多个平台组件进入低功率操作模式足够的预设持续时间内声明所述控制信号以降低平台组件功率。
21. 如权利要求16所述的至少一个计算机可读存储介质,包括指令,所述指令当执行时使系统:当所述监视的电流超过所述电流阈值时,生成声明所述控制信号的信号。
22. 一种系统,包括:
交流电流(AC)适配器;以及
平台功率保护电路,以:
监视平台输入线上的电流、在所述平台输入线上从所述AC适配器接收的电流;以及
当确定电流输出超过电流阈值时,从比较器输出告警信号;以及
逻辑,以当接收到所述告警信号时,声明控制信号以降低耦合到所述平台输入线的一个或多个平台组件中的功耗。
23. 如权利要求22所述的系统,其中所述控制信号引起处理器的操作频率降低,所述处理器包括所述平台组件之一。
24. 如权利要求22所述的系统,当确定监视的AC电流超过所述电流阈值时,所述平台功率保护电路生成指示AC信号电平的二进制信号。
25. 如权利要求22所述的系统,所述平台功率保护电路包括:
电流传感器,对电流进行采样;
差分放大器,从采样的电流中产生放大的电流信号;以及
比较器,当所述放大的电流信号超过对应于所述电流阈值的输入值时,输出所述告警信号。
CN201380061075.4A 2012-12-24 2013-12-19 用于功率资源保护的方法和设备 Pending CN104813253A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910864781.1A CN110658903A (zh) 2012-12-24 2013-12-19 用于功率资源保护的方法和设备

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US13/726,338 US20140181546A1 (en) 2012-12-24 2012-12-24 Method and apparatus for power resource protection
US13/726338 2012-12-24
PCT/US2013/076442 WO2014105612A1 (en) 2012-12-24 2013-12-19 Method and apparatus for power resource protection

Related Child Applications (1)

Application Number Title Priority Date Filing Date
CN201910864781.1A Division CN110658903A (zh) 2012-12-24 2013-12-19 用于功率资源保护的方法和设备

Publications (1)

Publication Number Publication Date
CN104813253A true CN104813253A (zh) 2015-07-29

Family

ID=50976143

Family Applications (2)

Application Number Title Priority Date Filing Date
CN201380061075.4A Pending CN104813253A (zh) 2012-12-24 2013-12-19 用于功率资源保护的方法和设备
CN201910864781.1A Pending CN110658903A (zh) 2012-12-24 2013-12-19 用于功率资源保护的方法和设备

Family Applications After (1)

Application Number Title Priority Date Filing Date
CN201910864781.1A Pending CN110658903A (zh) 2012-12-24 2013-12-19 用于功率资源保护的方法和设备

Country Status (5)

Country Link
US (1) US20140181546A1 (zh)
CN (2) CN104813253A (zh)
DE (1) DE112013006190T5 (zh)
GB (1) GB2525769B (zh)
WO (1) WO2014105612A1 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109154851A (zh) * 2016-05-19 2019-01-04 高通股份有限公司 具有反馈的电源
CN110286733A (zh) * 2019-06-28 2019-09-27 无锡睿勤科技有限公司 笔电适配器自适应设定cpu性能的方法、设备及存储介质

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5986138B2 (ja) * 2014-05-09 2016-09-06 レノボ・シンガポール・プライベート・リミテッド 複数のプロセッサに電力を供給する電源装置の出力を制御する方法、電源システムおよび情報処理装置
US20160091950A1 (en) * 2014-09-26 2016-03-31 Apple Inc. Peak current management
US9715244B2 (en) * 2015-02-24 2017-07-25 Intersil Americas LLC System and method for determining adapter current limit
US10739842B2 (en) 2017-04-01 2020-08-11 Intel Corporation Power management and protection
US10228746B1 (en) * 2017-12-05 2019-03-12 Western Digital Technologies, Inc. Dynamic distributed power control circuits
US10802557B2 (en) * 2018-06-28 2020-10-13 Intel Corporation Supporting maximum power spikes above battery capability without throttling
US10754410B2 (en) * 2018-11-09 2020-08-25 Monolithic Power Systems, Inc. System and method for standby mode operation of power management system
US11429173B2 (en) * 2018-12-21 2022-08-30 Intel Corporation Apparatus and method for proactive power management to avoid unintentional processor shutdown
US11237610B2 (en) * 2019-11-20 2022-02-01 Intel Corporation Handling loss of power for uninterruptible power supply efficiency
US11243601B1 (en) 2021-04-01 2022-02-08 Oracle International Corporation Managing server performance and reliability during reductions in a number of power supply units
US11567553B2 (en) 2021-04-01 2023-01-31 Oracle International Corporation Power supply unit power level protection limits
US11599179B2 (en) * 2021-04-28 2023-03-07 Dell Products L.P. Intelligent control of a power supply system of an information handling system
WO2024039467A1 (en) * 2022-08-16 2024-02-22 Microsoft Technology Licensing, Llc Controlling electrical power flowing from a battery

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6574740B1 (en) * 1998-12-07 2003-06-03 International Business Machines Corporation Dynamic power consumption control for a computer or other electronic apparatus
CN101111816A (zh) * 2005-02-01 2008-01-23 惠普开发有限公司 用于控制计算机系统中电源的使用的系统和方法
WO2012009104A2 (en) * 2010-06-28 2012-01-19 Intel Corporation Method and apparatus for reducing power consumption for memories
CN102440036A (zh) * 2009-04-08 2012-05-02 翁-兰普无线公司 动态能量控制

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5719800A (en) * 1995-06-30 1998-02-17 Intel Corporation Performance throttling to reduce IC power consumption
JP3687740B2 (ja) * 2001-04-18 2005-08-24 インターナショナル・ビジネス・マシーンズ・コーポレーション 電源供給システム、コンピュータ装置、および最大電力制御方法
US7139920B2 (en) * 2003-03-13 2006-11-21 Sun Microsystems, Inc. Method and apparatus for supplying power in electronic equipment
US20050086545A1 (en) * 2003-10-17 2005-04-21 Dell Products L.P. Information handling system including fast acting current monitoring and throttling capability
US7849334B2 (en) * 2006-09-29 2010-12-07 Intel Coporation Transitioning a computing platform to a low power system state
US8346234B2 (en) * 2008-11-08 2013-01-01 Absolute Software Corporation Secure platform management with power savings capacity
EP2415129B1 (en) * 2009-03-31 2016-09-07 Hewlett-Packard Enterprise Development LP Determining power topology of a plurality of computer systems
US8856564B2 (en) * 2009-12-18 2014-10-07 Intel Corporation Method and apparatus for power profile shaping using time-interleaved voltage modulation
US8228038B2 (en) * 2009-12-23 2012-07-24 Intel Corporation Power management control system and method
US8539269B2 (en) * 2011-03-31 2013-09-17 Intel Corporation Apparatus and method for high current protection
US9223378B2 (en) * 2012-09-26 2015-12-29 Hewlett Packard Enterprise Development Lp Sensing current to protect a fuse

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6574740B1 (en) * 1998-12-07 2003-06-03 International Business Machines Corporation Dynamic power consumption control for a computer or other electronic apparatus
CN101111816A (zh) * 2005-02-01 2008-01-23 惠普开发有限公司 用于控制计算机系统中电源的使用的系统和方法
CN102440036A (zh) * 2009-04-08 2012-05-02 翁-兰普无线公司 动态能量控制
WO2012009104A2 (en) * 2010-06-28 2012-01-19 Intel Corporation Method and apparatus for reducing power consumption for memories

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109154851A (zh) * 2016-05-19 2019-01-04 高通股份有限公司 具有反馈的电源
CN110286733A (zh) * 2019-06-28 2019-09-27 无锡睿勤科技有限公司 笔电适配器自适应设定cpu性能的方法、设备及存储介质

Also Published As

Publication number Publication date
DE112013006190T5 (de) 2015-09-24
WO2014105612A1 (en) 2014-07-03
CN110658903A (zh) 2020-01-07
GB201508782D0 (en) 2015-07-01
US20140181546A1 (en) 2014-06-26
GB2525769A (en) 2015-11-04
GB2525769B (en) 2020-02-19

Similar Documents

Publication Publication Date Title
CN104813253A (zh) 用于功率资源保护的方法和设备
US7275164B2 (en) System and method for fencing any one of the plurality of voltage islands using a lookup table including AC and DC components for each functional block of the voltage islands
TWI300175B (en) Method and apparatus for adjusting the voltage and frequency to minimize power dissipation in a multiprocessor system
US8400743B2 (en) Electrostatic discharge circuit
US10108240B2 (en) Power excursion warning system
CN101578563B (zh) 降低ic中的空闲泄漏功耗
US9778726B2 (en) Deterministic current based frequency optimization of processor chip
CN103282853A (zh) 最大电流限制方法和设备
CN108469890B (zh) 高待机电源系统的智能电源供应管理
CN104781751A (zh) 用于管理计算系统功率的方法和装置
WO2017193514A1 (zh) 一种消除设备在关机状态下漏电的电路
US10152106B2 (en) Power excursion tolerant power system
US6711692B1 (en) Data processing unit including central unit and peripheral unit driven by separate power supplies
CN107104478A (zh) 一种信息处理方法及电子设备
CN107506015B (zh) 向处理器供电的方法和装置
CN107562106A (zh) 一种超低功耗高可靠性电源管理设计及实现方法
Beldachi et al. Run‐time power and performance scaling in 28 nm FPGAs
CN101881988B (zh) 可携式计算机及其充电方法
TWI498718B (zh) 電腦裝置
CN116700467A (zh) 调整处理器功率的方法及装置、电子设备、存储介质
US20220197360A1 (en) Computing Devices
WO2014020750A1 (ja) 電源装置、及び電源管理方法
CN106155259A (zh) 一种电源控制方法和装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
EXSB Decision made by sipo to initiate substantive examination
SE01 Entry into force of request for substantive examination