CN104810361B - 一种存储器 - Google Patents
一种存储器 Download PDFInfo
- Publication number
- CN104810361B CN104810361B CN201510217386.6A CN201510217386A CN104810361B CN 104810361 B CN104810361 B CN 104810361B CN 201510217386 A CN201510217386 A CN 201510217386A CN 104810361 B CN104810361 B CN 104810361B
- Authority
- CN
- China
- Prior art keywords
- memory
- lead
- insulating substrate
- passive storage
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Landscapes
- Semiconductor Memories (AREA)
Abstract
本发明涉及存储器技术。本发明解决了现有包含无源存储单元电路的存储器耗用较大面积的单晶硅基片,而组合基片只读存储器制作困难的问题,提供了一种存储器,其技术方案可概括为:一种存储器,包括绝缘基片、无源存储单元矩阵电路、引线排及至少一个控制芯片,无源存储单元矩阵电路和引线排在绝缘基片上表面,控制芯片通过引线排与无源存储单元矩阵电路连接,所述控制芯片倒装在绝缘基片上表面。本发明的有益效果是,制造比较容易,适用于只读存储器。
Description
技术领域
本发明涉及存储器技术。
背景技术
通常的存储器,如包含有源存储单元电路的随机存储器、只读存储器和闪存,包含无源存储单元电路的电阻存储器,相变存储器等存储器,是制造在整块单晶硅基片上的,其存储单元电路、驱动电路、外围电路等都位于一个单晶硅基片上。如中国专利申请号为“92109280.6”所公开的一种掩膜只读存储器,中国专利申请号为“201010175802.8”所公开的多层交叉点电阻存储器及制造方法等都是电路集成在一个单晶硅基片上,这样虽然较易制作,但是将耗用较大面积的单晶硅基片,成本较高。
而如中国专利申请号为“97107683.9”所公开的组合基片只读存储器及其制造方法,其为包含无源存储单元电路的存储器,结构如图1所示,截面图如图2所示,组合基片只读存储器,具有第一单晶硅基片5、第二单晶硅基片5和绝缘基片4,以及位于第一单晶硅基片5上的字线驱动电路及字线驱动外围电路(第一电路单元6),位于第二单晶硅基片5上的位线驱动电路及位线驱动外围电路(第二电路单元6),位于所述绝缘基片4上的无源存储单元矩阵电路1,所述绝缘基片4的两个相邻侧面分别与所述第一单晶硅基片5的一个侧面和所述第二单晶硅基片5的一个侧面结合,字线驱动电路及位线驱动电路(电路单元6)通过引线排2分别连接无源存储单元矩阵电路1中的金属字线及金属位线。第一单晶硅基片5、字线驱动电路及字线驱动外围电路(第一电路单元6)组成的字线控制部分可称为第一控制芯片,第二单晶硅基片5、位线驱动电路及位线驱动外围电路(第二电路单元6)组成的位线控制部分可称为第二控制芯片。其虽然无源存储单元矩阵电路下方不占用单晶硅基片,但是由于需要将绝缘基片4的两个相邻侧面分别与所述第一单晶硅基片5的一个侧面和所述第二单晶硅基片5的一个侧面结合,而由于分为第一单晶硅基片5和第二单晶硅基片5后,每个单晶硅基片5则为长条形的基片,其侧面较窄,绝缘基片4的侧面也相对于其上下面较窄,将单晶硅基片5的侧面与绝缘基片4的侧面相结合制作较为困难。
发明内容
本发明的目的是要克服包含无源存储单元电路的存储器耗用较大面积的单晶硅基片,而组合基片只读存储器制作困难的缺点,提供一种存储器。
本发明解决其技术问题,采用的技术方案是,一种存储器,包括绝缘基片、无源存储单元矩阵电路、引线排及至少一个控制芯片,无源存储单元矩阵电路和引线排在绝缘基片上表面,控制芯片通过引线排与无源存储单元矩阵电路连接,其特征在于,所述控制芯片倒装在绝缘基片上表面。
具体的,所述控制芯片包括单晶硅基片及电路单元,所述电路单元设置在单晶硅基片上,电路单元通过引线排与无源存储单元矩阵电路连接。
进一步的,所述控制芯片倒装在绝缘材料基片上表面是指:控制芯片的电路单元与绝缘基片上表面相接触。
具体的,所述无源存储单元矩阵电路包括金属字线、金属位线及金属字线与金属位线之间的导电材料,所述金属字线及金属位线分别与引线排连接。
再进一步的,所述引线排为金属引线排。
具体的,所述绝缘基片为塑料基片。
再进一步的,所述绝缘基片为玻璃基片。
在本发明方案中,由于无源存储单元矩阵电路和无源存储单元矩阵电路延长线在绝缘材料基片上表面,不占用单晶硅基片,其可以节省大量单晶硅基片,控制芯片倒装在绝缘材料基片上表面,制造比较容易。
附图说明
图1是现有组合基片只读存储器的结构示意图。
图2是现有组合基片只读存储器的截面示意图。
图3是本发明实施例中存储器的结构示意图。
图4是本发明实施例中存储器的截面示意图。
图5是本发明另一实施例中存储器的结构示意图。
其中,1为无源存储单元矩阵电路,2为引线排,3为控制芯片,4为绝缘基片,5为单晶硅基片,6为电路单元。
具体实施方式
下面结合实施例及附图,详细描述本发明的技术方案。
本发明的存储器,由至少一个控制芯片3及位于绝缘基片4上的无源存储单元矩阵电路1以及引线排2组成,与现有技术不同在于,控制芯片3倒装在绝缘基片4上并通过引线排2与无源存储单元矩阵电路1连接。
实施例
本发明实施例的存储器的结构示意图如图3,其截面示意图如图4。该存储器由两个控制芯片3及位于绝缘基片4上的无源存储单元矩阵电路1和引线排2组成。
与现有技术相同,无源存储单元矩阵电路1和引线排2位于绝缘基片4上,无源存储单元矩阵电路1包括金属字线、金属位线及金属字线与金属位线之间的导电材料,金属字线及金属位线分别与引线排2连接,控制芯片3包括单晶硅基片5及电路单元6,电路单元6设置在单晶硅基片5上,电路单元6通过引线排2与无源存储单元矩阵电路1连接。这里的电路单元6可以包括字线驱动电路和/或位线驱动电路及相应的外围电路等,引线排2可以为金属引线排,绝缘基片4为塑料基片或玻璃基片。
与现有技术不同在于,控制芯片3倒装在绝缘基片4上表面,即电路单元6与绝缘基片4上表面相接触,也就是说,若以绝缘基片4为底,则绝缘基片4在最下方,电路单元6在绝缘基片4上表面,电路单元6上方为单晶硅基片5,电路单元6通过引线排2与无源存储单元矩阵电路1连接。
当然,控制芯片3也可以为一个,其结构示意图可以如图5所示但并不限于图5所示的形状及排版方式,只需要达到无源存储单元矩阵电路1和引线排2位于绝缘基片4上,控制芯片3倒装在绝缘基片4上表面,并通过引线排2与无源存储单元矩阵电路1连接即可。
由于制作无源存储单元矩阵电路1及制作控制芯片3的方法均属于现有技术,因此此处不再详述。
由于本发明在绝缘基片4上制作无源存储单元矩阵电路1,在单晶硅基片5上制作控制芯片3,最后将制作完成的控制芯片3固定在绝缘基片4上,这样就避免了现有技术中控制芯片3中的单晶硅基片5较窄的侧面与绝缘基片4较窄的侧面结合相对麻烦的问题。
Claims (5)
1.一种存储器,包括绝缘基片、无源存储单元矩阵电路、引线排及至少一个控制芯片,无源存储单元矩阵电路和引线排在绝缘基片上表面,控制芯片通过引线排与无源存储单元矩阵电路连接,其特征在于,所述控制芯片倒装在绝缘基片上表面,所述控制芯片包括单晶硅基片及电路单元,所述电路单元设置在单晶硅基片上,电路单元通过引线排与无源存储单元矩阵电路连接。
2.如权利要求1所述的一种存储器,其特征在于,所述无源存储单元矩阵电路包括金属字线、金属位线及金属字线与金属位线之间的导电材料,所述金属字线及金属位线分别与引线排连接。
3.如权利要求1所述的一种存储器,其特征在于,所述引线排为金属引线排。
4.如权利要求1或2或3所述的一种存储器,其特征在于,所述绝缘基片为塑料基片。
5.如权利要求1或2或3所述的一种存储器,其特征在于,所述绝缘基片为玻璃基片。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510217386.6A CN104810361B (zh) | 2015-04-30 | 2015-04-30 | 一种存储器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510217386.6A CN104810361B (zh) | 2015-04-30 | 2015-04-30 | 一种存储器 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN104810361A CN104810361A (zh) | 2015-07-29 |
CN104810361B true CN104810361B (zh) | 2019-01-29 |
Family
ID=53695062
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201510217386.6A Active CN104810361B (zh) | 2015-04-30 | 2015-04-30 | 一种存储器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN104810361B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106354690A (zh) * | 2016-08-25 | 2017-01-25 | 海南政法职业学院 | 一种新型会计多功能计算器 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1211824A (zh) * | 1997-09-18 | 1999-03-24 | 于翔 | 组合基片只读存储器及其制造方法 |
CN1433252A (zh) * | 2002-01-07 | 2003-07-30 | 株式会社日立制作所 | 半导体装置及其制造方法 |
CN101133460A (zh) * | 2004-12-30 | 2008-02-27 | 薄膜电子有限公司 | 存储器件制造中的方法 |
CN101300557A (zh) * | 2005-12-23 | 2008-11-05 | 英特尔公司 | 具有上下存储器芯片的存储器系统 |
CN201229528Y (zh) * | 2008-07-11 | 2009-04-29 | 张辉 | 计算机数据采集分发器电路板 |
CN204538023U (zh) * | 2015-04-30 | 2015-08-05 | 于翔 | 一种存储器 |
-
2015
- 2015-04-30 CN CN201510217386.6A patent/CN104810361B/zh active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1211824A (zh) * | 1997-09-18 | 1999-03-24 | 于翔 | 组合基片只读存储器及其制造方法 |
CN1433252A (zh) * | 2002-01-07 | 2003-07-30 | 株式会社日立制作所 | 半导体装置及其制造方法 |
CN101133460A (zh) * | 2004-12-30 | 2008-02-27 | 薄膜电子有限公司 | 存储器件制造中的方法 |
CN101300557A (zh) * | 2005-12-23 | 2008-11-05 | 英特尔公司 | 具有上下存储器芯片的存储器系统 |
CN201229528Y (zh) * | 2008-07-11 | 2009-04-29 | 张辉 | 计算机数据采集分发器电路板 |
CN204538023U (zh) * | 2015-04-30 | 2015-08-05 | 于翔 | 一种存储器 |
Also Published As
Publication number | Publication date |
---|---|
CN104810361A (zh) | 2015-07-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101779298B (zh) | 太阳能电池板 | |
CN103843136B (zh) | 在ic封装中封装dram和soc | |
CN104659030B (zh) | 电子设备 | |
WO2011156695A8 (en) | Air gap isolation between the bit lines of a non-volatile memory and methods of manufacturing the same | |
US20190259811A1 (en) | Memory device and memory system | |
JP4980571B2 (ja) | ソースストラッピングを有する記憶素子のセルアレイ | |
WO2008105155A1 (ja) | 不揮発性メモリ装置、および不揮発性メモリ装置におけるデータ書込方法 | |
EP2701155A3 (en) | One-bit memory cell for nonvolatile memory and associated controlling method | |
CN102800647A (zh) | 立体螺旋电感及其形成方法 | |
CN101702327B (zh) | 一种存储器阵列 | |
US9905292B2 (en) | Three dimensional dual-port bit cell and method of using same | |
JP2009049370A5 (zh) | ||
CN103065561A (zh) | 一种led显示屏显示单元及其自动化生产方法 | |
JP2020150073A (ja) | 半導体記憶装置 | |
CN110211953A (zh) | 存储芯片、固态硬盘及其温度控制方法 | |
CN104810361B (zh) | 一种存储器 | |
CN103730450A (zh) | 有机电激发光二极体储存电容结构及其制备方法 | |
CN204538023U (zh) | 一种存储器 | |
WO2011009860A3 (de) | Dünnschicht-solarmodul mit verbesserter zusammenschaltung von solarzellen sowie verfahren zu dessen herstellung | |
WO2013052411A4 (en) | Stub minimization for wirebond assemblies without windows | |
CN102779940A (zh) | 相变随机存取存储器件及其制造方法 | |
CN110752203B (zh) | 一种低功耗芯片及其制备方法 | |
CN112599560A (zh) | 一种半导体器件及其制备方法 | |
WO2009022503A1 (ja) | 薄膜容量、それを用いた表示装置及びメモリセル、並びにそれらの製造方法 | |
CN102768995B (zh) | 具有芯片外控制器的存储器装置及其制造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
EXSB | Decision made by sipo to initiate substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |