CN104731730A - 一种vme总线菊花链中断自动传递方法 - Google Patents

一种vme总线菊花链中断自动传递方法 Download PDF

Info

Publication number
CN104731730A
CN104731730A CN201310714489.4A CN201310714489A CN104731730A CN 104731730 A CN104731730 A CN 104731730A CN 201310714489 A CN201310714489 A CN 201310714489A CN 104731730 A CN104731730 A CN 104731730A
Authority
CN
China
Prior art keywords
driver
module
stitch
signal
enable
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201310714489.4A
Other languages
English (en)
Inventor
王纯委
李成文
解文涛
刘宇
何立军
何小亚
杨涛
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
AVIC No 631 Research Institute
Original Assignee
AVIC No 631 Research Institute
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by AVIC No 631 Research Institute filed Critical AVIC No 631 Research Institute
Priority to CN201310714489.4A priority Critical patent/CN104731730A/zh
Publication of CN104731730A publication Critical patent/CN104731730A/zh
Pending legal-status Critical Current

Links

Abstract

本发明提出了一种VME总线菊花链中断自动传递方法,包括以下步骤:1)选择具有三态功能的单向驱动器;2)对驱动器使能信号的类型进行识别,分为高电平有效或低电平有效;3)采用VME总线的计算机,将模块分为主模块和从模块,在对从模块的连接器管脚进行信号分配时,选取其中一个针脚作为使能信号针脚;4)选取的针脚在母板上连接到驱动器的使能信号,根据驱动器的使能信号类型,确定母板上该针脚信号处理方法以及模块上该针脚信号处理方法。一种VME总线菊花链中断自动传递方法,在模块的配置发生变化时,可不必改动底板,就可使产品正常工作。

Description

一种VME总线菊花链中断自动传递方法
技术领域
本发明属于嵌入式容错计算机系统设计技术领域,尤其涉及一种VME总线菊花链中断自动传递方法。
背景技术
在嵌入式系统中,VME总线以其负载能力、抗干扰能力强,规范完备、技术成熟、可靠性高等优点被广泛采用。VME总线以菊花链方式应答中断,在调试过程中,如果某个模块不存在,就无法传递中断应答,必须采用跳线方式进行跨接才能使整个总线恢复正常工作,这引起设计和调试很大的麻烦。
发明内容
为了解决背景技术中所存在的技术问题,本发明提出了一种VME总线菊花链中断自动传递方法,在模块的配置发生变化时,可不必改动底板,就可使产品正常工作。
本发明的技术解决方案是:一种VME总线菊花链中断自动传递方法,其特征在于:所述方法包括以下步骤:
1)选择具有三态功能的单向驱动器;
2)对驱动器使能信号的类型进行识别,分为高电平有效或低电平有效;
3)采用VME总线的计算机,将模块分为主模块和从模块,在对从模块的连接器管脚进行信号分配时,选取其中一个针脚作为使能信号针脚;
4)选取的针脚在母板上连接到驱动器的使能信号,根据驱动器的使能信号类型,确定母板上该针脚信号处理方法以及模块上该针脚信号处理方法。
上述步骤4)中当驱动器使能信号的类型是高电平有效时,母板上该针脚信号上拉到高电平,该针脚为高电平,驱动器使能有效;模块上该针脚信号引入低电平,当模块插在计算机中时,该针脚变为低电平,驱动器使能禁止。
上述步骤4)中当驱动器使能信号的类型是低电平有效时,母板上该针脚信号下拉到低电平,该针脚为低电平,驱动器使能有效;模块上该针脚信号引入高电平,当模块插在计算机中时,该针脚变为高电平,驱动器使能禁止。
驱动器的输入端接模块的IACKIN信号,驱动器的输出端接模块IACKOUT信号。
具有三态功能的单向驱动器选用但不限于SNJ54HCT244J或IDT74FCT16244ATPV。
本发明对于采用VME总线的产品,设计一种自动跳线方法,在模块的配置发生变化时,可不必改动底板,就可使产品正常工作,方便产品的调试排故等,同时可使模块的配置更为灵活,通用性更强。本发明成功应用于ICNI综合计算机数据处理系统,经过了系统应用测试和试飞验证,在多个重点型号飞机装机使用,取得良好的效果,目前产品已经定型。
附图说明
图1是本发明电路原理示意图;
具体实施方式
本发明的具体实施原理参见图1,
1)需要选用一种具有三态功能的单向驱动器,如SNJ54HCT244J、IDT74FCT16244ATPV等(注:选用的驱动器的不同,具体实现方式也有差别);
2)对驱动器使能信号的类型进行识别,可分为高电平有效或低电平有效;
3)采用VME总线的计算机产品,模块一般分为主模块和从模块,在对从模块的连接器管脚进行信号分配时,选取其中一个针脚作为使能信号针脚;
4)该针脚在母板上连接到驱动器的使能信号,在模块设计时,根据驱动器的使能信号类型,确定对应的处理方式。具体参见表1:
表1
驱动器的输入端接模块的IACKIN信号,驱动器的输出端接模块IACKOUT信号;自动跳线原理:
a.当从模块存在时,驱动器使能禁止,驱动器的IACKIN信号和IACKOUT信号管脚为三态,此时通过模块本身来进行中断的应答(图1中从模块1即为此工作方式)。
b.当从模块不存在时,由于下拉电路的作用,驱动器使能有效,驱动器的IACKIN信号和IACKOUT信号接通,完成自动传递(图1中从模块2即为此工作方式)。

Claims (5)

1.一种VME总线菊花链中断自动传递方法,其特征在于:所述方法包括以下步骤:
1)选择具有三态功能的单向驱动器;
2)对驱动器使能信号的类型进行识别,分为高电平有效或低电平有效;
3)采用VME总线的计算机,将模块分为主模块和从模块,在对从模块的连接器管脚进行信号分配时,选取其中一个针脚作为使能信号针脚;
4)选取的针脚在母板上连接到驱动器的使能信号,根据驱动器的使能信号类型,确定母板上该针脚信号处理方法以及模块上该针脚信号处理方法。
2.根据权利要求1所述的VME总线菊花链中断自动传递方法,其特征在于:所述步骤4)中当驱动器使能信号的类型是高电平有效时,母板上该针脚信号上拉到高电平,该针脚为高电平,驱动器使能有效;模块上该针脚信号引入低电平,当模块插在计算机中时,该针脚变为低电平,驱动器使能禁止。
3.根据权利要求1所述的VME总线菊花链中断自动传递方法,其特征在于:所述步骤4)中当驱动器使能信号的类型是低电平有效时,母板上该针脚信号下拉到低电平,该针脚为低电平,驱动器使能有效;模块上该针脚信号引入高电平,当模块插在计算机中时,该针脚变为高电平,驱动器使能禁止。
4.根据权利要求2或3所述的VME总线菊花链中断自动传递方法,其特征在于:驱动器的输入端接模块的IACKIN信号,驱动器的输出端接模块IACKOUT信号。
5.根据权利要求2或3所述的VME总线菊花链中断自动传递方法,其特征在于:具有三态功能的单向驱动器选用但不限于SNJ54HCT244J或IDT74FCT16244ATPV。
CN201310714489.4A 2013-12-20 2013-12-20 一种vme总线菊花链中断自动传递方法 Pending CN104731730A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201310714489.4A CN104731730A (zh) 2013-12-20 2013-12-20 一种vme总线菊花链中断自动传递方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201310714489.4A CN104731730A (zh) 2013-12-20 2013-12-20 一种vme总线菊花链中断自动传递方法

Publications (1)

Publication Number Publication Date
CN104731730A true CN104731730A (zh) 2015-06-24

Family

ID=53455636

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310714489.4A Pending CN104731730A (zh) 2013-12-20 2013-12-20 一种vme总线菊花链中断自动传递方法

Country Status (1)

Country Link
CN (1) CN104731730A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107943640A (zh) * 2017-11-15 2018-04-20 中国科学技术大学 基于自动菊花链的单环jtag背板测试总线电路

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0499418A3 (en) * 1991-02-13 1994-07-20 Plessey Telecomm A user configurable logic device method and arrangement
CN1945647A (zh) * 2005-10-04 2007-04-11 株式会社日立制作所 控制系统及控制装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0499418A3 (en) * 1991-02-13 1994-07-20 Plessey Telecomm A user configurable logic device method and arrangement
CN1945647A (zh) * 2005-10-04 2007-04-11 株式会社日立制作所 控制系统及控制装置

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
阎稳 等: "基于CPLD的记载计算机VME总线从控制器设计", 《电子元器件应用》 *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107943640A (zh) * 2017-11-15 2018-04-20 中国科学技术大学 基于自动菊花链的单环jtag背板测试总线电路
CN107943640B (zh) * 2017-11-15 2023-08-08 中国科学技术大学 基于自动菊花链的单环jtag背板测试总线电路

Similar Documents

Publication Publication Date Title
CN104050061B (zh) 一种基于PCIe总线多主控板冗余备份系统
CN102724093B (zh) 一种atca机框及其ipmb连接方法
CN104615401A (zh) 一种基于fpga实现kvm方法
CN109446145B (zh) 一种服务器主板i2c通道扩展芯片、电路及控制方法
CN110659238A (zh) 数据通信系统
US9665526B2 (en) Implementing IO expansion cards
CN102763087B (zh) Cpu间互联容错的实现方法及系统
CN103678236A (zh) 一种基于vpx的多总线试验平台的设计方法
CN114237990A (zh) 一种基于fpga芯片的二乘冗余切换方法及装置
CN104731730A (zh) 一种vme总线菊花链中断自动传递方法
US20180145869A1 (en) Debugging method of switches
CN203056331U (zh) 非标准接口的连接部件
CN110770712A (zh) 运算方法、芯片、系统、可读存储介质及计算机程序产品
US9959235B2 (en) Input/output switching method, electronic device, and system for a server
CN111723032B (zh) 一种中断管控方法及电子设备
CN108388481B (zh) Olt设备的智能看门狗电路系统
CN103853572A (zh) 一种开机的方法及电子设备
CN107704403B (zh) 一种优化主背板信号传输的装置及方法
CN106844113B (zh) 一种采用冗余pch的服务器故障恢复系统及方法
CN102955545A (zh) 计算机
CN112306920A (zh) 一种减少硬盘逻辑控制器的方法及服务器
CN105005541A (zh) 一种计算机上usb、ps/2接口复用的电路及方法
CN102567170B (zh) 服务器刀片主板测试板
CN104932998A (zh) 主板
TWM470974U (zh) 可相容不同處理器模組介面之電腦系統

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20150624

WD01 Invention patent application deemed withdrawn after publication