CN104731559A - 一种寄存器的配置方法及装置 - Google Patents
一种寄存器的配置方法及装置 Download PDFInfo
- Publication number
- CN104731559A CN104731559A CN201510173471.7A CN201510173471A CN104731559A CN 104731559 A CN104731559 A CN 104731559A CN 201510173471 A CN201510173471 A CN 201510173471A CN 104731559 A CN104731559 A CN 104731559A
- Authority
- CN
- China
- Prior art keywords
- controller
- register
- identity information
- steering order
- information
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Debugging And Monitoring (AREA)
Abstract
一种寄存器配置方法及装置,包括如下步骤:寄存器接收第一控制器的第一身份信息、第一控制指令,所述寄存器存储第一身份信息、第一控制指令。解决了寄存器无法追踪指令来源的问题。
Description
技术领域
本发明涉及芯片设计领域,尤其涉及一种寄存器的配置方法及装置。
背景技术
目前Soc芯片设计,寄存器是由运行在CPU上驱动程序来进行配置。比如控制器A希望将Soc芯片的某个GPIOA管脚设置为高电平,则由控制器A的驱动程序,将GPIOA管脚设置为高电平的机器指令进行运行,那么CPU则执行该指令,去访问GPIOA管脚所属的寄存器对其进行配置。因此,对于GPIOA管脚的配置是属于无保护的,也就是意味着任何控制器如果希望控制GPIOA管脚,都可以让CPU去对其进行操作;那么这里就产生了一个问题,如果控制器B误操作将GPIOA设置为低,从而影响了控制器A的行为,导致系统异常,此时我们虽然能够通过技术手段有可能排查到GPIOA管脚的电平的异常,但是很难追述到是控制器B的行为所致。在嵌入式系统设计的规模如此庞大的今天,对应此类问题的排查方法是非常困难的。当前技术中,难以直接对应排查寄存器收到的指令来源,还有其他比如时钟模块,电压模块等等都是都有可能产生上述的问题。那么本例设计出一种可纠错的寄存器配置方法,用以解决寄存器无法追踪指令来源的问题。
发明内容
为此,需要提供一种寄存器配置方法及装置,解决上述寄存器无法追踪指令来源的问题。
为实现上述目的,发明人提供了一种寄存器配置方法,包括如下步骤:寄存器接收第一控制器的第一身份信息、第一控制指令,所述寄存器存储第一身份信息、第一控制指令。
具体地,还包括步骤,寄存器接收并存储第一控制类型信息,所述第一控制类型包括独占类型、非独占类型。
进一步地,还包括步骤:接收第二控制器的第二身份信息和第二控制指令,将第一身份信息与第二身份信息进行对比,若一致则允许写入第二控制指令;否则判断第一控制类型信息是否为独占类型,若为独占控制类型则不允许写入控制指令,若为非独占类型则允许写入第二控制指令。
进一步地,还包括步骤,若第一身份信息与第二身份信息不一致,则向第一控制器发送提示中断信号。
进一步地,还包括步骤,若判断第一控制类型信息为独占控制类型,则向第二控制器发送错误中断信号。
一种寄存器配置装置,包括如下模块:接收模块、存储模块;所述接收模块用于接收第一控制器的第一身份信息、第一控制指令,所述存储模块用于所述寄存器存储第一身份信息、第一控制指令。
具体地,所述接收模块还用于接收第一控制类型信息,所述存储模块还用于存储第一控制类型信息,所述第一控制类型包括独占类型、非独占类型。
进一步地,所述接收模块还用于接收第二控制器的第二身份信息和第二控制指令;
还包括对比判断模块,所述对比判断模块用于将第一身份信息与第二身份信息进行对比,若一致则允许写入第二控制指令;所述对比判断模块还用于判断第一控制类型信息是否为独占类型,若为独占控制类型则不允许写入控制指令,若为非独占类型则允许写入第二控制指令。
进一步地,还包括中断发送模块,所述中断发送模块用于在第一身份信息与第二身份信息不一致时向第一控制器发送提示中断信号。
进一步地,所述中断发送模块还用于在检索第一控制类型信息为独占控制类型时向第二控制器发送错误中断信号。
区别于现有技术,上述技术方案通过接收并存储第一身份信息、第一控制指令,解决了寄存器无法追踪指令来源的问题。
附图说明
图1为本发明某实施例所述方法流程示意图;
图2为本发明某实施例所述装置模块示意图;
图3为本发明某实施例所述装置功能交互示意图。
附图标记说明:
200、接收模块;
202、存储模块;
204、对比判断模块;
206、发送模块。
具体实施方式
为详细说明技术方案的技术内容、构造特征、所实现目的及效果,以下结合具体实施例并配合附图详予说明。
请参阅图1,为本发明一种寄存器配置方法,可运行于如图2所示的寄存器配置装置中,在某些实施例中,装置进行步骤S100:寄存器接收第一控制器的第一身份信息、第一控制指令,还进行步骤S102:寄存器存储第一身份信息、第一控制指令。其中,控制指令可以是指令、地址或数据;寄存器为用于暂存数据、指令或地址的存贮部件,包括通用寄存器、专用寄存器、控制寄存器和其他寄存器,这些暂存的数据及指令可以被其他进程、系统调用;控制器为用于向寄存器发送操作指令的控制部件,包括组合逻辑控制器、微程序控制器、CPU、LED控制器等等。在控制器向寄存器发送操作指令的同时,控制器还需发送身份信息,所述身份信息为系统中控制器对应的识别代号,可以是识别码、控制器编号或控制器地址。例如控制器地址作为身份信息的情况下,寄存器对第一控制器发送的控制器地址和控制指令进行存储,存储位置可以在内存中开辟一个对应区块,也可以存储在寄存器自身。具体地,当控制器A需要对寄存器写入控制指令时,控制器A将其自身的控制器地址发送给该寄存器。该寄存器马上发送自己的识别代号到内存控制器,内存控制器检查识别代号合法后允许该寄存器访问内存中之前已开辟的存储位置。该寄存器就将控制器A的控制器地址写入该寄存器对应的存储位置中,优选的,一个控制器地址分配的存储空间约为7bit。
装置还进行步骤:当寄存器中的第一控制指令被调用时,向调用者发送第一身份信息,调用者可以是调用控制指令的进程、系统等。当系统由于执行控制指令而产生异常时,便可以通过追溯第一身份信息找到上述第一控制器,便可以了解到是第一控制器的行为导致了异常。通过上述步骤,能够对每一次寄存器存储的第一控制指令进行存储。通过接收并保存第一控制器的身份信息和控制指令,可以将控制指令与控制器对应起来,寄存器可以在系统将要执行所述控制指令时,发送反馈信息,提示系统所述控制指令的来源控制器。通过接收并存储第一身份信息、第一控制指令,解决了寄存器无法追踪指令来源的问题。
具体地,还包括步骤,寄存器接收并存储第一控制类型信息,所述第一控制类型包括独占类型、非独占类型。在某些实施例中,寄存器存储第一身份信息和第一控制指令时还接收控制器的第一控制类型信息,所述第一控制类型信息用于表示控制器对寄存器的操作权限,例如分为独占类型和非独占类型;在某些优选的实施例中用1bit存储控制类型信息,分别用1和0即可表示独占与非独占的两种状态。非独占类型表明控制器对寄存器的控制指令输入权限没有要求,任何其他控制器都可以对该存储位置的控制指令进行覆盖写入,当控制类型信息为独占型的时候,则任何其他控制器都无法对该存储位置的控制指令进行重新写入。通过设定独占类型、非独占类型的控制类型信息,避免了没有权限的控制器对寄存器进行误操作、冗余操作等等,因此也避免了寄存器中控制指令被多次修改,使得寄存器易于追踪控制指令的来源,更好的解决了寄存器无法追踪指令来源的问题。
进一步地,还包括步骤S104接收第二控制器的第二身份信息和第二控制指令,步骤S105将第一身份信息与第二身份信息进行对比,若一致则进行步骤S110允许写入第二控制指令;否则进行判断步骤S108判断第一控制类型信息是否为独占类型,若为独占控制类型则步骤S104不允许写入控制指令,若为非独占类型则进入步骤S110允许写入第二控制指令。图3为一种装置功能交互示意图,在图3所述的某些实施例中,访客ID即前述控制器地址,主ID为前述寄存器识别代号。寄存器在内存中开辟存储位置,并通过主ID验证实现访问,在图3中,寄存器中第一指令位置(即bit1)存储有第一控制指令,第一指令位置在内存中对应的存储位置大小为一个字节,其中1bit存储控制类型信息,7bit存储控制器A的访客ID信息,说明寄存器中第一指令位置存储的第一控制指令来源为控制器A,且控制权限仅为控制器A独占。当另一个控制器,例如控制器B需要访问第一指令位置时,寄存器接收控制器B的访客ID,即第二身份信息,还有控制器B发送的第二控制指令;随后寄存器将主ID发送给内存控制器验证,获取第一指令位置对应存储位置的访问权限,读取其中存储的第一身份信息,即控制器A的访客ID信息。当第二身份信息与第一身份信息不符时,再比对控制类型信息,此时发现控制类型信息为独占类型,则寄存器不允许控制器B对第一指令位置(bit1)进行操作配置。只有某些第一控制器的第一控制类型信息为非独占时,寄存器才允许控制器B进行操作配置;在另一些实施例中,当控制器A再次访问寄存器的第一指令位置时,第二身份信息为控制器A的访客ID,寄存器调取第一身份信息进行比对相符,则控制器A作为第二控制器,再次访问该寄存器时能够通过上述比对判断步骤,实现对寄存器的操作配置。通过进行身份信息和控制类型信息的比对判断步骤,使得第一控制器对寄存器中存储的控制指令能够根据自身需要设置,并提供保护,限制其他控制器的访问,避免了寄存器中的数据被频繁修改导致的难以追踪控制指令来源。达到了更好的解决寄存器无法追踪指令来源的问题。同时也达到了防止控制指令被频繁修改而导致系统异常的效果。
在某些进一步的实施例中,还包括步骤S112若第一身份信息与第二身份信息不一致,则向第一控制器发送提示中断信号。所述提示中断信号用于提示第一控制器,有其他控制器向寄存器发送过控制指令。提示中断信号可以包括第二身份信息。第一控制器在接收到该提示中断信号后,根据之前发送的第一控制类型信息为独占或非独占,对应判断当前寄存器中控制指令分别状态为未被修改或已被修改且修改方为第二控制器。该判断结果可以作为第一控制器下一行为的参考依据。当出现控制异常的情况时,也能够根据该中断信号进行排查找到导致异常的原因。通过设计提示中断信号发送步骤,使得系统中的信号交互更为完备,不会因为第二控制器的独立行为影响第一控制器。提高了系统运行的稳定性。还达到了易于排查控制异常原因的效果。
优选的实施例中,还包括步骤S116,若判断第一控制类型信息为独占控制类型,则向第二控制器发送错误中断信号。所述错误中断信号用于提示第二控制器其没有对寄存器中该存储位置的修改权限,错误中断信号可以包括第一身份信息。第二控制器收到该错误中断信号后可以进行选择,在寄存器其他存储位置中进行控制指令的存储配置操作,减少了无效操作的发生。还可以进行排查,如确定由于存储器中第一指令位置的配置指令导致异常情况的发生,错误中断信号则起到了提示系统该位置的指令来源是第一控制器,系统可以根据该错误信号进行进一步的修复操作。通过设计错误中断信号发送步骤,也达到了易于排查控制异常产生原因的效果。
一种寄存器配置装置,包括如下模块:接收模块200、存储模块202;所述接收模块用于接收第一控制器的第一身份信息、第一控制指令,所述存储模块用于所述寄存器存储第一身份信息、第一控制指令。通过设计上述模块接收并存储第一身份信息、第一控制指令,解决了寄存器无法追踪指令来源的问题。
具体地,所述接收模块还用于接收第一控制类型信息,所述存储模块还用于存储第一控制类型信息,所述第一控制类型包括独占类型、非独占类型。使得寄存器易于追踪控制指令的来源,更好的解决了寄存器无法追踪指令来源的问题。
进一步地,所述接收模块还用于接收第二控制器的第二身份信息和第二控制指令;
还包括对比判断模块204,所述对比判断模块用于将第一身份信息与第二身份信息进行对比,若一致则允许写入第二控制指令;所述对比判断模块还用于判断第一控制类型信息是否为独占类型,若为独占控制类型则不允许写入控制指令,若为非独占类型则允许写入第二控制指令。通过上述模块设计,达到了更好的解决寄存器无法追踪指令来源的问题。同时也达到了防止控制指令被频繁修改而导致系统异常的效果。
进一步地,还包括中断发送模块206,所述中断发送模块用于在第一身份信息与第二身份信息不一致时向第一控制器发送提示中断信号。设计中断发送模块发送提示中断信号的好处在于提高了系统运行的稳定性。还达到了易于排查控制异常原因的效果。
进一步地,所述中断发送模块206还用于在检索第一控制类型信息为独占控制类型时向第二控制器发送错误中断信号。设计中断发送模块发送错误中断信号的好处在于减少了无效操作的发生,还达到了易于排查控制异常原因的效果。
需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者终端设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者终端设备所固有的要素。在没有更多限制的情况下,由语句“包括……”或“包含……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者终端设备中还存在另外的要素。此外,在本文中,“大于”、“小于”、“超过”等理解为不包括本数;“以上”、“以下”、“以内”等理解为包括本数。
本领域内的技术人员应明白,上述各实施例可提供为方法、装置、或计算机程序产品。这些实施例可采用完全硬件实施例、完全软件实施例、或结合软件和硬件方面的实施例的形式。上述各实施例涉及的方法中的全部或部分步骤可以通过程序来指令相关的硬件来完成,所述的程序可以存储于计算机设备可读取的存储介质中,用于执行上述各实施例方法所述的全部或部分步骤。所述计算机设备,包括但不限于:个人计算机、服务器、通用计算机、专用计算机、网络设备、嵌入式设备、可编程设备、智能移动终端、智能家居设备、穿戴式智能设备、车载智能设备等;所述的存储介质,包括但不限于:RAM、ROM、磁碟、磁带、光盘、闪存、U盘、移动硬盘、存储卡、记忆棒、网络服务器存储、网络云存储等。
上述各实施例是参照根据实施例所述的方法、设备(系统)、和计算机程序产品的流程图和/或方框图来描述的。应理解可由计算机程序指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序指令到计算机设备的处理器以产生一个机器,使得通过计算机设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
这些计算机程序指令也可存储在能引导计算机设备以特定方式工作的计算机设备可读存储器中,使得存储在该计算机设备可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。
这些计算机程序指令也可装载到计算机设备上,使得在计算机设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。
尽管已经对上述各实施例进行了描述,但本领域内的技术人员一旦得知了基本创造性概念,则可对这些实施例做出另外的变更和修改,所以以上所述仅为本发明的实施例,并非因此限制本发明的专利保护范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围之内。
Claims (10)
1.一种寄存器配置方法,其特征在于,包括如下步骤:寄存器接收第一控制器的第一身份信息、第一控制指令,所述寄存器存储第一身份信息、第一控制指令。
2.根据权利要求1所述的寄存器配置方法,其特征在于,还包括步骤,寄存器接收并存储第一控制类型信息,所述第一控制类型包括独占类型、非独占类型。
3.根据权利要求2所述的寄存器配置方法,其特征在于,还包括步骤:接收第二控制器的第二身份信息和第二控制指令,将第一身份信息与第二身份信息进行对比,若一致则允许写入第二控制指令;否则判断第一控制类型信息是否为独占类型,若为独占控制类型则不允许写入控制指令,若为非独占类型则允许写入第二控制指令。
4.根据权利要求3所述的寄存器配置方法,其特征在于,还包括步骤,若第一身份信息与第二身份信息不一致,则向第一控制器发送提示中断信号。
5.根据权利要求3所述的寄存器配置方法,其特征在于,还包括步骤,若判断第一控制类型信息为独占控制类型,则向第二控制器发送错误中断信号。
6.一种寄存器配置装置,其特征在于,包括如下模块:接收模块、存储模块;所述接收模块用于接收第一控制器的第一身份信息、第一控制指令,所述存储模块用于所述寄存器存储第一身份信息、第一控制指令。
7.根据权利要求6所述的寄存器配置装置,其特征在于,所述接收模块还用于接收第一控制类型信息,所述存储模块还用于存储第一控制类型信息,所述第一控制类型包括独占类型、非独占类型。
8.根据权利要求7所述的寄存器配置装置,其特征在于,所述接收模块还用于接收第二控制器的第二身份信息和第二控制指令;
还包括对比判断模块,所述对比判断模块用于将第一身份信息与第二身份信息进行对比,若一致则允许写入第二控制指令;所述对比判断模块还用于判断第一控制类型信息是否为独占类型,若为独占控制类型则不允许写入控制指令,若为非独占类型则允许写入第二控制指令。
9.根据权利要求8所述的寄存器配置装置,其特征在于,还包括中断发送模块,所述中断发送模块用于在第一身份信息与第二身份信息不一致时向第一控制器发送提示中断信号。
10.根据权利要求9所述的寄存器配置装置,其特征在于,所述中断发送模块还用于在检索第一控制类型信息为独占控制类型时向第二控制器发送错误中断信号。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510173471.7A CN104731559A (zh) | 2015-04-14 | 2015-04-14 | 一种寄存器的配置方法及装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510173471.7A CN104731559A (zh) | 2015-04-14 | 2015-04-14 | 一种寄存器的配置方法及装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN104731559A true CN104731559A (zh) | 2015-06-24 |
Family
ID=53455488
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201510173471.7A Pending CN104731559A (zh) | 2015-04-14 | 2015-04-14 | 一种寄存器的配置方法及装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN104731559A (zh) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101162443A (zh) * | 2006-10-10 | 2008-04-16 | 株式会社瑞萨科技 | 数据处理器 |
CN101751492A (zh) * | 2008-12-16 | 2010-06-23 | 无锡华润矽科微电子有限公司 | 一种微控制器和该微控制器的仿真系统 |
US20110035599A1 (en) * | 2009-08-07 | 2011-02-10 | Via Technologies, Inc. | Apparatus and method for generating unpredictable processor-unique serial number for use as an encryption key |
-
2015
- 2015-04-14 CN CN201510173471.7A patent/CN104731559A/zh active Pending
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101162443A (zh) * | 2006-10-10 | 2008-04-16 | 株式会社瑞萨科技 | 数据处理器 |
CN101751492A (zh) * | 2008-12-16 | 2010-06-23 | 无锡华润矽科微电子有限公司 | 一种微控制器和该微控制器的仿真系统 |
US20110035599A1 (en) * | 2009-08-07 | 2011-02-10 | Via Technologies, Inc. | Apparatus and method for generating unpredictable processor-unique serial number for use as an encryption key |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN111459982A (zh) | 一种数据查询方法、装置、终端设备及存储介质 | |
KR20050084639A (ko) | 구성가능 어드레스 매핑의 방법 | |
CN109144886A (zh) | 数据储存装置 | |
US8838430B1 (en) | Detection of memory access violation in simulations | |
CN110674055B (zh) | 一种用于部件级和部件联合级的缓存一致性模拟验证方法 | |
CN108062486B (zh) | 一种针对间接访问存储控制器的存储保护装置 | |
CN104239096A (zh) | Android系统实现安全数据区的方法及装置 | |
CN103617120A (zh) | 一种单元测试方法和装置 | |
CN105404274A (zh) | 车辆电控单元及其故障码检测与记录方法和车辆 | |
CN116679986A (zh) | 寄存器的访问方法、装置、服务器、系统及存储介质 | |
CN115098139A (zh) | 固件更新方法、系统、下位机和存储介质 | |
CN105868127A (zh) | 一种数据存储、读取方法及装置 | |
CN105528183A (zh) | 一种存储数据的方法及存储设备 | |
CN109633415A (zh) | 一种异常芯片的识别方法及设备 | |
CN112069158A (zh) | 一种数据修复方法、装置、设备和存储介质 | |
CN103077104B (zh) | 一种片上系统的验证方法、装置和系统 | |
CN104731559A (zh) | 一种寄存器的配置方法及装置 | |
CN115793835A (zh) | 一种调节负载线的方法、装置、设备及存储介质 | |
CN112463042B (zh) | 一种数据卷导入数据校验方法、装置、终端及存储介质 | |
CN105095149A (zh) | 一种片上系统参数的批处理方法和装置 | |
US10579470B1 (en) | Address failure detection for memory devices having inline storage configurations | |
US20190310800A1 (en) | Method for accessing code sram and electronic device | |
CN104932305A (zh) | 采样延时调整方法及装置 | |
US11940494B2 (en) | System on chip for performing scan test and method of designing the same | |
CN113791922B (zh) | 一种分布式存储系统的异常处理方法、系统及装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
CB02 | Change of applicant information |
Address after: 350003 Fuzhou Gulou District, Fujian, software Avenue, building 89, No. 18 Applicant after: FUZHOU ROCKCHIP ELECTRONICS CO., LTD. Address before: 350003 Fuzhou Gulou District, Fujian, software Avenue, building 89, No. 18 Applicant before: Fuzhou Rockchip Semiconductor Co., Ltd. |
|
COR | Change of bibliographic data | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20150624 |
|
RJ01 | Rejection of invention patent application after publication |