CN104702241B - 同步电荷共享过滤器 - Google Patents

同步电荷共享过滤器 Download PDF

Info

Publication number
CN104702241B
CN104702241B CN201410736644.7A CN201410736644A CN104702241B CN 104702241 B CN104702241 B CN 104702241B CN 201410736644 A CN201410736644 A CN 201410736644A CN 104702241 B CN104702241 B CN 104702241B
Authority
CN
China
Prior art keywords
signal processing
signal
function
discrete
modulation
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201410736644.7A
Other languages
English (en)
Other versions
CN104702241A (zh
Inventor
E·G.·内斯特勒
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Analog Devices Inc
Original Assignee
Analog Devices Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Analog Devices Inc filed Critical Analog Devices Inc
Priority to CN201610981506.4A priority Critical patent/CN106533390B/zh
Publication of CN104702241A publication Critical patent/CN104702241A/zh
Application granted granted Critical
Publication of CN104702241B publication Critical patent/CN104702241B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H11/00Networks using active elements
    • H03H11/02Multiple-port networks
    • H03H11/04Frequency selective two-port networks
    • H03H11/0405Non-linear filters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H15/00Transversal filters

Abstract

本发明涉及同步电荷共享过滤器。信号处理设备具有第一离散时间模拟信号处理部分,它具有输入、输出、多个电荷存储元件,以及耦合电荷存储元件的多个开关元件。该设备还具有耦合到第一信号处理部的控制器,所述第一信号处理部经配置以耦合在连续运行阶段中的第一信号处理部分的充电元件的不同子集,以在所述第一信号处理部分的输入端呈现的模拟信号施加信号处理功能,并提供应用信号处理功能的结果,作为到第一信号处理部分的输出的模拟信号。所述第一信号处理部分的信号处理功能包括以第一采样率运行的滤波函数以及在低于第一采样率的相应调制速率运行的一个或多个调制功能的组合。

Description

同步电荷共享过滤器
技术领域
本发明涉及使用电荷共享结构同步过滤。
背景技术
模拟信号的过滤通常包括调制或解调以便从一个频率向另一个频率移动感兴趣的信号。示例涉及处理连续时间信号x(t),以便通过首先对输入信号x(t)带通滤波以保持fc附近的信号分量并然后使用具有周期1/fc的周期信号m(t)调制该信号而恢复在fc(赫兹)附近具有能量的信号分量。参考图1,过滤器系统10包括例如使用离散电路元件实施的模拟连续时间带通滤波器14。该带通滤波器的输出被传递到一个多路转换器16,其在传递(即,跟踪)带通滤波器的输出和输出零值之间周期性地进行切换。所述方波信号具有在零频率(“DC”)处、频率fc处以及fc的奇次谐波处的频率分量。因此,在频域中,所述多路转换器16的频谱是以fc的奇次谐波卷积带通信号输出的卷积。因此,在x(t)中fc附近的所希望信号被调制到零频率,和带通滤波器在fc的奇次谐波的输出分量一样。在一定程度上带通滤波器充分衰减在那些谐波附近的信号,它们对多路转换器106的输出影响并不显著。在本示例中,调制器16的输出(即,过滤器系统10的输出)传递通过低通滤波器和模拟到数字转换器18,用于进一步处理。(注意,在一些这样的实施方式中,在带通滤波器的输出与滤波器输出的反相(逆相)之间交替)。在一些这样的示例中,多路转换器利用由模拟设备公司制造的平衡调制器/解调器(部分AD630)实施。
使用在模拟元件中实现的带通滤波器14,在所希望中心频率fc的相位和幅度是难以控制的。例如,在过滤器的实际中心频率的微小变化可对在所希望(相对于实际过滤器)的中心频率处的相位具有相对大的影响。因此,即使多路转换器的调制频率恰好是fc,过滤器的不可预测的相位响应可能使其难以实现相干处理。
调制器块在其他各种应用中用在模拟滤波器块的输入和/或输出,例如,实现为模拟电路或使用离散时间数字化的采样信号处理器来实现。
发明内容
在一个方面中,一般地,调制或解调功能的方法被包含到在2012年5月29日公布的、标题为“analog computation”的美国专利8188752或在2012年12月6日公开的、标题为“charge sharing time domain filter”的美国专利2012/0306569描述的被动电荷共享滤波器类型,从而避免了需要包括单独的调制器部分结合过滤器使用。在一些示例中,可配置的过滤器(其使用被动电荷共享技术)在滤波器的输入或输出、或内部过滤器块之间、在集成设备(即,在单一部分)内结合调制器的功能。
在另一个方面,总体上,信号处理设备具有第一离散时间模拟信号处理部分,它具有输入、输出、多个电荷存储元件,以及耦合电荷存储元件的多个开关元件。该设备还具有耦合到第一信号处理部的控制器,所述第一信号处理部经配置以在连续运行阶段中耦合第一信号处理部分的电荷元件的不同子集,以对所述第一信号处理部分的输入端呈现的模拟信号施加信号处理功能,并提供应用信号处理功能的结果,作为到第一信号处理部分的输出的模拟信号。所述第一信号处理部分的信号处理功能包括以第一采样率运行的滤波函数以及在低于第一采样率的相应调制速率运行的一个或多个调制函数的组合。
各方面可以包括以下一个或多个特征。
信号处理功能包括应用于过滤函数的结果和/或应用于一个或多个调制功能的第一调制函数的结果的一个或多个调制函数的滤波函数的第二调制功能。
该控制器经配置以通过在一半的调制周期传递成正比于滤波函数的结果的信号值而实现具有调制周期的第二调制函数,并且其中在所述调制周期的另一半的输出值是零,从滤波函数的结果确定的恒定值,或者正比于滤波函数的结果的负值。
该控制器经配置以执行第二调制函数,以提供成比例于滤波部分的结果和周期性调制信号的值的乘积的输出值。
该控制器经配置以通过根据调制函数在第一离散时间模拟信号处理的第一组电荷存储元件中存储值而实现所述第一调制函数。
该控制器经配置以通过根据所述第一部分的输入在第一离散时间模拟信号处理的第一组电荷存储元件中存储值而实施第一调制函数,并根据在应用滤波函数中的调制函数缩放所述值。
该滤波函数包括线性非时变(LTI)的滤波函数。例如,线性时不变滤波函数包括无限脉冲响应滤波函数。
信号处理装置进一步包括抽取器部分,它具有输入端和耦合到所述第一离散时间模拟信号处理部分的输入的输出端。
抽取器部包括多个电荷存储元件,以及耦合电荷存储元件的多个开关元件,并且所述控制器进一步经配置以在连续的操作阶段耦合电荷元件的不同子集,以向在抽取器的输入端呈现的模拟信号以输入采样率应用离散时间低通滤波函数,并以低于所述输入采样率的第一采样率提供在所述输入端呈现的模拟信号的表示。
信号处理设备进一步包括:耦合到所述第一离散时间模拟信号处理部分的输出的同步处理部分;其中,所述控制器经配置以同步所述同步处理部分的操作和所述第一信号处理部分的调制函数。
同步处理部分包括模拟到数字转换器(ADC)转换器,其将来自所述第一离散时间模拟信号处理部分的模拟输出转换为数字形式。在一些示例中,所述同步处理部分包括数字求和部分,其经配置以对ADC在整数数量的调制函数周期的输出求和。
同步处理部分包括模拟求和部分,其经配置以组合第一离散时间模拟信号处理部在整数数量的调制函数周期的输出值。
信号处理装置进一步包括用于接收时钟信号的时钟输入端,根据该时钟信号,所述控制器运行第一离散时间模拟信号处理。在一些示例中,所述信号处理装置进一步包括输出,用于提供和调制函数同步的信号(例如,时钟信号或周期信号)。
在另一个方面,总体上,一种存储数据结构的非临时性计算机可读介质,其通过在计算机系统上的程序操作,程序在数据结构上运行,以执行过程的一部分来制造包括通过数据结构描述的电路的集成电路,在数据结构中描述的电路包括所述信号处理设备。
一个或多个方面的优点包括借助于同步的离散时间模拟处理而同步滤波和调制函数,从而减轻了相位和/或增益误差对调制函数的调制频率的影响。
使用利用电荷共享技术的离散时间模拟处理而组合滤波和调制函数提供了在单一的集成电路中的功率高效处理。
本发明的其它特征和优点从下面的描述中以及从权利要求书中是显而易见的。
附图说明
图1是使用连续时间模拟滤波器实现的过滤器系统的示意图;
图2是使用具有集成调制器的离散时间模拟滤波器实现的滤波器系统的示意图;
图3是具有调制器的带通滤波器部分的示意图;
图4是缓冲器和调制器的示意图。
具体实施方式
采用被动电荷共享技术途径实现离散时间的连续振幅滤波器的方法在现有专利申请中描述:于2012年12月6日公开的、标题为“Charge Sharing Time Domain Filter”的美国专利公开2012/0306569;以及于2013年10月1日公布的、标题为“Charge SharingAnalog Computation Circuitry and Applications”的美国专利8,547,272,在此引入作为参考。下面描述的各种方法在电荷共享电路中实现在输入、输出和/或在使用在现有专利申请中描述的方法实施的过滤器块之间的调制和/或解调(混合)功能。
参照图2,提供由图1的过滤器系统10实施的功能的过滤器系统100的实现利用在现有的专利申请中描述的电荷共享技术。在一般情况下,控制器107(例如,逻辑电路或基于指令的处理器)控制开关的操作以通过允许电荷传递(例如,通过被动式电荷共享或再分配)而实施过滤和其他功能,所述开关在计时的相位耦合过滤系统中的电容器。开关的构造可以通过在系统中存储,或者在系统外部提供的系数进行设置。在操作中,输入信号x(t)被传递到采样-保持(S/H)电路110,其以频率fs采样输入信号,该频率是所希望信号的中心频率fc的倍数。通过其采样频率大于所期望的中心频率的因子被表示为:对于下面讨论的D和M值的一个倍数K=DM。未示出的是模拟滤波器(例如,一阶滤波器),例如,其具有fc以上的转角频率,其在采样保持电路之前提供了fs/2以上的足够衰减,以避免混叠。例如K=128,例如如果需要fc=10kHz,该采样率可是fs=1.28MHz。因此,所希望的信号处于离散的时间频率ωc=2π/K。
抽取器112由因子D抽取采样信号,并实现具有ωc=2π/K之上角频率的离散时间低通滤波器和频率2π/D以上的衰减信号,其中D是抽取因子(例如,D=8)。在一些示例中,抽取器实现具有每十倍频程约40分贝的滚降的滤波器。在一些示例中,D被选择为2的幂,其可以简化某些控制电路。该低通滤波器的输出通过因子D(即,每第D个样本被保留)抽取,以产生抽取器112的输出x[n],而输出被传递到离散时间带通滤波器114。离散时间带通滤波器的采样率因此是(K/D)fc=Mfc,在fc=10kHz、K=128、D=8和M=16的情况下,采样率是160kHz。抽取器可以用有限脉冲响应或无限脉冲响应滤波器来实现。在一些实施方式中,可以使用多个抽取器的级联,例如,在每个由因子4抽取的两个连续级中以因子16抽取。在一般情况下,抽取器是可编程的或可配置的,例如,使用在设备外部提供和/或存储在设备存储器中的设置的参数和系数设置过滤器的特性、抽取因子、级联结构等。在一些实施方式中,带通滤波器114可以替换为过滤器的另一种形式(即,不一定是带通),其基于存储在系统中或在系统输入上提供的配置数据(即,滤波器系数)是可编程的。
本来在频率fc(赫兹)的所期望信号以离散时间信号x[n]表示,其以离散时间频率ωd=ωcD=2π/M(弧度/秒)提供给带通滤波器。例如,如果K=128和D=8,则M=16,以及所期望信号处于频率ωd=π/8(即,奈奎斯特采样率除以8)。带通滤波器(在解调之前)的输出被称为y[n]。带通滤波器包括调制器块116,它具有将信号y[n]与具有周期M=K/D采样的周期调制信号m[n]相乘的效果,在本示例中16个样本的周期。调制器的输出被称为z[n]=y[n]×m[n]。在一些示例中,该周期性信号相当于1.0的8个样本与0.0的8个样本交替。在其它示例中,周期信号具有与-1.0的8个样本交替的1.0的8个样本。在其它示例中,所述调制器的输出等于8个样本的输入,然后第8个样本被保持为8个样本。可使用输入的其他周期函数。带通滤波器114可以被实现为无限脉冲响应或有限响应滤波器,并且可以由一个或多个阶段的级联组成。如下面所讨论的,在一些实施例中,除了调制器116之外或代替调制器116,出现另一个调制器115,在带通滤波器之前应用该调制器。
对k奇,以及在ω=0如果周期性信号具有非零平均值,该有效调制信号m[n]通常具有在频率ωd=2π/M以及在奇次谐波ω=kωd的频谱分量。该带通滤波器在谐波频率ω=2πk/(K/D)(k=0,3,5,...)提供衰减,从而减轻在调制器的输出上这些频率处噪声的影响。例如,在K=128和D=8(即,M=16)的情况下,带通滤波器可提供远离所期望的频率每十倍频程约40分贝的滚降。
在一些实施方式中,带通滤波器114被预先配置为设置(例如,在设备的加电时,根据外部引脚信号)成实现以ωd=π/2、π/4、π/8、π/16、π/32...(对应选择M为4、8、16、32、64,...)为中心的带通滤波器。请注意,可以使用不必然是2的幂的M≥2值。此外,可以使用具有合适调制函数m[n]的合理值M。
过滤器系统100的输出是模拟信号,有效地以带通滤波器的采样率fcK/D(例如,以160kHz)进行阶跃变化,其然后例如使用模拟低通滤波器和模拟到数字转换器18进行处理。当然,可进行模拟信号的其它处理,例如,通过以带通滤波器的采样速率的模拟到数字转换,然后通过数字处理器中的低通滤波(例如,平均)。
过滤器系统100以频率DMfc接收主时钟信号φ。时钟和控制电路106包括利用因子D的主时钟的分频器,以形成在带通滤波器114的取样频率的时钟,以及利用因子M的时钟分频器,以形成在调制函数m[n]的周期的时钟。分频时钟可以从过滤系统100提供,例如,以同步过滤系统的输出的模拟至数字转换18和/或模拟或数字平均。在一些实施方式中,控制器107根据存储或设置的参数控制时钟产生电路106的操作。过滤系统100可以具有参数D和M的板载数字存储(或功能上相等的数量)和/或可以具有控制端口,用于从外部接收这些参数值。此外,带通滤波器114可具有存储在过滤器系统上的系数或其他过滤器配置数据,例如M的各种值,从而提供如上所讨论的相应滤波器特性。
参照图3,在一个实施方式中,带通滤波器利用在标题为“Charge Sharing TimeDomain Filter”的美国专利公开2012/0306569中描述的无限脉冲响应结构。通常,两个模拟存储器230、240分别存储输入样本(x[n])和输出样本(y[n])的过去值。在每个采样时刻,控制的电荷量(它正比于下一个输出值)从存储器转移到缓冲部320的电容器322。缓冲部320的输出(y[n])被传递到调制器116和用于在模拟存储器240中存储输出值。
更具体地,带通滤波器部分实现如下形式的离散时间滤波器:
这被示于图3中,r=2。
对于第n个时间步长,电荷缩放电路231-233每个传递电荷到电荷缩放电路中的电容器(或一组电容器),使得在电荷缩放电路中的转移电荷分别正比于bkx[n-k],在本例中,对于缩放电路231-233,k=0,1,2。类似地,电荷缩放电路241-242每个传递电荷到电荷缩放电路中的电容器(或一组电容器),使得在电荷缩放电路中的传递电荷分别正比于aky[n-k-1],在本例中,对于缩放电路241-242,k=0,1。
在电荷被转移到电荷缩放电路之后,它们的电荷转移到缓冲器320中的电容器322,使得总电荷成正比于
注意,在示出的实施例中,所述信号表示为差分形式,因此,每个信号被表示为一对信号路径,以及存储通常被保持在一对电容器中。
注意,在实践中,带通滤波器的阶数大于或等于2,r≥2。例如,r=4时,滤波器具有每十倍频程40分贝的衰减。
此外,如在美国专利公开2012/0306569中完整描述的,带通滤波器可以经配置使用数字控制信号,其控制过滤器中开关的选择和定时,以实现所希望的滤波器系数。在一些实施方式中,所述带通滤波器的配置通过控制端口提供到设备,例如,当设备首次上电时。在一些实施方式中,带通滤波器被预先配置特定带通滤波器的响应。在一些实施方式中,一组预先选择的配置存储在设备中,并通过外部提供的控制信号来选择。例如,预选的配置可以从ωd=π/4,π/8,π/16,π/32,...和/或带宽ωb选择中心频率,如上面所定义。
参照图4,调制器116的一个实施方式利用了电容器420a-b,它用于样本m[n]=1.0,采样交替样本y[n]的输出电压。每个电容器(例如,420a)在一个采样期间耦合在y[n]和公共电压VCOM之间,并在下一个周期提供耦合在调制器的差分运算放大器的输入和输出端之间。在m[n]=0.0的采样期间,运算放大器的输出被保持在y[n]的最后值,其上值m[n]=1.0。另外,如图4所示,只有一半的差分信号路径的信号线被示出,另一半具有相同的所示拓扑结构。在一些实施方式中,电容器422是相对小的,并被提供用于运算放大器的稳定性。在其他实施方式中,电容器422足够大,以提供输出的一阶时域滤波。
在操作中,该调制器可以通过持续使用电容器420a-b来传递所有的采样值被禁用。在一些实施方式中,例如,如果缓冲和/或输出调制是不需要的,进一步的旁路路径可切换以耦合缓冲器320的输出到部分的输出端。
注意,也可以使用调制器的替代性配置。例如,使用m[n]=±1.0的调制器可通过在周期的m=-1.0的部分期间引入开关以反转电容器420a-b的电荷极性来实现。此外,在一些替代实施例中,所述调制器的运算放大器可以被省略,例如,通过在耦合到所述装置的输出引脚的电容器420a-b上传递电压,而不缓冲或放大。在又一个替代方案中,整个调制器使用开关实现,该开关可替换地耦合设备的输出到缓冲器320的输出或零输出,或者可替换地耦合设备输出到缓冲器的输出或到缓冲器的反相。
如上面所介绍的,除了调制器116外或替代调制器116,另一个调制器115可在带通滤波器的输入端之前在“分子”模拟存储器230之前加入。至少在概念上,并非接收抽取信号x[n],该信号乘以例如具有值p[n]=±1.0的周期性信号p[n]。实现该乘法的一种方法是通过控制开关定时,其耦合输入信号x[n]到存储器230以交替充电路径的极性,或者在通过输入信号以及提供零输入到模拟存储器230之间交替。
实施预调制的另一种方法是通过控制电荷缩放电路231-233,例如在以+bk和-bk缩放之间进行切换,从而实现通过p[n]的调制。此外,调制函数p[n]不一定必须是方波。例如,缩放电路可被配置成提供以bkp[n-k]的时变缩放,例如执行正弦调制。
类似地,输出调制不一定使用方波。例如,从缓冲器320到电容器420a-b转移电荷的可替代方法可用于在不同的时间取样点由不同幅度有效缩放带通滤波器的输出。以稍微类似的方法,模拟存储器240可被改进以提供所述输出的另一个存储的值,缩放电路241-242的形式的另一个缩放电路可用于通过周期性地引入随时间变化的缩放而执行输出的调制。
可选地具有模拟-数字转换器18的过滤器系统100可以被集成到单个封装中。在一些实施方式中,模拟-数字转换器18的输出在和调制(即,对于M个样本或M的整数倍个样本)的调制同步的周期(或多个周期)进行平均化,例如,通过在也集成到封装的求和器中对转换器的数字输出求和。过滤系统100还可以实现低通滤波和封装中模拟域的求和,例如,在M个样本或M对整数倍个样本上累积电荷,并提供来自所述设备的相加的输出。
在一些版本中,所述因子K、M和/或D是固定的,并且所述带通滤波器的特性可以是固定的。在其它版本中,该装置中的至少一些配置是可能的,例如,当该装置通电时使用外部提供的信号,或使用设备中的非易失性存储区(例如,ROM)。
在一些实施方式中,计算机可访问的存储介质包括表示系统100的数据库。通常来说,计算机可访问的存储介质可以包括使用由计算机访问的任何非临时性存储介质以向计算机提供指令和/或数据。例如,计算机可访问的存储介质可以包括存储介质,诸如磁盘或光盘和半导体存储器。通常,表示系统的数据库可以是数据库或其他数据结构,其可以直接或间接地由程序读取和使用,以制造包括该系统的硬件。例如,数据库可以是在高水平设计语言(HDL)的行为级描述或寄存器传输的硬件功能级(RTL)描述,诸如Verilog或VHDL。该描述可以由合成工具读取,它可以合成描述以产生包括合成门的列表的网表。网表包括也表示包括系统100的硬件功能的一组门电路。网表可以被放置和路由,以产生描述要施加到掩模的几何形状的数据集。掩模然后可用于各种半导体制造步骤,以产生半导体电路或对应于系统100的电路。在其他示例中,数据库本身可以是网表(具有或不具有合成库)或数据集。
应当理解,前述描述旨在说明而不是限制本发明,它的范围由所附的权利要求的范围限定。其它实施例在以下权利要求的范围之内。

Claims (18)

1.一种信号处理设备,包括:
第一离散时间模拟信号处理部分,包括:一个输入,一个输出,多个电荷存储元件,以及耦合所述电荷存储元件的多个开关元件;和
耦合到第一离散时间模拟信号处理部分的控制器,所述第一离散时间模拟信号处理部分经配置以耦合在连续运行阶段中的第一离散时间模拟信号处理部分的电荷元件的不同子集,以向在所述第一离散时间模拟信号处理部分的输入端呈现的模拟信号施加信号处理功能,并提供应用信号处理功能的结果,作为到第一离散时间模拟信号处理部分的输出的模拟信号;
其中,所述第一离散时间模拟信号处理部分的信号处理功能包括以第一采样率运行的滤波函数以及以低于第一采样率的相应调制速率运行的一个或多个调制函数的组合。
2.根据权利要求1所述的信号处理设备,其中,所述信号处理功能包括应用于过滤函数的结果和/或应用于一个或多个调制功能的第一调制函数结果的一个或多个调制函数的滤波函数的第二调制函数。
3.根据权利要求2所述的信号处理设备,其中,所述控制器经配置以通过在一半的调制周期传递成正比于滤波函数的结果的信号值而实现具有调制周期的第二调制函数,并且其中在所述调制周期的另一半的输出值是零,从滤波函数的结果确定的恒定值,或者正比于滤波函数的结果的负值。
4.根据权利要求2所述的信号处理设备,其中,所述控制器经配置以执行第二调制函数,以提供成比例于滤波部分的结果和周期性调制信号的值的乘积的输出值。
5.如权利要求1所述的信号处理设备,其中,所述信号处理功能包括施加到所述一个或多个调制函数的第一调制函数的结果的滤波函数。
6.根据权利要求2所述的信号处理设备,其中,所述控制器经配置以通过根据调制函数在第一离散时间模拟信号处理的第一组电荷存储元件中存储值而实施所述第一调制函数。
7.根据权利要求2所述的信号处理设备,其中,所述控制器经配置以通过根据所述第一离散时间模拟信号处理部分的输入在第一离散时间模拟信号处理的第一组电荷存储元件中存储值而实施第一调制函数,并在应用滤波函数中根据调制函数缩放所述值。
8.根据权利要求1所述的信号处理设备,其中所述滤波函数包括线性时不变滤波函数。
9.根据权利要求1所述的信号处理设备,其中,所述滤波函数包括带通滤波函数。
10.根据权利要求8所述的信号处理设备,其中,所述线性时不变滤波函数包括无限脉冲响应滤波函数。
11.根据权利要求1所述的信号处理设备,进一步包括:
抽取器部分,其包括输入端和耦合到所述第一离散时间模拟信号处理部分的输入端的输出端,其中,所述抽取器部分包括多个电荷存储元件,以及耦合所述电荷存储元件的多个开关元件,和
其中,所述控制器进一步配置以在连续的操作阶段耦合电荷元件的不同子集,以向在抽取器的输入端呈现的模拟信号以输入采样率应用离散时间低通滤波函数,并以低于所述输入采样率的第一采样率提供在所述输入端呈现的模拟信号的表示。
12.根据权利要求1所述的信号处理设备,进一步包括:
同步处理部分,耦合到所述第一离散时间模拟信号处理部分的输出;
其中,所述控制器经配置以同步所述同步处理部分的操作和所述第一离散时间模拟信号处理部分的调制函数。
13.根据权利要求12所述的信号处理设备,其中,所述同步处理部分包括模拟到数字转换器ADC,其将来自所述第一离散时间模拟信号处理部分的模拟输出转换为数字形式。
14.根据权利要求13所述的信号处理设备,其中,所述同步处理部分包括数字求和部分,其经配置以对ADC在整数数量的调制函数周期的输出求和。
15.根据权利要求12所述的信号处理设备,其中,所述同步处理部分包括模拟求和部分,其经配置以将第一离散时间模拟信号处理部分在整数数量的调制函数周期的输出值组合。
16.根据权利要求1所述的信号处理设备,进一步包括用于接收时钟信号的时钟输入端,根据该时钟信号,所述控制器运行第一离散时间模拟信号处理。
17.根据权利要求1所述的信号处理设备,进一步包括与所述调制函数同步的输出。
18.一种存储数据结构的非临时性计算机可读介质,其通过在计算机系统上的程序操作,程序在数据结构上运行,以执行过程的一部分来制造包括通过数据结构描述的集成电路的电路,在数据结构中描述的电路包括:
第一离散时间模拟信号处理部分,包括:一个输入,一个输出,多个电荷存储元件,以及耦合所述电荷存储元件的多个开关元件;和
耦合到第一离散时间模拟信号处理部分的控制器,所述第一离散时间模拟信号处理部分经配置以在连续运行阶段中耦合第一离散时间模拟信号处理部分的电荷元件的不同子集,以向在所述第一离散时间模拟信号处理部分的输入端呈现的模拟信号施加信号处理功能,并提供应用信号处理功能的结果,作为到第一离散时间模拟信号处理部分的输出的模拟信号;
其中,所述第一离散时间模拟信号处理部分的信号处理功能包括以第一采样率运行的滤波函数以及在低于第一采样率的相应调制速率运行的一个或多个调制函数的组合。
CN201410736644.7A 2013-12-06 2014-12-05 同步电荷共享过滤器 Active CN104702241B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201610981506.4A CN106533390B (zh) 2013-12-06 2014-12-05 同步电荷共享过滤器

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US14/099,064 2013-12-06
US14/099,064 US9160308B2 (en) 2013-12-06 2013-12-06 Synchronous charge sharing filter

Related Child Applications (1)

Application Number Title Priority Date Filing Date
CN201610981506.4A Division CN106533390B (zh) 2013-12-06 2014-12-05 同步电荷共享过滤器

Publications (2)

Publication Number Publication Date
CN104702241A CN104702241A (zh) 2015-06-10
CN104702241B true CN104702241B (zh) 2019-01-22

Family

ID=53185432

Family Applications (2)

Application Number Title Priority Date Filing Date
CN201410736644.7A Active CN104702241B (zh) 2013-12-06 2014-12-05 同步电荷共享过滤器
CN201610981506.4A Active CN106533390B (zh) 2013-12-06 2014-12-05 同步电荷共享过滤器

Family Applications After (1)

Application Number Title Priority Date Filing Date
CN201610981506.4A Active CN106533390B (zh) 2013-12-06 2014-12-05 同步电荷共享过滤器

Country Status (4)

Country Link
US (2) US9160308B2 (zh)
CN (2) CN104702241B (zh)
DE (1) DE102014117470B4 (zh)
TW (1) TWI558100B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9160308B2 (en) 2013-12-06 2015-10-13 Analog Devices, Inc. Synchronous charge sharing filter

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3310339A1 (de) * 1983-03-22 1984-09-27 Siemens AG, 1000 Berlin und 8000 München Als schalter-kondensator-(sc)-filter ausgebildete modulatorschaltung
US5982229A (en) * 1997-11-17 1999-11-09 Lsi Logic Corporation Signal processing scheme utilizing oversampled switched capacitor filter
EP0933871A3 (en) * 1998-02-03 2002-09-04 Texas Instruments Incorporated Linearized charge sharing circuits with nonlinear capacitors
US6614374B1 (en) * 1999-06-15 2003-09-02 Globespanvirata, Inc. High performance switched-capacitor filter for oversampling Sigma-Delta digital to analog converters
WO2001010034A1 (en) * 1999-07-28 2001-02-08 Analog Devices, Inc. Bandpass modulator
KR100942702B1 (ko) * 2007-08-30 2010-02-17 한국전자통신연구원 심볼 오류정정이 가능한 주파수 선택적 기저대역을사용하는 변복조 방법 및 그 장치
US8188753B2 (en) 2009-02-18 2012-05-29 Analog Devices, Inc. Analog computation
US20100225419A1 (en) * 2009-03-09 2010-09-09 Qualcomm Incorporated Passive switched-capacitor filters
US8188752B2 (en) * 2009-07-14 2012-05-29 International Business Machines Corporation Yield improvement for Josephson junction test device formation
US8547272B2 (en) * 2010-08-18 2013-10-01 Analog Devices, Inc. Charge sharing analog computation circuitry and applications
EP2719075B8 (en) * 2011-06-06 2021-09-15 Analog Devices, Inc. Charge sharing time domain filter
US9160308B2 (en) 2013-12-06 2015-10-13 Analog Devices, Inc. Synchronous charge sharing filter

Also Published As

Publication number Publication date
DE102014117470A1 (de) 2015-06-11
TW201535968A (zh) 2015-09-16
CN104702241A (zh) 2015-06-10
CN106533390B (zh) 2019-07-12
CN106533390A (zh) 2017-03-22
US9160308B2 (en) 2015-10-13
US9559662B2 (en) 2017-01-31
TWI558100B (zh) 2016-11-11
US20160294363A1 (en) 2016-10-06
DE102014117470B4 (de) 2017-05-04
US20150162894A1 (en) 2015-06-11

Similar Documents

Publication Publication Date Title
Agrawal et al. Design of bandpass and bandstop infinite impulse response filters using fractional derivative
CN102483795A (zh) 模拟运算
US6169506B1 (en) Oversampling data converter with good rejection capability
EP2719075B1 (en) Charge sharing time domain filter
CN104702241B (zh) 同步电荷共享过滤器
US9772972B2 (en) Generation of high-rate sinusoidal sequences
DE112017000613B4 (de) Schaltkreise, Systeme und Verfahren zum Bereitstellen einer asynchronen Abtastratenumwandlung für einen überabtastenden Sigma-Delta-Analog-Digital-Wandler
EP3191912B1 (en) Generation of high-rate sinusoidal sequences
CN106972840A (zh) 一种采样率转换方法与装置
Singhal Filter design: Analysis and review
US20130271210A1 (en) N-path filter with coupling between paths
JP3765056B2 (ja) ディジタル保護リレー
Saravanan et al. Design and implementation of efficient CIC filter structure for decimation
Hospodka et al. Design and realization of a filter bank by switched capacitor technique
Zuluaga et al. Poly-phase filter-bank realization for the simulation of electric-network transients
Jurišić et al. Noise analysis of fractional-order two-integrator CCII low-pass filter using Pspice
Zhao et al. Design of switched-current wavelet filters using signal flow graph
Tan et al. Systematic Synthesis of Active RC Filters Using NAM Expansion
CN104143989B (zh) 二阶梳状抽选滤波器
US10230331B2 (en) Digital frequency converter and method of processing in a digital frequency converter
Tripathy Experimental realization of fractional order filter using PMMA coated constant phase elements
Jovanovic Dolecek et al. Novel two-stage comb decimator
Yu et al. The research of passive power filter based on fractional calculus
Yao et al. The decimator with multiplier-free realizations for high precision ADC applications
Babic et al. Modulated bandpass Farrow Decimators and Interpolators

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant