CN104701313B - 阵列基板及制作方法、显示装置 - Google Patents

阵列基板及制作方法、显示装置 Download PDF

Info

Publication number
CN104701313B
CN104701313B CN201510105548.7A CN201510105548A CN104701313B CN 104701313 B CN104701313 B CN 104701313B CN 201510105548 A CN201510105548 A CN 201510105548A CN 104701313 B CN104701313 B CN 104701313B
Authority
CN
China
Prior art keywords
conductive plate
array base
base palte
esd device
signal transmssion
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201510105548.7A
Other languages
English (en)
Other versions
CN104701313A (zh
Inventor
于海峰
黄海琴
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Beijing BOE Display Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Beijing BOE Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Beijing BOE Display Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201510105548.7A priority Critical patent/CN104701313B/zh
Publication of CN104701313A publication Critical patent/CN104701313A/zh
Application granted granted Critical
Publication of CN104701313B publication Critical patent/CN104701313B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Abstract

本发明公开了一种阵列基板及制作方法、显示装置。其中,该阵列基板的制作方法,包括:在信号传输线上沿着信号传输方向从显示区延伸出的外围区内形成一延展部,并形成第一导电极板,其中,第一导电极板和延展部的至少一部分交叠,以在静电释放(ESD)器件形成前形成一电容结构;形成ESD器件,其中,第一导电极板与ESD器件的静电输入端电连接。通过本发明,可以达到共同防护静电的目的,很大程度上增加了静电释放的通路,有效的达到了防静电的效果。

Description

阵列基板及制作方法、显示装置
技术领域
本发明涉及显示技术领域,尤其是涉及阵列基板及制作方法、显示装置。
背景技术
图1是根据现有技术的包括ESD防静电组件的阵列基板的部分结构示意图,请参考图1,传统的ESD(Electro-Static discharge,静电释放)器件设计存在以下缺陷:
ESD器件需要在2个ITO(Indium Tin Oxide,氧化铟锡)薄膜形成之后才能生效,在此之前的Array(阵列)工艺流程中产生的静电只能通过设备及操作管控等客观方法来控制,导致产生的这些静电无法得到及时、迅速地释放。
针对上述缺点,现有技术并没有提出一种有效的解决方案。
发明内容
本发明的主要目的在于提供一种可以使ESD器件及时并迅速地释放静电的技术方案,以解决现有技术的上述缺陷。
为了达到上述目的,根据本发明的一个方面,提供了一种阵列基板,包括显示区和外围区,阵列基板包括信号传输线和设置于外围区的静电释放(ESD)器件,信号传输线包括沿着信号传输方向从显示区延伸出的且位于外围区的延展部,其特征在于,阵列基板还包括:第一导电极板,与延展部的至少一部分交叠,以在ESD器件形成之前形成一电容结构;第一导电极板与ESD器件的静电输入端电连接。
优选地,上述信号传输线为栅线或数据线。
优选地,在信号传输线为栅线的情况下,第一导电极板与数据线同层形成。
优选地,在信号传输线为数据线的情况下,第一导电极板与栅线同层形成。
优选地,上述阵列基板还包括:短路环,与ESD器件的静电导出端连接。
优选地,ESD器件的数量大于等于2,第一导电极板连接到至少两个ESD器件的静电输入端。
根据本发明的另一方面,还提供了一种显示装置,该显示装置包括:上述阵列基板。
根据本发明的又一方面,还提供了一种阵列基板的制作方法,包括:在信号传输线上沿着信号传输方向从显示区延伸出的外围区内形成一延展部,并形成第一导电极板,其中,第一导电极板和延展部的至少一部分交叠,以在静电释放(ESD)器件形成前形成一电容结构;形成ESD器件,其中,第一导电极板与ESD器件的静电输入端电连接。
优选地,上述信号传输线为栅线或数据线。
优选地,在信号传输线为栅线的情况下,形成第一导电极板包括:在形成数据线的过程中形成第一导电极板;在信号传输线为数据线的情况下,形成第一导电极板包括:在形成栅线的过程中形成第一导电极板。
与现有技术相比,本发明所述的阵列基板及制作方法、显示装置,采用在数据线(Data线)/栅线(Gate线)的末端设计一定面积的电容用于存储在Array工艺中常规ESD组件形成之前产生的静电,以及在电容下方通过布线将短路环(Shortring)上的ESD器件短接的结构,可以达到共同防护静电的目的,很大程度上增加了静电释放的通路,有效的达到了防静电的效果。
附图说明
图1是根据现有技术的包括ESD防静电组件的阵列基板的部分结构示意图;
图2是根据本发明优选实施例的阵列基板中的ESD器件和电容结构的位置示意图;
图3是根据本发明实施例的ESD器件的一种实现结构的电路示意图;以及
图4是根据本发明实施例的阵列基板的制作方法流程图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明的一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域的普通技术人员在没有做出创造性劳动的前提下所获得的所有其他实施例,都属于本发明保护的范围。
现有技术中,ITO薄膜形成之前的Array工艺中产生的静电无法使用ESD器件释放,且ESD器件本身的相对独立性较强导致其疏散静电不够迅速。基于此,本发明实施例主要提供一种可以使ESD及时并迅速地释放静电的方案。
具体地,本发明实施例提供了一种阵列基板,该阵列基板可以包括显示区和外围区(也即非显示区),该阵列基板还包括信号传输线和设置于所述外围区的静电释放(ESD)器件,所述信号传输线包括沿着信号传输方向从所述显示区延伸出的且位于所述外围区的延展部。
进一步地,该阵列基板还包括:
第一导电极板,与所述延展部的至少一部分交叠,以在所述ESD器件形成之前形成一电容结构;
所述第一导电极板与所述ESD器件的静电输入端电连接。
在实际应用中,第一导电极板是与延展部对应设置的,二者形成之后可以分别作为上述电容结构的两个极板,优选的情况是延展部的形成面积和第一导电极板的形成面积是相同的,且二者完全对应设置,当然,对此并不作出限定,例如,由于方便工艺的考虑,可以将延展部和第一导电极板的面积设计成不一样的情况,二者也可以错开设置,以上情况都是允许的。也就是说,不管设置情况如何,只要能够形成一个有效的电容结构,即可以满足本实施例的要求。
采用上述的阵列极板,在Array工艺中常规ESD器件形成之前,产生的静电可以存储在由第一导电极板和延展部构成的电容中,利用这样的电容结构可以实现一定的防静电效果。
请参照图2,图2是根据本发明优选实施例的阵列基板中的ESD器件和电容结构的位置示意图,从图2可以看出,ESD器件和形成的电容结构,以及电容结构和信号传输线之间的设置关系。
在本实施例中,所述信号传输线为栅线或数据线。实际应用中,TFT-LCD密布着大量的栅线(扫描线)和数据线,而这些总线是静电积累的主要载体,为了疏导这些总线上的静电,一般可以在阵列基板的非显示区域内设置ESD器件,这样可以将聚集在栅线或扫描线线上积累的静电释放出去。因此,对于本实施例来说,在栅线或数据线的末端设置一个电容结构都可以与ESD器件形成有效的导电组件。
当然,图2只是示出了在数据线的末端形成上述延展部以与对应设置的第一导电极板形成电容结构的情况,但其与在栅线的末端形成上述延展部与对应设置的第一导电极板性成上述电容结构的做法是类似的,只是在形成电容极板的时间上存在先后不同的顺序。
例如,(1)在所述信号传输线为栅线的情况下,所述第一导电极板与所述数据线同层形成。
也就是说,在形成栅线的过程中就形成上述延展部,然后在形成数据线的过程中,在对应于延展部的位置区域对应形成所述第一导电极板,即先形成延展部后形成第一导电极板,二者对应设置构成一个电容,在实际应用中,延展部与第一导电极板可以是面积相等的矩形金属区域,当然,二者的面积和形状并不作出限定,只要设计能够符合形成有效电容的要求即可。
(2)对于图2所示的情况,即在所述信号传输线为数据线的情况下,所述第一导电极板与所述栅线同层形成。
也就是说,在形成栅线的过程中先在预先设计的、且能够对应于数据线末端形成延展部末端的位置区域,形成所述第一导电极板,然后在形成数据线的过程中,按照预先设计的规格在数据线的末端形成上述延展部,与第一导电极板相对应设置后形成上述电容结构。当然,二者的面积和形状并不作出限定,只要设计能够符合形成有效电容的要求即可,例如在实际应用中,延展部与第一导电极板可以是面积相等的矩形金属区域。
在本实施例中,所述的阵列基板还进一步包括:短路环,该短路环与所述ESD器件的静电导出端连接。通过该短路环,可以将ESD器件收集的静电导出。而且,目前的ESD器件自身的性质决定了走线之间的ESD器件是相对独立的,这样就不能更有效地达到快速疏散静电的目的,为此,在本实施例中,所述ESD器件的数量设置可以大于等于2,即ESD器件的数量是多个,相应地,在电容下方可以使用布线将相邻两个ESD器件进行短接,这样设计的好处还在于,当其中一个ESD器件损坏时,通过上述布线与上述电容结构同样处于连接状态的另一个ESD器件同样可以起到释放静电的作用。因此,在实际应用中,以设计多个ESD器件为佳,在本发明实施例中,对于所述第一导电极板来说,其连接到至少两个ESD器件的静电输入端。
通过以上的实现结构,在ESD器件最终形成前,制作工艺中产生并聚集在大量栅线或数据线的静电就可以存储在上述电容结构中,当ESD器件最终形成后,如果电容中存储电能的电压达到击穿电压(也称之为极限电压或崩溃电压)使电容导通后,可以借助短路环和多个ESD器件释放静电。
对于本发明实施例中的ESD器件而言,在实际应用中,ESD器件通常包含薄膜晶体管(TFT),其可以和阵列基板的TFT在同一个形成过程中形成,而且,ESD器件的实现结构可以有多种,虽然如此,但本发明实施例并不对此作出限定,以下仅以一种ESD器件的具体结构为例,对ESD器件的工作过程进行简要介绍:
图3是根据本发明实施例的ESD器件的一种实现结构的电路示意图。如图所示,此ESD器件的电路由两个薄膜晶体管构成,第一个薄膜晶体管的栅电极31和第一个薄膜晶体管的源电极32连接在一起,形成ESD器件的第一个外引线37。同时第二个薄膜晶体管的漏电极36与第一个薄膜晶体管的源电极32连接。与此类似,第二个薄膜晶体管的栅电极34和第二个薄膜晶体管的源电极35连接在一起,形成ESD器件的第二个外引线38。同时第一个薄膜晶体管的漏电极33与第二个薄膜晶体管的源电极35连接。
当高于第一个薄膜晶体管阈值电压的电压施加在第一个外引线37时,第一个薄膜晶体管被打开处于开启状态。因此第二个外引线38和第一个外引线37处于等电位状态,也就是说如果静电积累在第一个外引线37时,会通过此ESD器件传偷到第二个外引线38。当高于第一个薄膜晶体管阈值电压的电压施加在第二个外引线38时,第二个薄膜晶体管被打开处于开启状态。因此第二个外引线38和第一个外引线37处于等电位状态。同理,如果静电积累在第二个外引线38时,会通过此静电损伤保护器件传输到第一个外引线37,由此可以实现静电的双向分流。
对于本发明实施例提供的阵列基板,首先,在数据线(Data线)/栅线(Gate线)的末端设计一定面积的电容,这个电容可以起到两个作用:(1)在Array工艺中常规ESD组件形成之前,利用电容的储电能力实现了一定的防静电效果;(2)当存在较大电流的情况下可以利用高电压下的崩溃电流将电容导通。然后,在电容下方通过布线将短路环(Shortring)上的ESD器件短接。通过这样的结构,可以达到共同防护静电的目的,很大程度上增加了静电释放的通路,有效的达到了防静电的效果。
本发明实施例还提供了一种显示装置,该显示装置包括上述阵列基板。此处不再结合附图进行说明。
为形成上述阵列基板,本发明实施例还提供了上述阵列基板的制作方法,图4是根据本发明实施例的阵列基板的制作方法流程图,如图3所示,该流程包括以下步骤(步骤S402-步骤S404):
步骤S402,在信号传输线上沿着信号传输方向从显示区延伸出的外围区内形成一延展部,并形成第一导电极板,其中,所述第一导电极板和所述延展部的至少一部分交叠,以在静电释放(ESD)器件形成前形成一电容结构;
步骤S404,形成所述ESD器件,其中,所述第一导电极板与所述ESD器件的静电输入端电连接。
在本发明实施例中,所述信号传输线为栅线或数据线。对于两种情况,形成上述电容结构的过程如下:
(1)在所述信号传输线为栅线的情况下,形成所述第一导电极板包括:在形成所述数据线的过程中形成所述第一导电极板。
也就是说,在形成栅线的过程中就形成上述延展部,然后在形成数据线的过程中,在对应于延展部的位置区域对应形成所述第一导电极板,即先形成延展部后形成第一导电极板,二者对应设置构成一个电容,在实际应用中,延展部与第一导电极板可以是面积相等的矩形金属区域,当然,二者的面积和形状并不作出限定,只要设计能够符合形成有效电容的要求即可。
(2)在所述信号传输线为数据线的情况下,形成所述第一导电极板包括:在形成所述栅线的过程中形成所述第一导电极板。
也就是说,在形成栅线的过程中先在预先设计的、且能够对应于数据线末端形成延展部末端的位置区域,形成所述第一导电极板,然后在形成数据线的过程中,按照预先设计的规格在数据线的末端形成上述延展部,与第一导电极板相对应设置后形成上述电容结构。当然,二者的面积和形状并不作出限定,只要设计能够符合形成有效电容的要求即可,例如在实际应用中,延展部与第一导电极板可以是面积相等的矩形金属区域。
通过本发明实施例,首先,在数据线(Data线)/栅线(Gate线)的末端设计一定面积的电容,这个电容可以起到两个作用:(1)在Array工艺中常规ESD组件形成之前,利用电容的储电能力实现了一定的防静电效果;(2)当存在较大电流的情况下可以利用高电压下的崩溃电流将电容导通。然后,在电容下方通过布线将短路环(Shortring)上的ESD器件短接。通过这样的结构,可以达到共同防护静电的目的,很大程度上增加了静电释放的通路,有效的达到了防静电的效果。
以上所述是本发明的优选实施方式,应当指出,对于本领域的普通技术人员来说,在不脱离本发明所述原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为包含在本发明的保护范围之内。

Claims (10)

1.一种阵列基板,包括显示区和外围区,所述阵列基板包括信号传输线和设置于所述外围区的ESD器件,所述信号传输线包括沿着信号传输方向从所述显示区延伸出的且位于所述外围区的延展部,其特征在于,所述阵列基板还包括:
第一导电极板,与所述延展部的至少一部分交叠,以在所述ESD器件形成之前形成一电容结构;
所述第一导电极板与所述ESD器件的静电输入端电连接。
2.根据权利要求1所述的阵列基板,其特征在于,所述信号传输线为栅线或数据线。
3.根据权利要求2所述的阵列基板,其特征在于,在所述信号传输线为栅线的情况下,所述第一导电极板与所述数据线同层形成。
4.根据权利要求2所述的阵列基板,其特征在于,在所述信号传输线为数据线的情况下,所述第一导电极板与所述栅线同层形成。
5.根据权利要求2至4中任一项所述的阵列基板,其特征在于,还包括:
短路环,与所述ESD器件的静电导出端连接。
6.根据权利要求2至4中任一项所述的阵列基板,其特征在于,所述ESD器件的数量大于等于2,所述第一导电极板连接到至少两个ESD器件的静电输入端。
7.一种显示装置,其特征在于,包括:权利要求1至6中任一项所述的阵列基板。
8.一种阵列基板的制作方法,其特征在于,包括:
在信号传输线上沿着信号传输方向从显示区延伸出的外围区内形成一延展部,并形成第一导电极板,其中,所述第一导电极板和所述延展部的至少一部分交叠,以在ESD器件形成前形成一电容结构;
形成所述ESD器件,其中,所述第一导电极板与所述ESD器件的静电输入端电连接。
9.根据权利要求8所述的制作方法,其特征在于,所述信号传输线为栅线或数据线。
10.根据权利要求9所述的制作方法,其特征在于,
在所述信号传输线为栅线的情况下,形成所述第一导电极板包括:在形成所述数据线的过程中形成所述第一导电极板;
在所述信号传输线为数据线的情况下,形成所述第一导电极板包括:在形成所述栅线的过程中形成所述第一导电极板。
CN201510105548.7A 2015-03-11 2015-03-11 阵列基板及制作方法、显示装置 Active CN104701313B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510105548.7A CN104701313B (zh) 2015-03-11 2015-03-11 阵列基板及制作方法、显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510105548.7A CN104701313B (zh) 2015-03-11 2015-03-11 阵列基板及制作方法、显示装置

Publications (2)

Publication Number Publication Date
CN104701313A CN104701313A (zh) 2015-06-10
CN104701313B true CN104701313B (zh) 2017-12-08

Family

ID=53348263

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510105548.7A Active CN104701313B (zh) 2015-03-11 2015-03-11 阵列基板及制作方法、显示装置

Country Status (1)

Country Link
CN (1) CN104701313B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106252358B (zh) * 2016-08-25 2019-05-03 武汉华星光电技术有限公司 具有静电保护功能的显示面板
CN109212855A (zh) * 2018-10-11 2019-01-15 深圳市华星光电技术有限公司 一种走线结构及液晶面板
CN115331585A (zh) * 2022-08-10 2022-11-11 合肥维信诺科技有限公司 显示模组和显示装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101504500A (zh) * 2008-02-04 2009-08-12 北京京东方光电科技有限公司 薄膜晶体管液晶显示器阵列基板的像素结构
CN102929055A (zh) * 2012-11-05 2013-02-13 京东方科技集团股份有限公司 像素结构、阵列基板及液晶显示装置
CN103928459A (zh) * 2014-03-10 2014-07-16 上海天马微电子有限公司 一种像素阵列基板以及包括其的平板传感器
CN104090437A (zh) * 2014-06-26 2014-10-08 京东方科技集团股份有限公司 一种阵列基板、显示装置、母板及其检测方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101504500A (zh) * 2008-02-04 2009-08-12 北京京东方光电科技有限公司 薄膜晶体管液晶显示器阵列基板的像素结构
CN102929055A (zh) * 2012-11-05 2013-02-13 京东方科技集团股份有限公司 像素结构、阵列基板及液晶显示装置
CN103928459A (zh) * 2014-03-10 2014-07-16 上海天马微电子有限公司 一种像素阵列基板以及包括其的平板传感器
CN104090437A (zh) * 2014-06-26 2014-10-08 京东方科技集团股份有限公司 一种阵列基板、显示装置、母板及其检测方法

Also Published As

Publication number Publication date
CN104701313A (zh) 2015-06-10

Similar Documents

Publication Publication Date Title
CN103943611B (zh) 一种阵列基板及面板
CN104113053B (zh) 静电放电保护电路、显示基板和显示装置
CN104701313B (zh) 阵列基板及制作方法、显示装置
CN102945846B (zh) 阵列基板及其制造方法、显示装置
CN104900633B (zh) 一种阵列基板制造方法、阵列基板和显示装置
US20170102594A1 (en) Display substrate and manufacturing method thereof, display device
CN210575951U (zh) 静电保护单元及阵列基板
US10134778B2 (en) Array substrate and manufacturing method thereof, display panel and display device
CN104051455B (zh) 阵列基板及其制备方法、显示装置
CN102929022A (zh) 一种液晶显示设备及其制造方法
CN103296021A (zh) Tft阵列基板
CN106526929A (zh) 一种goa电路及阵列基板、液晶面板
CN104865764B (zh) 走线结构及阵列基板
CN106200172A (zh) 一种阵列基板及显示装置
CN106057782A (zh) 半导体面板的防静电保护结构及提高可靠性的方法
CN100454554C (zh) 静电放电保护结构及包括其的薄膜晶体管基板
CN103278989B (zh) 一种显示面板及其制作方法、液晶显示器
CN204883133U (zh) 一种阵列基板及显示器件
CN107833883A (zh) 一种静电防护电路结构、显示面板及显示装置
CN107733026A (zh) 一种负压保护电路、usb充电电路及终端设备
CN107123646A (zh) 一种静电保护电路、静电保护方法、阵列基板及显示装置
CN108257974B (zh) 阵列基板、显示装置以及制备阵列基板的方法
CN109270754A (zh) 阵列基板和显示装置
CN207250516U (zh) 一种静电防护电路结构、显示面板及显示装置
CN104698712B (zh) 一种阵列基板、液晶面板及显示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant