CN104682920A - 高速脉动阵列滤波器的系数无缝切换方法 - Google Patents

高速脉动阵列滤波器的系数无缝切换方法 Download PDF

Info

Publication number
CN104682920A
CN104682920A CN201510104258.0A CN201510104258A CN104682920A CN 104682920 A CN104682920 A CN 104682920A CN 201510104258 A CN201510104258 A CN 201510104258A CN 104682920 A CN104682920 A CN 104682920A
Authority
CN
China
Prior art keywords
coefficient
register
filter
independent
port ram
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201510104258.0A
Other languages
English (en)
Inventor
杨军
高凯
朱江
邹建彬
周资伟
卢树军
王世练
张炜
叶剑民
张尔扬
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
National University of Defense Technology
Original Assignee
National University of Defense Technology
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by National University of Defense Technology filed Critical National University of Defense Technology
Priority to CN201510104258.0A priority Critical patent/CN104682920A/zh
Publication of CN104682920A publication Critical patent/CN104682920A/zh
Pending legal-status Critical Current

Links

Landscapes

  • Filters That Use Time-Delay Elements (AREA)

Abstract

本发明提供一种高速阵列滤波器的系数无缝切换技术,能够保证系数切换不影响滤波器输出数据信号的连续性,减少了计算周期的损耗和控制逻辑复杂度的上升,适用于宽带信号的变系数高速滤波处理。本发明的技术方案是:①将高速阵列滤波器的各种变化的系数事先准备好,或提前实时计算新的系数,存储在独立双端口RAM当中;②独立双端口RAM一端为系数写入端口,另外一端为对阵列滤波器的家在端口;③系数的加载为串行结构;④通过不同抽头系数的时钟周期延迟和所存来完成系数的加载,并保证滤波器输出数据的连续性。

Description

高速脉动阵列滤波器的系数无缝切换方法
技术领域
本发明涉及宽带高速数据传输技术领域,特别是涉及一种利用高速脉动阵列滤波器处理信号时,滤波器系数的切换方法。
背景技术
对带宽达到几百MHz到几个GHz的宽带无线通信信号的数字解调分析等处理,离不开数字滤波器。特别是在实现宽带无线通信信号数字重定时中的插值功能时,高速脉动阵列滤波器的系数切换问题是其中重要的一环。
高速脉动阵列滤波器的系数切换通常有两种方法:一是在系数切换期间,停止高速脉动阵列滤波器的计算,待新的滤波器系数切换完成后,重新启动滤波器计算,并在输出一定时钟周期数的无效数据后,开始有效输出;二是在系数切换期间不停止高速脉动阵列滤波器的计算,而是将系数切换期间和切换之后的一段固定时钟周期数的计算输出视为无效并丢弃,在此之后才进行有效数据输出。这两种处理方法都会导致有效数据输出发生停顿,从而造成数据在时间上的不连续,并且不仅会增加整个系统的计算周期开销,而且会导致控制逻辑复杂度的上升。
发明内容
本发明要解决的技术问题是,提供一种高速脉动阵列滤波器的系数无缝切换方法,能够在高速脉动阵列滤波器运算不停止的情况下切换新的系数,并且保证计算输出有效数据的连续性,同时避免了计算周期开销和控制逻辑复杂度的增加。
本发明的技术方案是:
本发明利用高速脉动阵列滤波器和系数无缝切换模块实现。其中,系数无缝切换模块包括控制单元、独立双端口RAM(Radom-access Memory,随机访问存储器)、寄存器组和锁存器组。寄存器组和锁存器组的级数均与高速脉动阵列滤波器的抽头数(定义抽头数为N)相同。控制单元的输入端接收来自外部的系数切换指令,控制单元的输出端分别与独立双端口RAM、寄存器组和锁存器组的控制端相连接。独立双端口RAM的写端口接收外部系数输入。寄存器组中的寄存器依次串行连接,寄存器组的第一级寄存器的输入端与独立双端口RAM的读端口连接。锁存器组中的每个锁存器的输入端与寄存器组中的同级寄存器的输出端相连接。锁存器组中的每个锁存器的输出与高速脉动阵列滤波器的同级抽头乘法器相连。
高速脉动阵列滤波器的系数无缝切换时,包括下述步骤:
第一步,将事先预备的候选系数写入独立双端口RAM,或者将外部实时计算的系数写入独立双端口RAM;
第二步,控制单元接收到外部系数切换指令后,控制独立双端口RAM将要切换的N个系数串行输出至数据寄存器组的第一个寄存器,同时寄存器组从第一个寄存器开始同步向下一级寄存器做移存操作;
第三步,在寄存器组的最后一级寄存器完成移存操作之后,独立双端口RAM的读端口停止读操作;
第四步,寄存器组从第一级寄存器开始,在N个连续时钟周期内,依次将数据输入同级的锁存器。
本发明的有益效果是:①切换系数的过程不需要高速脉动阵列滤波器计算的停顿或者增加高速脉动阵列滤波器的无效输出数据,减少了计算周期的损耗和控制逻辑复杂度的上升;②独立双端口RAM可以同时满足实时计算和事先存储两种系数产生模式;③仅通过寄存器组和移存器组的操作来保证有效数据输出的连续性,操作简便;④适用于数字信号的变系数高速滤波处理。
附图说明
图1是本发明的高速脉动阵列滤波器的系数无缝切换方法实现框图;
图2是包含系数切换过程的阵列滤波器输出信号仿真图。
具体实施方式
下面结合图1和图2来详细说明本发明的高速脉动阵列滤波器的系数无缝切换方法。
图1中右侧虚框内为高速脉动阵列滤波器,设高速脉动阵列滤波器共有N个抽头,则其乘加结构共有N级,每一级乘加结构的延迟为2个时钟周期,每相邻两级之间的输入延迟为2个时钟周期。左侧虚框内为系数无缝切换模块,包括独立双端口RAM、控制模块、寄存器组和锁存器组。控制单元接收来自外部的系数切换指令,并且分别与独立双端口RAM、寄存器组和锁存器组相连接。独立双端口RAM的写端口可以随时写入外部实时计算或者候选的滤波器系数,独立双端口RAM的读端口与寄存器组的第一级寄存器T1的输入端相连。寄存器组从第一级寄存器T1至第N级寄存器TN依次串行连接成移存结构。锁存器组包含N个数据锁存器(锁存器R1至锁存器RN),按照寄存器T1输出连接锁存器R1输入,寄存器T2输出连接锁存器R2输入,…,寄存器TN输出连接锁存器RN输入的方式与寄存器组连接,各个锁存器的输出连接到高速脉动阵列滤波器的同级抽头乘法器(乘法器Tap 1到乘法器Tap N)的系数输入端,即锁存器R1输出连接乘法器Tap 1系数输入,锁存器R2输出连接乘法器Tap 2系数输入,…,锁存器RN输出连接乘法器Tap N系数输入。
无缝系数切换的操作过程为:
①独立双端口RAM通过写端口存储外部实时计算的滤波器系数或事先预备好的滤波器系数。
②控制单元接收到来自外部的系数切换指令后,发出控制指令给独立双端口RAM的读端口,独立双端口RAM的读端口则串行连续读出滤波器系数至第一级寄存器T1,读出的系数顺序为降序,即对应乘法器Tap N至乘法器Tap 1的系数。同时寄存器组进行移存操作,数据移存方向为寄存器T1至寄存器T2、寄存器T2至寄存器T3、…、寄存器TN-1至寄存器TN中。
③当从独立双端口RAM中读出的第一个滤波器系数移存到寄存器TN时,寄存器组的移存操作停止,同时独立双端口RAM中的读端口停止读操作,并在下一个时钟周期开始锁存器组的锁存操作。
④锁存器组的锁存器按照从锁存器R1至锁存器RN的顺序依次延迟一个时钟周期锁存来自对应寄存器中的系数,按照锁存器组与高速脉动阵列滤波器的连接关系,每个系数在锁存之后立即输出至同级的乘法器系数输入端,并自动加入到高速脉动阵列滤波器的滤波运算当中。
图2是包含系数切换过程的高速脉动阵列滤波器输出信号的仿真波形。横轴为采样时刻,纵轴为高速脉动阵列滤波器的输出数据值。高速脉动阵列滤波器实现两种低通滤波器功能,即通过两组系数的切换实现两种不同的低通滤波器,两种低通滤波器通带均为50MHz。高速脉动阵列滤波器抽头数为16。输入信号是一个正弦信号,频率为20MHz,输入信号采样率为200Msps。系数切换从第512点开始,从图中可以看出滤波器输出信号波形是连续的,没有出现断点和停顿点。上述实验证明,采用本发明可以实现高速脉动阵列滤波器的系数无缝切换。

Claims (1)

1.一种高速脉动阵列滤波器的系数无缝切换方法,利用高速脉动阵列滤波器和系数无缝切换模块实现,其特征在于,
其中,系数无缝切换模块包括控制单元、独立双端口RAM、寄存器组和锁存器组;寄存器组和锁存器组的级数均与高速脉动阵列滤波器的抽头数N相同;控制单元的输入端接收来自外部的系数切换指令,控制单元的输出端分别与独立双端口RAM、寄存器组和锁存器组的控制端相连接;独立双端口RAM的写端口接收外部系数输入;寄存器组中的寄存器依次串行连接,寄存器组的第一级寄存器的输入端与独立双端口RAM的读端口连接;锁存器组中的每个锁存器的输入端与寄存器组中的同级寄存器的输出端相连接;锁存器组中的每个锁存器的输出与高速脉动阵列滤波器的同级抽头乘法器相连;
高速脉动阵列滤波器的系数无缝切换时,包括下述步骤:
第一步,将事先预备的N个系数写入独立双端口RAM,或者将外部实时计算的N个系数写入独立双端口RAM;
第二步,控制单元接收到外部系数切换指令后,控制独立双端口RAM将要切换的N个系数串行输出至数据寄存器组的第一个寄存器,同时寄存器组从第一个寄存器开始同步向下一级寄存器做移存操作;
第三步,在寄存器组的最后一级寄存器完成移存操作之后,独立双端口RAM的读端口停止读操作;
第四步,寄存器组从第一级寄存器开始,在N个连续时钟周期内,依次将数据输入同级的锁存器;
锁存器的输出即为高速脉动阵列滤波器同级抽头乘法器的系数。
CN201510104258.0A 2015-03-10 2015-03-10 高速脉动阵列滤波器的系数无缝切换方法 Pending CN104682920A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510104258.0A CN104682920A (zh) 2015-03-10 2015-03-10 高速脉动阵列滤波器的系数无缝切换方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510104258.0A CN104682920A (zh) 2015-03-10 2015-03-10 高速脉动阵列滤波器的系数无缝切换方法

Publications (1)

Publication Number Publication Date
CN104682920A true CN104682920A (zh) 2015-06-03

Family

ID=53317580

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510104258.0A Pending CN104682920A (zh) 2015-03-10 2015-03-10 高速脉动阵列滤波器的系数无缝切换方法

Country Status (1)

Country Link
CN (1) CN104682920A (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1647064A (zh) * 2002-04-25 2005-07-27 皇家飞利浦电子股份有限公司 用于实现脉动阵列的处理方法和设备
US20060075213A1 (en) * 2002-12-12 2006-04-06 Koninklijke Phillips Electronics N.C. Modular integration of an array processor within a system on chip
CN102236623A (zh) * 2010-04-22 2011-11-09 索尼公司 信号控制设备和信号控制方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1647064A (zh) * 2002-04-25 2005-07-27 皇家飞利浦电子股份有限公司 用于实现脉动阵列的处理方法和设备
US20060075213A1 (en) * 2002-12-12 2006-04-06 Koninklijke Phillips Electronics N.C. Modular integration of an array processor within a system on chip
CN102236623A (zh) * 2010-04-22 2011-11-09 索尼公司 信号控制设备和信号控制方法

Non-Patent Citations (4)

* Cited by examiner, † Cited by third party
Title
李岩 等: "基于脉动阵列的FIR滤波器设计", 《现代电子技术》 *
李文刚: "基于FPGA的高速高阶FIR滤波器设计", 《中国优秀硕士学位论文全文数据库 信息科技辑》 *
王雷 等: "自适应有限冲激响应滤波器的FPGA实现", 《舰船电子对抗》 *
邓路宽: "快速实现基于FPGA的脉动FIR滤波器", 《电子工程师》 *

Similar Documents

Publication Publication Date Title
CN104967428B (zh) 用于fpga的高速高阶fir滤波器的频域实现方法
CN102109542B (zh) 一种可配置复用数字内插和数字滤波功能的数字示波器
CN102340296B (zh) 一种基于gpu的高阶数字fir滤波器频域并行处理实现方法
CN104393854A (zh) 基于fpga的时分复用级联积分梳状抽取滤波器及其实现方法
CN103592598A (zh) 针对逻辑分析仪定时分析的采样装置
CN102353891A (zh) 一种数字集成电路功能测试仪
CN117949949B (zh) 一种脉冲雷达基带信号采集处理方法、设备及介质
CN104077492A (zh) 一种基于fpga的采样数据内插方法
CN100574098C (zh) 基于可编程逻辑器件的插值cic滤波器及实现方法
CN105281708B (zh) 一种基于分段并行处理的高速fir滤波实现方法
CN102983839A (zh) 一种基于fpga实现gmsk信号发生器的方法
CN117040486B (zh) 一种多档数字滤波器及宽带数字接收机
CN104682920A (zh) 高速脉动阵列滤波器的系数无缝切换方法
CN113869446A (zh) 一种基于fpga的cnn目标识别系统及方法
CN109976660A (zh) 基于线性插值的任意重采样算法和数据采样系统
CN104484992B (zh) 基于可编程逻辑器件的红外遥控解码器
CN103001586B (zh) 一种宽带双通道数字下变频器
CN102063262B (zh) 一种多路模拟量自动采集控制电路
CN103095249B (zh) 一种中值滤波电路及方法
CN104345263A (zh) 一种数模混合芯片的信号管理方法和装置
CN107104659B (zh) 一种针对lte载波的数字滤波方法及装置
CN107391440A (zh) 一种快速傅里叶变换算法输出数据的处理装置及方法
CN107707178A (zh) 低通滤波器的滤波方法、低通滤波器及伺服驱动器
CN103313315B (zh) 速率转换装置及其方法、基站设备
CN103684473A (zh) 基于fpga的高速串并转换电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20150603

WD01 Invention patent application deemed withdrawn after publication