CN104657296A - 多数据接口兼容的芯片架构 - Google Patents
多数据接口兼容的芯片架构 Download PDFInfo
- Publication number
- CN104657296A CN104657296A CN201510052102.2A CN201510052102A CN104657296A CN 104657296 A CN104657296 A CN 104657296A CN 201510052102 A CN201510052102 A CN 201510052102A CN 104657296 A CN104657296 A CN 104657296A
- Authority
- CN
- China
- Prior art keywords
- interface
- data
- reads
- bus
- switch
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Dram (AREA)
Abstract
本发明涉半导体存储器设计领域,具体涉及多数据接口合并芯片架构。本发明提供一种多数据接口兼容的芯片架构,解决了现有的针对不同的数量要求的数据接口需要分别提供不同的芯片设计的技术问题。本发明能够实现一个架构实现多个不同数据接口功能,减少设计成本。
Description
技术领域
本发明涉半导体存储器设计领域,具体涉及多数据接口合并芯片架构。
背景技术
计算机以及各种电子设备广泛的应用于现代生活的各个方面,对内存产品(DRAM存储器)需求越来越大。通常针对不同的数量要求的数据接口需要分别提供不同的芯片,设计成本,而且使用便利。
发明内容
为了解决现有的针对不同的数量要求的数据接口需要分别提供不同的芯片设计,本发明提供一种多数据接口兼容的芯片架构。
本发明的技术解决方案:
多数据接口兼容的芯片架构,其特殊之处在于:包括第一存储单元、第二存储单元、多个数据接口DQ、控制模块、第一存储读写数据总线、第二存储读写数据总线、左接口读写数据总线、右接口读写数据总线、第一开关TBFF以及第二开关TBFF;
所述第一存储单元包括多个至少一个第一存储基础单元,所述第二存储单元包括至少一个第二存储基础单元,
所述多个数据接口DQ为偶数个,位于第一存储单元之间第二存储单元,所述多个数据接口DQ被控制模块平均分配左数据接口组和右数据接口,
所述控制模块通过左接口读写数据总线与左数据接口组中的数据接口DQ连接,所述控制模块通过右接口读写数据总线与右数据接口组中的数据接口DQ连接,
所述第一开关TBFF设置在第一存储读写数据总线上,所述第二开关TBFF设置在第二存储读写数据总线上,
在第一开关TBFF和第二开关TBFF均打开时,控制模块控制左数据接口组或右数据接口中的数据接口无效;在第一开关TBFF和第二开关TBFF均关闭时,控制模块控制左数据接口组和右数据接口中的所有数据接口有效。
上述多个数据接口DQ为16个或32个。
上述第一存储单元包括8个第一存储基础单元,所述第二存储单元包括8个第二存储基础单元。
本发明所具有的优点:
本发明能够实现一个架构实现多个不同数据接口功能,减少设计成本。
附图说明
图1为本发明多数据接口兼容的芯片架构的示意图;
图2为芯片工作16个数据接口模式下的示意图;
图3为芯片工作在32个数据接口模式下的示意图。
其中附图标记为:1-第一存储读写数据总线,2-左接口读写数据总线,3-第二存储读写数据总线,4-右接口读写数据总线。
具体实施方式
如图1所示,多数据接口兼容的芯片架构,包括第一存储单元、第二存储单元、多个数据接口DQ、控制模块、第一存储读写数据总线、第二存储读写数据总线、左接口读写数据总线、右接口读写数据总线、第一开关TBFF以及第二开关TBFF;第一存储单元包括多个至少一个第一存储基础单元,第二存储单元包括至少一个第二存储基础单元,多个数据接口DQ为偶数个,位于第一存储单元之间第二存储单元,多个数据接口DQ被控制模块平均分配左数据接口组和右数据接口,控制模块通过左接口读写数据总线与左数据接口组中的数据接口DQ连接,控制模块通过右接口读写数据总线与右数据接口组中的数据接口DQ连接,第一开关TBFF设置在第一存储读写数据总线上,将第一存储读写数据总线分成左右两部分;第二开关TBFF设置在第二存储读写数据总线上,将第二存储读写数据总线分成左右两部分;在第一开关TBFF和第二开关TBFF均打开时,控制模块控制左数据接口组或右数据接口中的数据接口无效;在第一开关TBFF和第二开关TBFF均关闭时,控制模块控制左数据接口组和右数据接口中的所有数据接口有效。
实施例1:如图2所示,芯片工作在16个数据接口模式下:
1、第一开关、第二开关TBFF使能(即打开)第一存储读写数据总线的左右两侧连接在一起,第二存储读写数据总线的左右两侧连接在一起;
2、控制模块控制右数据接口组中的16个数据接口DQ无效;
3、通过第一存储读写数据总线和第二存储读写数据总线每次读写操作上下两个存储基础单元array同时工作,各自对应8个DQ。
实施例2:
如图3所示,当芯片工作在32个数据接口模式下:
1、第一开关、第二开关TBFF关闭,第一存储读写数据总线的左右两侧以及第二存储读写数据总线的左右两侧断开;
2、控制模块控制左数据接口和右数据接口组中的32个数据接口DQ同时工作;
3、通过第一存储读写数据总线和第二存储读写数据总线一次读写操作上下左右各一个存储基础单元array工作,各自对应8个DQ。
Claims (3)
1.多数据接口兼容的芯片架构,其特征在于:包括第一存储单元、第二存储单元、多个数据接口DQ、控制模块、第一存储读写数据总线、第二存储读写数据总线、左接口读写数据总线、右接口读写数据总线、第一开关TBFF以及第二开关TBFF;
所述第一存储单元包括多个至少一个第一存储基础单元,所述第二存储单元包括至少一个第二存储基础单元,
所述多个数据接口DQ为偶数个,位于第一存储单元之间第二存储单元,所述多个数据接口DQ被控制模块平均分配左数据接口组和右数据接口,
所述控制模块通过左接口读写数据总线与左数据接口组中的数据接口DQ连接,所述控制模块通过右接口读写数据总线与右数据接口组中的数据接口DQ连接,
所述第一开关TBFF设置在第一存储读写数据总线上,所述第二开关TBFF设置在第二存储读写数据总线上,
在第一开关TBFF和第二开关TBFF均打开时,控制模块控制左数据接口组或右数据接口中的数据接口无效;在第一开关TBFF和第二开关TBFF均关闭时,控制模块控制左数据接口组和右数据接口中的所有数据接口有效。
2.根据权利要求1所述的多数据接口兼容的芯片架构,其特征在于:所述多个数据接口DQ为16个或32个。
3.根据权利要求1或2所述的多数据接口兼容的芯片架构,其特征在于:所述第一存储单元包括8个第一存储基础单元,所述第二存储单元包括8个第二存储基础单元。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510052102.2A CN104657296B (zh) | 2015-01-30 | 2015-01-30 | 多数据接口兼容的芯片架构 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510052102.2A CN104657296B (zh) | 2015-01-30 | 2015-01-30 | 多数据接口兼容的芯片架构 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN104657296A true CN104657296A (zh) | 2015-05-27 |
CN104657296B CN104657296B (zh) | 2017-12-26 |
Family
ID=53248454
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201510052102.2A Active CN104657296B (zh) | 2015-01-30 | 2015-01-30 | 多数据接口兼容的芯片架构 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN104657296B (zh) |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1728155A (zh) * | 2004-07-27 | 2006-02-01 | 万国电脑股份有限公司 | 多合一插座信号隔离的系统架构 |
CN101071624A (zh) * | 2006-05-11 | 2007-11-14 | 上海集通数码科技有限责任公司 | 一种带扩展输入/输出接口的存储器芯片 |
CN201465566U (zh) * | 2009-07-10 | 2010-05-12 | 北京国科环宇空间技术有限公司 | 一种数据存储装置 |
CN102812518A (zh) * | 2010-01-28 | 2012-12-05 | 惠普发展公司,有限责任合伙企业 | 存储器存取方法和装置 |
EP1944697B1 (en) * | 2007-01-12 | 2013-06-05 | Broadbus Technologies, Inc. | Data access and multi-chip controller |
CN204129729U (zh) * | 2014-06-05 | 2015-01-28 | 苏州润林文化传媒有限公司 | 一种基于DMA传输的Flash存储控制系统 |
-
2015
- 2015-01-30 CN CN201510052102.2A patent/CN104657296B/zh active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1728155A (zh) * | 2004-07-27 | 2006-02-01 | 万国电脑股份有限公司 | 多合一插座信号隔离的系统架构 |
CN101071624A (zh) * | 2006-05-11 | 2007-11-14 | 上海集通数码科技有限责任公司 | 一种带扩展输入/输出接口的存储器芯片 |
EP1944697B1 (en) * | 2007-01-12 | 2013-06-05 | Broadbus Technologies, Inc. | Data access and multi-chip controller |
CN201465566U (zh) * | 2009-07-10 | 2010-05-12 | 北京国科环宇空间技术有限公司 | 一种数据存储装置 |
CN102812518A (zh) * | 2010-01-28 | 2012-12-05 | 惠普发展公司,有限责任合伙企业 | 存储器存取方法和装置 |
CN204129729U (zh) * | 2014-06-05 | 2015-01-28 | 苏州润林文化传媒有限公司 | 一种基于DMA传输的Flash存储控制系统 |
Also Published As
Publication number | Publication date |
---|---|
CN104657296B (zh) | 2017-12-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8694721B2 (en) | Memory buffer with one or more auxiliary interfaces | |
US20100318724A1 (en) | Flash memory control circuit, flash memory storage system, and data transfer method | |
US9355685B2 (en) | Multi-chip package and memory system | |
EP2026186A3 (en) | Storage controller and method for controlling the same | |
CN104102585A (zh) | 映射信息记录方法、存储器控制器与存储器储存装置 | |
US20140317339A1 (en) | Data access system, data accessing device, and data accessing controller | |
CN103035282A (zh) | 存储器储存装置、存储器控制器与温度管理方法 | |
CN111158633A (zh) | 一种基于fpga的ddr3多通道读写控制器及控制方法 | |
CN105487959A (zh) | 一种intel NVMe硬盘的管理方法 | |
US20140372680A1 (en) | Embedded storage and embedded storage system | |
CN101710252A (zh) | 一种存储系统的供电方法和供电装置 | |
CN103729149A (zh) | 一种存储数据的方法 | |
CN103019998A (zh) | 可升级固态硬盘容量扩展装置 | |
CN109992525A (zh) | 快闪存储器控制器 | |
JP2010108385A5 (zh) | ||
CN206331414U (zh) | 一种固态硬盘 | |
US8209472B2 (en) | Data writing method for flash memory and control circuit and storage system using the same | |
CN204731773U (zh) | 多数据接口兼容的芯片架构 | |
CN103218308B (zh) | 缓冲存储器管理方法、存储器控制器与存储器储存装置 | |
CN104657296A (zh) | 多数据接口兼容的芯片架构 | |
CN102930898B (zh) | 一种构建多端口异步存储模块的方法 | |
CN105653468B (zh) | 一种使用mram的存储设备 | |
CN105138288A (zh) | 实现raid5功能的存储方法、装置及主控芯片系统 | |
CN106527994A (zh) | 一种基于cpu的高速存储板卡 | |
CN208548147U (zh) | 基于pci-e接口的四通道固态硬盘和固态硬盘系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
CB02 | Change of applicant information |
Address after: 710055 Shaanxi City, Xi'an province high tech Road No. 38, innovation center, A, block, floor 4 Applicant after: XI'AN UNIIC SEMICONDUCTORS Co.,Ltd. Address before: 710055 Shaanxi City, Xi'an province high tech Road No. 38, innovation center, A, block, floor 4 Applicant before: Xi'an Sinochip Semiconductors Co., Ltd. |
|
COR | Change of bibliographic data | ||
GR01 | Patent grant |