CN104657289A - 保存主存储设备中的数据的信息处理装置及其控制方法 - Google Patents
保存主存储设备中的数据的信息处理装置及其控制方法 Download PDFInfo
- Publication number
- CN104657289A CN104657289A CN201410670972.1A CN201410670972A CN104657289A CN 104657289 A CN104657289 A CN 104657289A CN 201410670972 A CN201410670972 A CN 201410670972A CN 104657289 A CN104657289 A CN 104657289A
- Authority
- CN
- China
- Prior art keywords
- instruction
- signal conditioning
- conditioning package
- main storage
- preservation
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/44—Arrangements for executing specific programs
- G06F9/445—Program loading or initiating
- G06F9/44505—Configuring for program initiating, e.g. using registry, configuration files
Landscapes
- Engineering & Computer Science (AREA)
- Software Systems (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Debugging And Monitoring (AREA)
- Power Sources (AREA)
- Retry When Errors Occur (AREA)
- Computer Security & Cryptography (AREA)
Abstract
本发明提供一种保存主存储设备中的数据的信息处理装置及其控制方法,该信息处理装置能够灵活地改变要保存的数据量。确定单元在启动所述信息处理装置时,确定上次的终止处理是否异常结束。当所述确定单元确定上次的所述终止处理异常结束时,检测单元检测指示在启动时应当进行的处理的指令。依据由所述检测单元检测到的所述指令,保存单元将通过所述指令从所述非易失性主存储设备的存储区域中确定的保存区域中存储的数据,保存到通过所述指令确定的保存目的地。
Description
技术领域
本发明涉及一种信息处理装置及其控制方法、以及存储介质。
背景技术
在使用诸如MRAM(磁阻随机存取存储器)等的非易失性存储设备的系统中,即使由于无意的断电等而导致系统异常结束并且终止通电,也能保持主存储设备中存储的数据。
作为与MRAM相关的技术,公开了如下技术:在包括MRAM的计算机系统中,在启动系统时,确定是否采取存储器信息转储(memorydump),当确定采取存储器信息转储时,将MRAM中的全部信息保存到程序存储ROM的区域(例如,参照日本特开2011-257987号公报)。
因此,在包括传统非易失性主存储设备的系统中,能够从作为保存目的地的ROM中获得由于断电而消失的断电时的存储器信息,从而实现了高效率的故障分析。
然而,问题是:当在启动系统时对存储器中存储的全部数据进行保存处理时,处理时间与要保存的数据量成比例地增加,因此,增加了启动整个系统所花费的时间。
发明内容
本发明提供一种能够灵活地改变要保存的数据量的信息处理装置及其控制方法、以及存储介质。
相应地,本发明的第一方面提供一种信息处理处理装置,其包括非易失性主存储设备并且能够保存存储在所述非易失性主存储设备中的数据,该信息处理处理装置包括:确定单元,其被构造为在启动所述信息处理装置时,确定上传的终止处理是否异常结束;检测单元,其被构造为当所述确定单元确定上次的所述终止处理异常结束时,检测指示在启动时应当进行的处理的指令;以及保存单元,其被构造为,依据由所述检测单元检测到的所述指令,将通过所述指令从所述非易失性主存储设备的存储区域中确定的保存区域中存储的数据,保存到通过所述指令确定的保存目的地。
相应地,本发明的第二方面提供一种信息处理装置的控制方法,所述信息处理装置包括非易失性主存储设备并且能够保存存储在所述非易失性主存储设备中的数据,所述控制方法包括:确定步骤,在启动所述信息处理装置时,确定上次的终止处理是否异常结束;检测步骤,当在所述确定步骤中确定上次的所述终止处理异常结束时,检测指示在启动时应当进行的处理的指令;以及保存步骤,依据在所述检测步骤中检测到的所述指令,将通过所述指令从所述非易失性主存储设备的存储区域中确定的保存区域中存储的数据,保存到通过所述指令确定的保存目的地。
相应地,本发明的第三方面提供一种计算机可读非暂时性存储介质,其中存储有用于使计算机进行信息处理装置的控制方法的程序,所述信息处理装置包括非易失性主存储设备并且能够保存存储在所述非易失性主存储设备中的数据,所述控制方法包括:确定步骤,在启动所述信息处理装置时,确定上次的终止处理是否异常结束;检测步骤,当在所述确定步骤中确定上次的所述终止处理异常结束时,检测指示在启动时应当进行的处理的指令;以及保存步骤,依据在所述检测步骤中检测到的所述指令,将通过所述指令从所述非易失性主存储设备的存储区域中确定的保存区域中存储的数据,保存到通过所述指令确定的保存目的地。
根据本发明,依据检测到的保存指令,通过该保存指令从非易失性存储设备的存储区域中确定的保存区域中存储的数据,被保存到通过该保存指令确定的保存目的地中,因此,能够灵活地改变要保存到保存目的地的数据量。
通过以下参照附图对示例性实施例的描述,本发明的其他特征将变得清楚。
附图说明
图1是示出根据本发明的实施例的作为信息处理装置的图像形成装置的示意性结构的图。
图2A是示出在MRAM的存储区域中的逻辑区域的图,图2B是示出保存处理表的图。
图3是示出通过图1中的CPU进行的、图像形成装置的关机处理的过程的流程图。
图4是示出通过图1中的CPU进行的、图像处理装置的启动处理的过程的流程图。
图5是示出在图4的步骤S405中的保存指令检测处理的过程的流程图。
图6是示出在图4的步骤S406中的保存处理的过程的流程图。
具体实施方式
以下,将参照附图详细说明本发明的实施例。
图1是示出根据本发明的实施例的作为信息处理装置的图像形成装置1的示意性结构的图。
在图1中,图像形成装置1包括控制器3、图像读取单元2、打印机单元4以及操作面板5。
控制器3包括CPU 101,并且控制整个图像形成装置1。图像读取单元2生成原稿的图像数据。打印单元4将通过图像数据表示的图像打印输出到诸如纸张的记录介质上。操作面板5包括键106(包括数字键盘)和显示器108,接受来自用户的操作并且还向用户显示各种类型的信息。应当注意,显示器108配设有触摸面板,在本实施例中,键106包括在显示器108上显示的键、按钮以及图标。
此外,控制器3由通过系统总线111彼此连接的CPU 101、HDD 102、MRAM 103、NIC(网络接口卡)104、EEPROM 112、开关114、外部输入控制器105、显示控制器107、USB主机控制器109以及计时器113构成。
CPU 101执行在HDD 102中存储并且在MRAM 103中展开的各种程序,以控制整个图像形成装置1。
HDD 102是非易失性存储设备,其中存储有OS(操作系统)、用于选择OS的引导装载程序、用于实施并且控制功能的固件、用于有效管理文件的文件系统以及各种类型数据。
MRAM 103是非易失性存储设备和主存储设备,并且用作CPU 101的工作区域,还存储各种程序和数据。应当注意,在本实施例中,尽管MRAM被描述为非易失性主存储设备,但是可以使用诸如ReRAM等的其他非易失性主存储设备。在本实施例中,要保存存储在该MRAM 103中的数据。此外,上述HDD 102(其他非易失性存储设备)是在MRAM103中存储的数据的保存目的地中的一个。
LAN接口110被配设为用于连接LAN电缆,在本实施例中,经由作为网络的LAN 7将LAN接口110连接到配设有非易失性存储设备的计算机8(另一个信息处理装置)。NIC 104遵照通信协议进行控制。
EEPROM 112是可重写的小容量非易失性存储设备,其中存储有图像形成装置1的设置信息等。开关114生成针对CPU 101的电力控制指令。CPU 101响应于来自开关114的电力控制指令,进行启动处理、关机处理以及诸如转变到节电状态的处理等的电力状态转变处理。外部输入控制器105控制键106。显示控制器107控制显示器108。
USB主机控制器109是用于与外部设备进行USB连接的控制器,并且能够连接包括USB接口的设备,例如大容量存储设备和IC卡读取器等。连接到上述USB主机控制器109的USB设备(在信息处理装置中安装的非易失性存储设备)是在MRAM 103中存储的数据的保存目的地中的一个。计时器113包括二次电池,一直保持从基准时间经过的时间,并且还响应于来自CPU 101的指令测量经过的时间。
图2A是示出在MRAM 103的存储区域中的逻辑区域的图,图2B是示出设置有各个保存指令的保存设置信息的保存处理表205的图。
在图2A中,将MRAM 103划分为四个逻辑区域201、202、203和204。将这些逻辑区域201至204用作各自存储有要保存的数据的区域。此外,各个逻辑区域具有为了区别逻辑区域而分配的区域ID。
逻辑区域201被配设给FAX(传真)文档,并具有区域ID 1。逻辑区域202被配设给调试日志,并具有区域ID 2。逻辑区域203被配设给磁盘缓存,并具有区域ID 3。逻辑区域204被配设给图像缓存,并具有区域ID 4。此外,各个逻辑区域具有在MRAM 103中预先指定的开始地址和大小。
由于在MRAM 103中以这样的方式划分存储有要保存的数据的区域,因此用于执行各处理的程序为了不同目的而使用不同的逻辑区域。例如,将FAX文档存储在逻辑区域201中,将系统操作日志存储在逻辑区域202中。应当注意,通过本实施例中的示例配设了四个逻辑区域,但是本发明并不旨在限制逻辑区域的数量,此外,可以在MRAM 103中配设除了上述逻辑区域以外的区域。
在图2B中,保存处理表205由指令ID 206、区域ID 207和保存目的地ID 208构成,并且被存储在HDD 102中。
指令ID 206是用于识别保存指令的ID。在本实施例中,保存指令对应于键106中的任意一个,并且通过按下对应的键可以输入保存指令。
例如,键106中的数字键盘上的“1”对应于指令ID 1,当按下数字键盘上的“1”时,输入指令ID为“1”的保存指令。应当注意,“0”的指令ID指示未发出保存指令。
此外,在图像形成装置1的显示器108上显示的设置画面中的一个设置画面中,配设有保存设置菜单(未示出)。在保存设置菜单中,可以设置保存标志,并将设置的保存标志存储在EEPROM 112。例如,当按下在显示器108上显示的按钮“存储异常结束时的操作日志”(未示出)时,将保存标志设置为1并且存储在EEPROM 112中。在本实施例中,该保存标志的值(例如,0到5)对应于指令ID的值。
区域ID 207表示要保存的逻辑区域的ID。例如,当指令ID是“2”时,区域ID为“1”、“2”、“3”和“4”的区域为要保存的区域。保存目的地ID 208表示在要保存的逻辑区域中存储的数据保存的位置。在本实施例中,假设在保存目的地ID为“1”的情况下,保存目的地为HDD 102,在保存目的地ID为“2”的情况下,保存目的地是计算机8。
因此,例如,当指令ID 206是“1”时,要保存的逻辑区域为区域ID为“1”和“2”的区域,将这些逻辑区域中存储的数据保存到HDD 102中。此外,例如,当指令ID 206是“4”时,要保存的逻辑区域为区域ID为“1”和“2”的区域,将这些逻辑区域中存储的数据保存到计算机8中。
以此方式,在本实施例中,预先配设具有多个保存记录的保存处理表,在各个保存记录中,保存指令(指令ID)、逻辑区域(区域ID:保存区域)以及保存目的地(保存目的地ID)彼此相关联。
应当注意,如上所述,预先指定本实施例中各个逻辑区域的开始地址和大小,但是可以将各个逻辑区域的开始地址和大小预先存储在保存处理表205中,并且可以通过参照保存处理表205定义要保存的逻辑区域。
图3是示出通过图1中的CPU 101进行的、图像形成装置1的关机处理的过程的流程图。
CPU 101进行图像形成装置1中操作的固件的终止处理(步骤S301)。具体地说,进行诸如将仅在MRAM 103中存储的文件或设置值写出到HDD 102的处理。
接下来,CPU 101进行基本软件的终止处理(步骤S302)。具体地说,对诸如HDD 102、图像读取单元2、打印单元4以及NIC 104的各种设备设置寄存器,以使图像处理装置1进入关机允许状态。
然后,CPU 101将上次关机正常结束标志设置给EEPROM 112(步骤S303),设置开关114的寄存器,终止图像处理装置1的通电(步骤S304),并结束该处理。
在步骤S303中,当上次关机正常结束标志被设置给EEPROM 112时,在下次启动时,CPU 101能够识别出上次关机是正常结束的。相反,当发生断电而不进行步骤S303时,未设置上次关机正常结束标志,因此,在下次启动时,CPU 101能够检测到上次关机中的异常结束。
图4是示出通过图1中的CPU 101进行的、图像处理装置1的启动处理的过程的流程图。
CPU 101确定上次关机正常结束标志是否被设置给EEPROM 112(步骤S401)。
当步骤S401中的确定结果为设置了上次关机正常结束标志时(步骤S401中“是”),CPU 101清除上次关机正常结束标志(步骤S402),处理进行到步骤S403。
相反,当步骤S401中的确定结果为未设置上次关机正常结束标志时(步骤S401中“否”),CPU 101进行检测保存指令的保存指令检测处理(步骤S405:检测单元),并依据检测到的保存指令进行保存处理(步骤S406:保存单元)。
接下来,CPU 101初始化MRAM 103(步骤S403)。这里,CPU 101通过将随机字节序列写到MRAM 103中的整个区域、或者在CPU 101包括寄存器的情况下设置专用的复位寄存器,来初始化MRAM 103。
接下来,CPU 101将诸如基本软件和固件等的各种程序从HDD 102加载到MRAM 103(步骤S404),并且依据加载的程序启动图像形成装置1。
图5是示出在图4的步骤S405中的保存指令检测处理的过程的流程图。
在图5中,CPU 101初始化检测单元(步骤S501)。具体地说,CPU101设置外部输入控制器105和USB主机控制器109的寄存器。从而能够在后续的处理中检测保存命令。
接下来,CPU 101确定是否按下了键106中的任意一个(步骤S502),当步骤S502中的确定结果是按下了任意一个键时(步骤S502中“是”),CPU 101检查按下的键(步骤S506),将与按下的键对应的指令ID 206设置给MRAM 103(步骤S507),并且结束该处理。例如,当按下数字键盘上的“1”时,将“1”作为指令ID 206设置给MRAM 103。应当注意,不仅在步骤S507中,在该处理中设置的指令ID 206也存储在MRAM103中。
返回步骤S502,当步骤S502中的确定结果是未按下键时(步骤S502中“否”),CPU 101确定上述保存标志是否被存储在EEPROM 112中(步骤S503)。
当步骤S503中的确定结果为保存标志被存储在EEPROM 112中(步骤S503中“是”)时,CPU 101将与保存标志对应的指令ID设置给MRAM103(步骤S508),并且结束该处理。例如,当在EEPROM 112中存储保存标志1时,将“1”作为指令ID 206设置给MRAM 103。
相反,当步骤S503中的确定结果为保存标志未被存储在EEPROM112中(步骤S503中“否”)时,CPU 101确定USB设备是否被插入到USB主机控制器109中(步骤S504)。
当步骤S504中的确定结果为USB设备被插入到USB主机控制器109(步骤S504中“是”)时,CPU 101检查USB设备的类型(步骤S509)。具体地说,CPU 101读出USB设备的供应商ID和产品ID,并且检查这些ID是否与已知ID相对应。
然后,CPU 101将根据检查出的USB设备的类型预先设置的指令ID,设置给MRAM 103(步骤S510),并且结束该处理。如果USB设备的类型与已知的ID不对应,则CPU 101将“0”设置为指令ID。此外,当能够插入多个USB设备时,可以将指令ID设置给各个插入的USB设备。
相反,当步骤504中的确定结果为未插入USB设备(步骤S504中“否”)时,CPU 101视为未发出保存指令而将“0”设置为指令ID(步骤S505),并且结束该处理。
以此方式,在本实施例中,在用于接受来自用户的操作的包括键106的操作面板5中,利用基于用户按下的键的保存指令(步骤S502、S506和S507),或者利用为了指示保存指令而预先配设的保存标志(步骤S503和S508),来检测保存指令。
图6是示出图4的步骤S406中的保存处理的过程的流程图。
在图6中,CPU 101从保存处理表205中获得与指令ID 206对应的记录,其中,通过保存指令检测处理将指令ID 206设置给MRAM 103(步骤S601)。接下来,CPU 101参照获得的记录的保存目的地ID 208,并且确定在保存目的地ID 208中是否包括“1”,即HDD 102(步骤S602)。
当步骤S602中的确定结果为在保存目的地中包括HDD 102(步骤S602中“是”)时,CPU 101初始化HDD 102,使得能够保存存储在要保存的逻辑区域中的数据(步骤S603),并进行到步骤S604。在该初始化中,进行适当的寄存器设置和对文件系统的初始化处理。
相反,当步骤S602中的确定结果为在保存目的地中不包括HDD 102(步骤S602中“否”)时,CPU 101确定在保存目的地ID 208中是否包括“2”,即计算机8(步骤S604)。
当步骤S604中的确定结果为在保存目的地中包括计算机8(步骤S604中“是”)时,CPU 101初始化NIC 104(步骤S605),进行通信设置(步骤S606),并进行到步骤S607。在步骤S605中的NIC 104的初始化中,进行适当的寄存器设置等,并且在步骤S606中的通信设置中,进行诸如IP地址等与通信处理相关的设置。
相反,当步骤S604中的确定结果为在保存目的地中不包括计算机8(步骤S604中“否”)时,CPU 101参照获得的记录的区域ID 207,并且将与区域ID 207对应的逻辑区域中存储的数据,保存到由保存目的地ID 208指示的保存目的地(步骤S607),并结束该处理。
根据以上描述的本实施例,依据检测到的保存指令,保存由保存指令在MRAM 103的存储区域中指定的逻辑区域中存储的数据(步骤S602和S604),因此能够灵活地改变要保存的数据量。
由于能够由此改变要保存的数据的范围,因此能够抑制要进行的保存处理所花费的时间,进而能够限制在保存处理中发生的时间延迟。
此外,可以利用操作面板5输入保存指令,并且也可以将保存指令作为保存标志预先设置给EEPROM 112。设置保存标志免除了在系统启动时对操作面板5的操作。
其他实施例
本发明的实施例还可以通过读出并执行记录在存储介质(可以将其更完整地称为“非暂时性计算机可读存储介质”)上的用于执行上述一个或更多个实施例的功能的计算机可执行指令(例如,一个或更多个程序)、并且/或包括用于执行上述一个或更多个实施例的功能的一个或更多个电路(例如专用集成电路(ASIC))的系统或装置的计算机来实现,以及通过由系统或装置的计算机通过例如从存储介质读出并执行用以执行上述一个或更多个实施例的功能的计算机可执行指令、并且/或控制用以执行上述一个或更多个实施例的功能的一个或更多个电路来执行的方法来实现。计算机可以包括一个或更多个处理器(例如中央处理单元(CPU)、微处理单元(MPU)),并且可以包括用于读出并执行计算机可执行指令的单独的计算机或单独的处理器的网络。例如可以从网络或者存储介质向计算机提供计算机可执行指令。存储介质可以包括例如硬盘、随机存取存储器(RAM)、只读存储器(ROM)、分布式计算系统的存储器、光盘(诸如压缩盘(CD)、数字通用光盘(DVD)、或蓝光盘(BD)TM)、闪存设备、存储卡等中的一个或更多个。
虽然已经参照示例性实施例描述了本发明,应当理解,本发明并不局限于公开的示例性实施例。下列权利要求的范围应当适合最广泛的解释,以使其涵盖所有这些变型、等同结构和功能。
本申请要求2013年11月21日提交的日本专利申请第2013-241100号的优先权,该申请的全部内容通过引用并入本文。
Claims (5)
1.一种信息处理处理装置,其包括非易失性主存储设备并且能够保存存储在所述非易失性主存储设备中的数据,该信息处理处理装置包括:
确定单元,其被构造为在启动所述信息处理装置时,确定上次的终止处理是否异常结束;
检测单元,其被构造为当所述确定单元确定上次的所述终止处理异常结束时,检测指示在启动时应当进行的处理的指令;以及
保存单元,其被构造为,依据由所述检测单元检测到的所述指令,将通过所述指令从所述非易失性主存储设备的存储区域中确定的保存区域中存储的数据,保存到通过所述指令确定的保存目的地。
2.根据权利要求1所述的信息处理装置,所述信息处理装置还包括具有多个保存记录的保存处理表,各个所述保存记录具有预先彼此相关联的所述指令、所述保存区域和所述保存目的地,
其中,所述保存单元使用所述保存处理表,将通过与所述指令对应的保存记录指定的保存区域中存储的数据,保存到在所述保存记录中与所述指令相关联的保存目的地。
3.根据权利要求2所述的信息处理装置,所述信息处理装置还包括:
包括键的操作单元,该操作单元被构造为接受来自用户的操作;以及
存储单元,其被构造为预先存储指示所述指令的保存标志,
其中,所述检测单元基于所述保存标志、或者所述用户在所述操作单元上是否按下所述键,来检测所述指令。
4.根据权利要求1所述的信息处理装置,其中,所述保存目的地为所述信息处理装置中配设的其他非易失性存储设备、经由网络连接的其他信息处理装置中配设的非易失性存储设备、以及在所述信息处理装置中安装的非易失性存储设备中的至少一个。
5.一种信息处理装置的控制方法,所述信息处理装置包括非易失性主存储设备并且能够保存存储在所述非易失性主存储设备中的数据,所述控制方法包括:
确定步骤,在启动所述信息处理装置时,确定上次的终止处理是否异常结束;
检测步骤,当在所述确定步骤中确定上次的所述终止处理异常结束时,检测指示在启动时应当进行的处理的指令;以及
保存步骤,依据在所述检测步骤中检测到的所述指令,将通过所述指令从所述非易失性主存储设备的存储区域中确定的保存区域中存储的数据,保存到通过所述指令确定的保存目的地。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013241100A JP6223145B2 (ja) | 2013-11-21 | 2013-11-21 | 情報処理装置及びその制御方法、並びにプログラム |
JP2013-241100 | 2013-11-21 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN104657289A true CN104657289A (zh) | 2015-05-27 |
CN104657289B CN104657289B (zh) | 2018-02-02 |
Family
ID=53174502
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201410670972.1A Active CN104657289B (zh) | 2013-11-21 | 2014-11-20 | 保存主存储设备中的数据的信息处理装置及其控制方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US9448817B2 (zh) |
JP (1) | JP6223145B2 (zh) |
CN (1) | CN104657289B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6223145B2 (ja) * | 2013-11-21 | 2017-11-01 | キヤノン株式会社 | 情報処理装置及びその制御方法、並びにプログラム |
US9753874B2 (en) * | 2015-02-20 | 2017-09-05 | Qualcomm Incorporated | Multi-step programming of heat-sensitive non-volatile memory (NVM) in processor-based systems |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20020121555A1 (en) * | 2001-02-24 | 2002-09-05 | International Business Machines Corporation | Smart fan modules and system |
CN1677571A (zh) * | 2004-03-12 | 2005-10-05 | 株式会社瑞萨科技 | 非易失性存储设备 |
CN101286125A (zh) * | 2007-04-13 | 2008-10-15 | 株式会社瑞萨科技 | 处理器系统和异常处理方法 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04337849A (ja) * | 1991-05-15 | 1992-11-25 | Mitsubishi Electric Corp | メモリ・ダンプ方法 |
KR100389206B1 (ko) * | 2001-04-25 | 2003-06-27 | 주식회사 성진씨앤씨 | 컴퓨터 운영 시스템 보호 방법 및 장치 |
JP3884461B2 (ja) * | 2005-08-03 | 2007-02-21 | 三菱電機株式会社 | メモリダンプ装置 |
JP2011257987A (ja) * | 2010-06-09 | 2011-12-22 | Mitsubishi Electric Corp | 計算機システム |
KR20120085968A (ko) * | 2011-01-25 | 2012-08-02 | 삼성전자주식회사 | 컴퓨팅 시스템의 부팅 방법 및 이를 수행하는 컴퓨팅 시스템 |
US9164887B2 (en) * | 2011-12-05 | 2015-10-20 | Industrial Technology Research Institute | Power-failure recovery device and method for flash memory |
JP6223145B2 (ja) * | 2013-11-21 | 2017-11-01 | キヤノン株式会社 | 情報処理装置及びその制御方法、並びにプログラム |
-
2013
- 2013-11-21 JP JP2013241100A patent/JP6223145B2/ja active Active
-
2014
- 2014-11-18 US US14/546,066 patent/US9448817B2/en not_active Expired - Fee Related
- 2014-11-20 CN CN201410670972.1A patent/CN104657289B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20020121555A1 (en) * | 2001-02-24 | 2002-09-05 | International Business Machines Corporation | Smart fan modules and system |
CN1677571A (zh) * | 2004-03-12 | 2005-10-05 | 株式会社瑞萨科技 | 非易失性存储设备 |
CN101286125A (zh) * | 2007-04-13 | 2008-10-15 | 株式会社瑞萨科技 | 处理器系统和异常处理方法 |
Also Published As
Publication number | Publication date |
---|---|
JP6223145B2 (ja) | 2017-11-01 |
US20150143097A1 (en) | 2015-05-21 |
JP2015102903A (ja) | 2015-06-04 |
US9448817B2 (en) | 2016-09-20 |
CN104657289B (zh) | 2018-02-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9277077B2 (en) | Image forming apparatus having power save function, control method thereof, and storage medium | |
US9111101B2 (en) | Information processing apparatus capable of enabling selection of user data erase method, data processing method, and storage medium | |
CN107885457B (zh) | 一种固态硬盘ssd、存储装置及数据存储方法 | |
US8498000B1 (en) | Spool control device and non-transitory computer readable medium | |
CN103810003B (zh) | 信息处理装置及其控制方法 | |
KR20200095526A (ko) | 플래시 메모리 컨트롤러, sd 카드 장치, 플래시 메모리 컨트롤러에 사용되는 방법 및 sd 카드 장치에 연결된 호스트 장치 | |
CN104657289A (zh) | 保存主存储设备中的数据的信息处理装置及其控制方法 | |
CN102692992A (zh) | 信息处理装置及该信息处理装置的控制方法 | |
US8793454B2 (en) | Information processing apparatus and method of controlling the same | |
US9940049B2 (en) | Information processing apparatus capable of mounting data storage medium that stores data | |
US10868924B2 (en) | Information processing apparatus and image forming apparatus | |
CN116048561A (zh) | 存储卡的固件升级方法、计算机设备及可读存储介质 | |
US8627157B2 (en) | Storing apparatus | |
US20180220019A1 (en) | External storage medium processing device and program | |
JP4834196B2 (ja) | 補助記憶装置 | |
US20080175089A1 (en) | Flash memory card | |
JP4881452B2 (ja) | 記憶処理装置及びプログラム | |
JP2011192137A (ja) | メモリカード制御システム、メモリカード制御装置及びメモリカード制御方法 | |
JP2006181735A (ja) | データ出力装置及び情報処理装置 | |
JP7107188B2 (ja) | 情報処理装置、画像形成装置およびプログラム | |
JP7135654B2 (ja) | 情報処理装置及び情報処理プログラム | |
JP6376146B2 (ja) | 画像形成装置およびデータ処理プログラム | |
JP2006344022A (ja) | 機器及びプログラム起動方法 | |
JP2012123733A (ja) | 情報処理装置及び情報処理装置におけるデータ管理方法 | |
JP2014007665A (ja) | 画像処理装置、画像保存再生方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |