CN104637426B - 负载测试电路、方法和显示装置 - Google Patents
负载测试电路、方法和显示装置 Download PDFInfo
- Publication number
- CN104637426B CN104637426B CN201510096736.8A CN201510096736A CN104637426B CN 104637426 B CN104637426 B CN 104637426B CN 201510096736 A CN201510096736 A CN 201510096736A CN 104637426 B CN104637426 B CN 104637426B
- Authority
- CN
- China
- Prior art keywords
- data line
- switch pipe
- load
- voltage
- test
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本发明公开了一种负载测试电路、方法和显示装置。该负载测试电路包括:信号生成单元、测试数据线、待测数据线、第一开关管和第二开关管,所述测试数据线的第一端、所述第一开关管、所述第二开关管和所述待测数据线的第一端依次连接;所述测试数据线的第二端为第一测试点,所述待测数据线的第二端为第二测试点,所述第一测试点和所述第二测试点均用于供负载测试设备进行负载测试;所述信号生成单元用于向所述第一开关管提供第一电压以及向所述第二开关管提供第二电压。采用本发明的负载测试电路能够测试出待测数据线实际的负载值。
Description
技术领域
本发明涉及显示技术领域,特别涉及一种负载测试电路、方法和显示装置。
背景技术
液晶显示装置(Liquid Crystal Display,简称:LCD)由于低功耗、彩色化、信息量大以及无电磁辐射等优点已经被广泛应用于各种显示器中。在液晶显示装置中,面板上布线(layout)产生的负载(loading)问题一直是影响液晶显示装置驱动的一个重要问题。若设计的负载过大且驱动IC驱动不足时,液晶显示装置显示会产生各种异常现象。因此,准确获得数据线(source)的负载值,以使驱动IC能够进行良好的驱动。
现有技术中,对于液晶显示装置中数据线的负载测试还处于模拟值测试阶段,即仅能通过模拟方式得出数据线的模拟负载值,而通常模拟负载值与实际负载值具有较大偏差。
综上所述,现有技术中还没有一种能够测试出数据线实际的负载值的方案。
发明内容
本发明提供一种负载测试电路、方法和显示装置,用于测试出待测数据线的实际负载值。
为实现上述目的,本发明提供了一种负载测试电路,包括:信号生成单元、测试数据线、待测数据线、第一开关管和第二开关管,所述测试数据线的第一端、所述第一开关管、所述第二开关管和所述待测数据线的第一端依次连接;
所述测试数据线的第二端为第一测试点,所述待测数据线的第二端为第二测试点,所述第一测试点和所述第二测试点均用于供负载测试设备进行负载测试;
所述信号生成单元用于向所述第一开关管提供第一电压以及向所述第二开关管提供第二电压。
可选地,所述测试数据线的第一端和所述第一开关管的第一极连接,所述第二开关管的第一极和所述第一开关管的第二极连接,所述第二开关管的第二极和所述待测数据线的第一端连接,所述第一开关管的控制极和所述第二开关管的控制极均与所述信号生成单元连接。
可选地,所述测试数据线为增设的数据线,所述待测数据线为原始数据线;
或者,所述测试数据线和所述待测数据线为相邻的两条原始数据线。
可选地,负载测试时,所述第一电压和所述第二电压的极性相同。
可选地,所述第一开关管和第二开关管均为NMOS管,所述第一电压和所述第二电压为正电压;或者,所述第一开关管和所述第二开关管均为PMOS管,所述第一电压和所述第二电压为负电压。
可选地,画面显示时,所述第一电压和所述第二电压的极性相反。
可选地,所述测试数据线和所述待测数据线相同。
为实现上述目的,本发明提供了一种显示装置,包括:上述负载测试电路。
为实现上述目的,本发明提供了一种负载测试方法,所述方法用于对上述负载测试电路进行测试;
所述方法包括:
将负载测试设备与所述第一测试点和所述第二测试点连接;
通过所述信号生成单元向所述第一开关管提供第一电压以使所述第一开关管导通以及向所述第二开关管提供所述第二电压以使所述第二开关管导通;
通过所述负载测试设备获取负载测试值;
根据所述负载测试值生成所述待测数据线的负载值。
可选地,所述测试数据线和所述待测数据线相同;所述根据所述负载测试值生成待测数据线的负载值包括:
将所述负载测试值减去所述第一开关管的负载值和所述第二开关管的负载值得出计算结果;
将所述计算结果除以二生成所述待测数据线的负载值。
可选地,所述第一电压和所述第二电压的极性相同。
本发明具有以下有益效果:
本发明提供的负载测试电路、方法和显示装置的技术方案中,负载测试电路包括信号生成单元、测试数据线、待测数据线、第一开关管和第二开关管,测试数据线的第二端为第一测试点,待测数据线的第二端为第二测试点,第一测试点和第二测试点均用于供负载测试设备进行负载测试,信号生成单元用于向第一开关管提供第一电压以及向第二开关管提供第二电压,采用本发明的负载测试电路能够测试出待测数据线实际的负载值。
附图说明
图1为本发明实施例一提供的一种负载测试电路的结构示意图;
图2为本发明实施例三提供的一种负载测试方法的流程图。
具体实施方式
为使本领域的技术人员更好地理解本发明的技术方案,下面结合附图对本发明提供的负载测试电路、方法和显示装置进行详细描述。
图1为本发明实施例一提供的一种负载测试电路的结构示意图,如图1所示,该负载测试电路包括:信号生成单元11、测试数据线12、待测数据线13、第一开关管M1和第二开关管M2,测试数据线12的第一端A、第一开关管M1、第二开关管M2和待测数据线13的第一端B依次连接。测试数据线12的第二端C为第一测试点,待测数据线13的第二端D为第二测试点,第一测试点和第二测试点均用于供负载测试设备进行负载测试。信号生成单元11用于向第一开关管M1提供第一电压以及向第二开关管M2提供第二电压。
具体地,测试数据线12的第一端A和第一开关管M1的第一极连接,第二开关管M2的第一极和第一开关管M1的第二极连接,第二开关管M1的第二极和待测数据线13的第一端B连接,第一开关管M1的控制极和第二开关管M2的控制极均与信号生成单元11连接。本实施例中,信号生成单元11可以为驱动IC,负载测试设备可以为电阻测试仪。
测试数据线12可以为增设的数据线,待测数据线13为原始数据线,当采用此种方案时,需要在待测数据线13的旁边新增一条数据线。或者,测试数据线12和待测数据线13为相邻的两条原始数据线,当采用此种方案时,可直接采用原始数据线进行测试,无需再新增数据线。
本实施例中,优选地,第一电压和第二电压可以采用GOA电路中的正扫描控制信号CN和反扫描控制信号CNB。
在显示装置进行负载测试时,第一电压和第二电压的极性相同。
第一开关管M1和第二开关管M2均为N型金属氧化物半导体(Negative channel-Metal-Oxide-Semiconductor,简称:NMOS)管,负载测试时第一电压和第二电压为正电压。信号生成单元11向第一开关管M1和第二开关管M2提供正电压以使第一开关管M1和第二开关管M2导通。
或者,第一开关管M1和第二开关管M2均为P型金属氧化物半导体(Positivechannel-Metal-Oxide-Semiconductor,简称:PMOS)管,负载测试时第一电压和第二电压为负电压。信号生成单元11向第一开关管M1和第二开关管M2提供负电压以使第一开关管M1和第二开关管M2导通。
在显示装置进行画面显示时,第一电压和第二电压的极性相反。这样,第一开关管M1和第二开关管M2中,一个导通,另一个关闭,使得测试数据线12和待测数据线13中的一个作为工作数据线,从而不影响显示装置的画面显示。例如:第一开关管M1关闭,第二开关管M2导通;或者,第一开关管M1导通,第二开关管M2关闭。具体地,第一开关管M1和第二开关管M2均为NMOS管,画面显示时第一电压为负电压以使第一开关管M1关闭以及第二电压为正电压以使第二开关管M2导通,此时待测数据线13作为画面显示时的工作数据线;或者,第一开关管M1和第二开关管M2均为PMOS管,画面显示时第一电压为正电压以使第一开关管M1导通以及第二电压为负电压以使第二开关管M2关闭,此时测试数据线12作为画面显示时的工作数据线。
本实施例中,优选地,测试数据线和待测数据线相同。
采用实施例一的负载测试电路测试出待测数据线的负载值的过程可参见下述实施例三,此处不再赘述。
本实施例提供的负载测试电路包括信号生成单元、测试数据线、待测数据线、第一开关管和第二开关管,测试数据线的第二端为第一测试点,待测数据线的第二端为第二测试点,第一测试点和第二测试点均用于供负载测试设备进行负载测试,信号生成单元用于向第一开关管提供第一电压以及向第二开关管提供第二电压,采用本实施例的负载测试电路能够测试出待测数据线实际的负载值。负载测试过程实现简单、成本低,从而具有很强的实用性。测试出的待测数据线的实际负载值对显示装置的驱动过程有良好的参考价值,从而避免出现显示装置无法驱动的现象。测试过程不会影响显示装置的正常画面显示。
本发明实施例二提供了一种显示装置,该显示装置包括:负载测试电路。本实施例中,该负载测试电路可采用上述实施例一提供的负载测试电路。所述显示装置可以为:液晶面板、电子纸、OLED面板、液晶电视、液晶显示器、数码相框、手机、平板电脑等任何具有显示功能的产品或部件。
本实施例提供的显示装置中,负载测试电路包括信号生成单元、测试数据线、待测数据线、第一开关管和第二开关管,测试数据线的第二端为第一测试点,待测数据线的第二端为第二测试点,第一测试点和第二测试点均用于供负载测试设备进行负载测试,信号生成单元用于向第一开关管提供第一电压以及向第二开关管提供第二电压,采用本实施例的负载测试电路能够测试出待测数据线实际的负载值。负载测试过程实现简单、成本低,从而具有很强的实用性。测试出的待测数据线的实际负载值对显示装置的驱动过程有良好的参考价值,从而避免出现显示装置无法驱动的现象。测试过程不会影响显示装置的正常画面显示。
图2为本发明实施例三提供的一种负载测试方法的流程图,如图2所示,该方法用于对负载测试电路进行测试,该负载测试电路包括:信号生成单元、测试数据线、待测数据线、第一开关管和第二开关管,测试数据线的第一端、第一开关管、第二开关管和待测数据线的第一端依次连接;待测试数据线的第二端为第一测试点,待测数据线的第二端为第二测试点,第一测试点和第二测试点均用于供负载测试设备进行负载测试;信号生成单元用于向第一开关管提供第一电压以及向第二开关管提供第二电压。具体描述可参见上述实施例一和附图1中的描述。
所述方法包括:
步骤101、将负载测试设备与第一测试点和第二测试点连接。
本实施例中,负载测试设备可以为电阻测试仪。具体地,可将电阻测试仪的两个测试端分别与第一测试点和第二测试点连接
步骤102、通过信号生成单元向第一开关管提供第一电压以使第一开关管导通以及向第二开关管提供第二电压以使第二开关管导通。
如图1所示,当第一开关管M1和第二开关管M2均导通时,第一开关管M1、第二开关管M2、测试数据线12、待测数据线13和负载测试设备形成电路回路。优选地,第一电压和第二电压的极性相同。
具体地,当第一开关管M1和第二开关管M2均为NMOS管时,第一电压和第二电压为正电压,以使第一开关管M1和第二开关管M2导通;或者,当第一开关管M1和第二开关管M2均为PMOS管时,第一电压和第二电压为负电压,以使第一开关管M1和第二开关管M2导通。
步骤103、通过负载测试设备获取负载测试值。
本实施例中,可从负载测试设备上直接读取出负载测试值,该负载测试值为整个负载测试电路的负载值,即:该负载测试值为第一开关管M1的负载值、第二开关管M2的负载值、测试数据线12的负载值和待测数据线13的负载值之和。
步骤104、根据负载测试值生成待测数据线的负载值。
本实施例中,测试数据线12和待测数据线13相同,因此,测试数据线12的负载值和待测数据线13的负载值相同。则步骤104具体可包括:
步骤1041、将负载测试值减去第一开关管的负载值和第二开关管的负载值得出计算结果。
该计算结果为测试数据线12的负载值和待测数据线13的负载值之和。
步骤1042、将计算结果除以二生成待测数据线的负载值。
由于测试数据线12的负载值和待测数据线13的负载值相同,因此,将计算结果除以二即可得出待测数据线13的负载值。计算出的待测数据线13的负载值为待测数据线13的实际的负载值。
本实施例提供的负载测试方法中,将负载测试设备与第一测试点和第二测试点连接,通过信号生成单元向第一开关管提供第一电压以使第一开关管导通以及向第二开关管提供第二电压以使第二开关管导通,通过负载测试设备获取负载测试值,根据负载测试值生成待测数据线的负载值,采用本实施例的负载测试方法能够测试出待测数据线实际的负载值。负载测试过程实现简单、成本低,从而具有很强的实用性。测试出的待测数据线的实际负载值对显示装置的驱动过程有良好的参考价值,从而避免出现显示装置无法驱动的现象。测试过程不会影响显示装置的正常画面显示。
可以理解的是,以上实施方式仅仅是为了说明本发明的原理而采用的示例性实施方式,然而本发明并不局限于此。对于本领域内的普通技术人员而言,在不脱离本发明的精神和实质的情况下,可以做出各种变型和改进,这些变型和改进也视为本发明的保护范围。
Claims (10)
1.一种负载测试电路,其特征在于,包括:信号生成单元、测试数据线、待测数据线、第一开关管和第二开关管,所述测试数据线的第一端、所述第一开关管、所述第二开关管和所述待测数据线的第一端依次连接;所述测试数据线的第一端和所述第一开关管的第一极连接,所述第二开关管的第一极和所述第一开关管的第二极连接,所述第二开关管的第二极和所述待测数据线的第一端连接,所述第一开关管的控制极和所述第二开关管的控制极均与所述信号生成单元连接;
所述测试数据线的第二端为第一测试点,所述待测数据线的第二端为第二测试点,所述第一测试点和所述第二测试点均用于供负载测试设备进行负载测试;
所述信号生成单元用于向所述第一开关管提供第一电压以及向所述第二开关管提供第二电压。
2.根据权利要求1所述的负载测试电路,其特征在于,所述测试数据线为增设的数据线,所述待测数据线为原始数据线;
或者,所述测试数据线和所述待测数据线为相邻的两条原始数据线。
3.根据权利要求1或2所述的负载测试电路,其特征在于,负载测试时,所述第一电压和所述第二电压的极性相同。
4.根据权利要求3所述的负载测试电路,其特征在于,所述第一开关管和第二开关管均为NMOS管,所述第一电压和所述第二电压为正电压;或者,所述第一开关管和所述第二开关管均为PMOS管,所述第一电压和所述第二电压为负电压。
5.根据权利要求1或2所述的负载测试电路,其特征在于,画面显示时,所述第一电压和所述第二电压的极性相反。
6.根据权利要求1或2所述的负载测试电路,其特征在于,所述测试数据线和所述待测数据线相同。
7.一种显示装置,其特征在于,包括:权利要求1至6任一所述的负载测试电路。
8.一种负载测试方法,其特征在于,所述方法用于对权利要求1所述的负载测试电路进行测试;
所述方法包括:
将负载测试设备与所述第一测试点和所述第二测试点连接;
通过所述信号生成单元向所述第一开关管提供第一电压以使所述第一开关管导通以及向所述第二开关管提供所述第二电压以使所述第二开关管导通;
通过所述负载测试设备获取负载测试值;
根据所述负载测试值生成所述待测数据线的负载值。
9.根据权利要求8所述的负载测试方法,其特征在于,所述测试数据线和所述待测数据线相同;所述根据所述负载测试值生成待测数据线的负载值包括:
将所述负载测试值减去所述第一开关管的负载值和所述第二开关管的负载值得出计算结果;
将所述计算结果除以二生成所述待测数据线的负载值。
10.根据权利要求8所述的负载测试方法,其特征在于,所述第一电压和所述第二电压的极性相同。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510096736.8A CN104637426B (zh) | 2015-03-04 | 2015-03-04 | 负载测试电路、方法和显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510096736.8A CN104637426B (zh) | 2015-03-04 | 2015-03-04 | 负载测试电路、方法和显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN104637426A CN104637426A (zh) | 2015-05-20 |
CN104637426B true CN104637426B (zh) | 2017-04-05 |
Family
ID=53216116
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201510096736.8A Expired - Fee Related CN104637426B (zh) | 2015-03-04 | 2015-03-04 | 负载测试电路、方法和显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN104637426B (zh) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0272506A2 (en) * | 1986-12-22 | 1988-06-29 | International Business Machines Corporation | Thin film transistor array for liquid crystal displays allowing in-process testing, testing method, and information entry system comprising such an array |
CN1900802A (zh) * | 2005-07-19 | 2007-01-24 | 三星电子株式会社 | 液晶显示面板及其测试与制造方法 |
CN102789076A (zh) * | 2012-08-01 | 2012-11-21 | 深圳市华星光电技术有限公司 | 一种检测线路及液晶显示面板的制作方法 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4241421B2 (ja) * | 2004-02-17 | 2009-03-18 | 株式会社島津製作所 | 液晶基板検査装置 |
KR102008469B1 (ko) * | 2013-02-27 | 2019-08-08 | 삼성디스플레이 주식회사 | 표시 장치의 검사 장치, 방법 및 컴퓨터 판독 가능한 기록 매체 |
-
2015
- 2015-03-04 CN CN201510096736.8A patent/CN104637426B/zh not_active Expired - Fee Related
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0272506A2 (en) * | 1986-12-22 | 1988-06-29 | International Business Machines Corporation | Thin film transistor array for liquid crystal displays allowing in-process testing, testing method, and information entry system comprising such an array |
CN1900802A (zh) * | 2005-07-19 | 2007-01-24 | 三星电子株式会社 | 液晶显示面板及其测试与制造方法 |
CN102789076A (zh) * | 2012-08-01 | 2012-11-21 | 深圳市华星光电技术有限公司 | 一种检测线路及液晶显示面板的制作方法 |
Also Published As
Publication number | Publication date |
---|---|
CN104637426A (zh) | 2015-05-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105954899B (zh) | 液晶显示面板以及液晶显示器 | |
TWI310675B (en) | Flat panel display and display panel | |
CN105096780B (zh) | 基板电路及显示面板的信号测试电路 | |
CN106057112A (zh) | 成盒测试电路以及液晶显示基板 | |
US9472131B2 (en) | Testing of integrated circuit to substrate joints | |
TW437095B (en) | Substrate for photoelectric device, active matrix substrate and the inspection method of substrate for photoelectric device | |
CN101097673B (zh) | 具有单面板功能测试的静电放电防护整合电路 | |
CN104036742B (zh) | 伽玛参考电压产生电路、v-t曲线测试方法和显示装置 | |
CN110085153A (zh) | 支持低电力模式的显示设备及对显示设备进行操作的方法 | |
TW201227449A (en) | Display panel and operation method thereof | |
CN105976745B (zh) | 阵列基板测试电路、显示面板及平面显示装置 | |
CN105355163B (zh) | Gip信号检测电路、gip信号检测方法和平板显示装置 | |
CN105739768A (zh) | 一种触控显示面板和一种触控显示设备 | |
CN106409199A (zh) | 显示面板测试系统以及显示面板的测试方法 | |
US20130328852A1 (en) | Measurement of transistor threshold voltage on a display system substrate using a replica transistor | |
CN106228923B (zh) | 一种驱动电路、驱动方法及显示面板 | |
CN104637426B (zh) | 负载测试电路、方法和显示装置 | |
KR20140107035A (ko) | 표시 장치의 검사 장치, 방법 및 컴퓨터 판독 가능한 기록 매체 | |
US8786305B2 (en) | Test circuit and test method for detecting electrical defect in TFT-LCD | |
US8890545B2 (en) | Measurement of transistor gate source capacitance on a display system substrate using a replica transistor | |
US8970464B2 (en) | Systems and methods for measuring sheet resistance | |
US9159259B2 (en) | Testing circuits of liquid crystal display and the testing method thereof | |
CN104102033B (zh) | 一种阵列基板、显示面板和显示装置 | |
CN104036730B (zh) | Amoled的像素测试电路 | |
KR20130104594A (ko) | 액정표시장치와 이의 구동방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20170405 |