CN104578025B - 用于高压集成电路的过压保护电路 - Google Patents
用于高压集成电路的过压保护电路 Download PDFInfo
- Publication number
- CN104578025B CN104578025B CN201310603360.6A CN201310603360A CN104578025B CN 104578025 B CN104578025 B CN 104578025B CN 201310603360 A CN201310603360 A CN 201310603360A CN 104578025 B CN104578025 B CN 104578025B
- Authority
- CN
- China
- Prior art keywords
- pmos transistor
- integrated circuit
- nmos pass
- transistor
- high voltage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Landscapes
- Semiconductor Integrated Circuits (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Abstract
本发明公开了一种用于高压集成电路的过压保护电路,其特征在于,主要由PMOS晶体管Ⅰ(101),串接在一起的PMOS晶体管Ⅱ(102)和NMOS晶体管Ⅰ(103),栅极与PMOS晶体管Ⅱ(102)和NMOS晶体管Ⅰ(103)的连接点相连接、漏极分别与PMOS晶体管Ⅱ(102)和PMOS晶体管Ⅰ(101)的源极相连接等组成。本发明整体电路结构较为简单,只需适当的增加或减少齐纳二极管的齐纳电压和个数,便能够轻松地实现高压集成电路的过压保护、输入电源VCC的钳位、输入电源VCC的过冲保护、输入电源VCC的静电释放保护等功能,其性能非常稳定。
Description
技术领域
本发明涉及一种高压集成电路,具体是指用于高压集成电路的过压保护电路。
背景技术
高压集成电路(HVIC)是一种带有欠压保护、逻辑控制等功能的栅极驱动电路,它将电力电子与半导体技术相结合,逐渐取代传统的分立元件,越来越多地被应用在大功率IGBT、MOSFET等驱动领域。
高压集成电路应用系统通常由高压集成电路、功率器件、外围电阻电容电感等构成。高压集成电路的输入电源VCC通常由非隔离电源提供,但常常会受到市电、输出负载等因素的影响而存在过压的危险。为了防止输入电源VCC过大而引起高压集成电路的损坏、系统的失效,就必须设法确保输入电源VCC不会超过预定的值,并且在输入电源VCC达到一定值时使高压集成电路过压保护电路工作,产生释放通道,降低VCC电压,确保高压集成电路的安全,确保系统的安全工作。
为了解决上述问题,现有的做法通常是在高压集成电路内部的输入电源端口接一个齐纳二极管到电源地,利用齐纳二极管的齐纳电压,将输入电源VCC钳位在一个固定值,从而达到防止输入电源VCC过大的目的。这种方法虽能够简单地保证输入电源VCC不会超过预定值,但其缺点是:一旦有大电流流过齐纳二极管,则该齐纳二极管便容易烧毁,其可靠性不高;同时,一旦输入电源VCC出现过冲电压,则也容易烧毁电路。因此,传统方法的局限性很强,不适于广泛推广和应用。
发明内容
本发明的目的在于克服目前高压集成电路的输入电源过大时,不能有效防止其击穿或损坏的缺陷,提供一种结构简单,能有效防止高压集成电路被击穿或损坏的用于高压集成电路的过压保护电路。
本发明的目的通过下述技术方案实现:用于高压集成电路的过压保护电路,主要由PMOS晶体管Ⅰ,串接在一起的PMOS晶体管Ⅱ和NMOS晶体管Ⅰ,栅极与PMOS晶体管Ⅱ和NMOS晶体管Ⅰ的连接点相连接、漏极分别与PMOS晶体管Ⅱ和PMOS晶体管Ⅰ的源极相连接、而源极则与NMOS晶体管Ⅰ的源极相连接的NMOS晶体管Ⅱ,以及串接在NMOS晶体管Ⅰ的源极与PMOS晶体管Ⅰ的漏极之间的齐纳二极管组组成;且所述PMOS晶体管Ⅱ的栅极与PMOS晶体管Ⅰ的漏极相连接。
进一步地,所述齐纳二极管组由一个以上的齐纳二极管同向顺次串接而成,且所述PMOS晶体管Ⅰ的漏极和PMOS晶体管Ⅱ的栅极均与该齐纳二极管组的阴极相连接,而NMOS晶体管Ⅰ的源极与NMOS晶体管Ⅱ的源极则均与齐纳二极管组的阳极相连接后再接地。
根据实际需求,所述齐纳二极管的数量为一个、两个、三个或四个。
为了较好的实现本发明,在PMOS晶体管Ⅱ的漏极与源极之间还串接有电容C1,而在NMOS晶体管Ⅰ的栅极处还串接有电阻R。
同时,在PMOS晶体管Ⅰ的源极处设有由电感L、电容C2和二极管D所构成的高压集成电路外部器件电路,且所述电感L与电容C2串接后再与二极管D相并联,而PMOS晶体管Ⅰ的源极则与电感L与电容C2的连接的点相连接。
本发明较现有技术相比具有以下优点及有益效果:
(1)本发明整体电路结构较为简单,只需适当的增加或减少齐纳二极管的齐纳电压和个数,便能够轻松地实现高压集成电路的过压保护、输入电源VCC的钳位、输入电源VCC的静电释放保护等功能,其性能非常稳定。
(2)本发明由电容C1和PMOS晶体管Ⅱ能有效的滤掉输入电源VCC过冲电压,从而无需额外增加滤波电路来滤除输入电源VCC过冲电压,大大降低了高压集成电路的复杂程度。
(3)本发明由NMOS晶体管Ⅱ构成了有效的输入电源静电释放保护电路,从而无需额外增加静电释放保护电路便可监控输入电源的过压情况,大大降低了高压集成电路的复杂程度。
附图说明
图1为本发明的电路结构原理图。
图2为本发明具有一个齐纳二极管时的结构示意图。
图3为本发明具有两个齐纳二极管时的结构示意图。
图4为本发明具有三个齐纳二极管时的结构示意图。
图5为本发明具有四个齐纳二极管时的结构示意图。
图6为本发明电源电压VCC过压钳位示意图。
图7为本发明电源电压VCC过冲滤波电路示意图。
以上附图中的附图标记名称为:
101—PMOS晶体管Ⅰ,102—PMOS晶体管Ⅱ,103—NMOS晶体管Ⅰ,104—NMOS晶体管Ⅱ,105—齐纳二极管组,106—高压集成电路外部器件电路。
具体实施方式
下面结合实施例对本发明作进一步地详细说明,但本发明的实施方式不限于此。
实施例
如图1所示,本发明的高压集成电路的过压保护电路主要包括有PMOS晶体管Ⅰ101、PMOS晶体管Ⅱ102、NMOS晶体管Ⅰ103、NMOS晶体管Ⅱ104、齐纳二极管组105和高压集成电路外部器件电路106。
其中,PMOS晶体管Ⅱ102的漏极与NMOS晶体管Ⅰ103的漏极相连接,PMOS晶体管Ⅰ101的栅极则与PMOS晶体管Ⅱ102和NMOS晶体管Ⅰ103的连接点相连接,而NMOS晶体管Ⅱ104的栅极则与PMOS晶体管Ⅱ102和NMOS晶体管Ⅰ103的连接点相连接,PMOS晶体管Ⅱ102的栅极与PMOS晶体管Ⅰ101的漏极相连接;NMOS晶体管Ⅱ104的漏极则分别与PMOS晶体管Ⅱ102和PMOS晶体管Ⅰ101的源极相连接,NMOS晶体管Ⅱ104的源极则与NMOS晶体管Ⅰ103的源极相连接。PMOS晶体管Ⅱ102的漏极与源极之间还串接有电容C1,通过该结构,本发明能有效的滤掉输入电源VCC过冲电压,取代传统滤波电路的相关滤波功能。同时,在NMOS晶体管Ⅰ103的栅极处还串接有电阻R。
齐纳二极管组105在本发明中起到非常重要的作用,其由一个以上的齐纳二极管同向顺次串接而成。串接时,当有两个以上的齐纳二极管组成时,其后一个齐纳二极管的阴极要与前一个齐纳二极管的阳极相连接,串接后就形成了整个齐纳二极管组105的阳极和阴极,该齐纳二极管组105的阴极分别与PMOS晶体管Ⅰ101的漏极和PMOS晶体管Ⅱ102的栅极相连接,而齐纳二极管组105的阳极则与NMOS晶体管Ⅰ103的源极和NMOS晶体管Ⅱ104的源极相连接。同时,该齐纳二极管组105的阳极还要接地。
当该齐纳二极管的数量为一个时,其电路结构如图2所示;当该齐纳二极管的数量为两个时,其电路结构如图3所示;当该齐纳二极管的数量为三个时,其电路结构如图4所示;当该齐纳二极管的数量的四个时,其电路结构如图5所示。
高压集成电路外部器件电路106则由电感L、电容C2和二极管D所构成,且电感L与电容C2串接后再与二极管D相并联,而PMOS晶体管Ⅰ101的源极则与电感L与电容C2的连接的点相连接,二极管D与电容C2的连接点接地,电感L与二极管D的连接点则外接高压电源VDD。
下面以齐纳二极管组105具有三个齐纳二极管时为例来进行说明,在使用时,当输入电源VCC低于设定的过压保护的阈值电压VX时,NMOS晶体管Ⅰ103导通,所述电阻R的作用为启动电阻,NMOS晶体管Ⅰ103的漏极电位为低电平,即V2为低电平;PMOS晶体管Ⅰ101导通,齐纳二极管组105截止,V1的电压=VCC电压;PMOS晶体管Ⅱ102截止,NMOS晶体管Ⅱ104截止,PMOS晶体管Ⅰ101和PMOS晶体管Ⅱ102起正反馈作用,V2电压为低电平。此时,齐纳二极管组105中的所有齐纳二极管电压相同。
假设齐纳二极管组105中的三个齐纳二极管的齐纳电压均为VDZ,PMOS晶体管Ⅱ102的阈值电压为VTH,当输入电源电压VCC是高压3倍的VDZ与VTH之和时,三个齐纳二极管均会导通,V1电压=3VDZ,该PMOS晶体管Ⅱ102的栅源电压=VCC-V1>VTH1,PMOS晶体管Ⅱ102导通,VCC通过PMOS晶体管Ⅱ102对所述电容C1进行充电;当电容C1上的电压V2大于NMOS晶体管Ⅱ104的阈值电压VTH2时,NMOS晶体管Ⅱ104导通,VCC到GND之间有大电流释放通道,拉低VCC电压,从而实现VCC电压的钳位。
PMOS晶体管Ⅱ102工作于饱和区,其工艺参数为K,该工艺参数K为在制作高压集成电路过程中决定的一个常数,K=1/2×Up×Cox,其中Up表示P型载流子迁移率,Cox表示PMOS晶体管Ⅱ102的栅氧化层厚度,VTH1为所述的PMOS晶体管Ⅱ102的阈值电压,W/L为PMOS晶体管Ⅱ102的宽长比,W为PMOS晶体管Ⅱ102的宽,L为PMOS晶体管Ⅱ102的长,ID为PMOS晶体管Ⅱ102的漏端电流,ID=K×W/L*(VCC-V1-VTH1)2,
VCC电压钳位于如图6所示。
本发明的电容C1和PMOS晶体管Ⅱ102组合后(等效于电容C1和NMOS晶体管Ⅱ104),能有效的滤掉输入电源VCC过冲电压,其滤除脉冲宽度为t1=a*R1*C,其中a为常数,R1为PMOS晶体管Ⅱ102的导通电阻,C为电容C1的电容值。此时,PMOS晶体管Ⅱ102的导通电阻K=1/2×Up×Cox,其中Up表示P型载流子迁移率,Cox表示PMOS晶体管Ⅱ102的栅氧化层厚度,VTH1为PMOS晶体管Ⅱ102的阈值电压,W/L为PMOS晶体管Ⅱ102的宽长比,W为PMOS晶体管Ⅱ102的宽,L为PMOS晶体管Ⅱ102的长。
输入电源VCC过冲电压滤波脉冲宽度其过冲电压时的波形示意图如图7所示。
如上所述,便可以很好的实现本发明。
Claims (6)
1.用于高压集成电路的过压保护电路,其特征在于,主要由PMOS晶体管Ⅰ(101),PMOS晶体管Ⅱ(102),NMOS晶体管Ⅰ(103),栅极与PMOS晶体管Ⅱ(102)和NMOS晶体管Ⅰ(103)的连接点相连接、漏极分别与PMOS晶体管Ⅱ(102)和PMOS晶体管Ⅰ(101)的源极相连接、而源极则与NMOS晶体管Ⅰ(103)的源极相连接的NMOS晶体管Ⅱ(104),以及串接在NMOS晶体管Ⅰ(103)的源极与PMOS晶体管Ⅰ(101)的漏极之间的齐纳二极管组(105)组成;所述PMOS晶体管Ⅱ(102)的漏极与所述NMOS晶体管Ⅰ(103)的漏极相连,所述PMOS晶体管Ⅱ(102)的栅极与PMOS晶体管Ⅰ(101)的漏极相连接,所述PMOS晶体管Ⅰ(101)的栅极分别与所述PMOS晶体管Ⅱ(102)的漏极及NMOS晶体管Ⅰ(103)的漏极相连,所述NMOS晶体管Ⅰ(103)的栅极接电源VCC。
2.根据权利要求1所述的用于高压集成电路的过压保护电路,其特征在于,所述齐纳二极管组(105)由一个以上的齐纳二极管同向顺次串接而成,且所述PMOS晶体管Ⅰ(101)的漏极和PMOS晶体管Ⅱ(102)的栅极均与该齐纳二极管组(105)的阴极相连接,而NMOS晶体管Ⅰ(103)的源极与NMOS晶体管Ⅱ(104)的源极则均与齐纳二极管组(105)的阳极相连接后再接地。
3.根据权利要求2所述的用于高压集成电路的过压保护电路,其特征在于,所述齐纳二极管的数量为一个、两个、三个或四个。
4.根据权利要求1~3任一项所述的用于高压集成电路的过压保护电路,其特征在于,在PMOS晶体管Ⅱ(102)的漏极与源极之间还串接有电容C1。
5.根据权利要求4所述的用于高压集成电路的过压保护电路,其特征在于,在NMOS晶体管Ⅰ(103)的栅极处还串接有电阻R。
6.根据权利要求5所述的用于高压集成电路的过压保护电路,其特征在于,在PMOS晶体管Ⅰ(101)的源极处设有由电感L、电容C2和二极管D所构成的高压集成电路外部器件电路(106),且所述电感L与电容C2串接后再与二极管D相并联,而PMOS晶体管Ⅰ(101)的源极则与电感L与电容C2的连接的点相连接。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201310603360.6A CN104578025B (zh) | 2013-10-17 | 2013-11-25 | 用于高压集成电路的过压保护电路 |
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2013104893218 | 2013-10-17 | ||
CN201310489321 | 2013-10-17 | ||
CN201310603360.6A CN104578025B (zh) | 2013-10-17 | 2013-11-25 | 用于高压集成电路的过压保护电路 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN104578025A CN104578025A (zh) | 2015-04-29 |
CN104578025B true CN104578025B (zh) | 2018-02-23 |
Family
ID=50720503
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201310603360.6A Active CN104578025B (zh) | 2013-10-17 | 2013-11-25 | 用于高压集成电路的过压保护电路 |
CN201320752110.4U Expired - Lifetime CN203607841U (zh) | 2013-10-17 | 2013-11-25 | 用于高压集成电路的过压保护电路 |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201320752110.4U Expired - Lifetime CN203607841U (zh) | 2013-10-17 | 2013-11-25 | 用于高压集成电路的过压保护电路 |
Country Status (1)
Country | Link |
---|---|
CN (2) | CN104578025B (zh) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104578025B (zh) * | 2013-10-17 | 2018-02-23 | 峰岹科技(深圳)有限公司 | 用于高压集成电路的过压保护电路 |
CN105429124A (zh) * | 2015-12-31 | 2016-03-23 | 峰岹科技(深圳)有限公司 | 用于高压集成电路的输入过压保护电路 |
CN110797850B (zh) * | 2018-08-01 | 2021-11-26 | 联合汽车电子有限公司 | 端口电压保护电路 |
CN112910235B (zh) * | 2021-01-21 | 2022-02-11 | 中国电子科技集团公司第五十八研究所 | 一种电压可调的钳位保护电路 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101834436A (zh) * | 2010-05-06 | 2010-09-15 | 日银Imp微电子有限公司 | 一种集成电路的过压保护电路 |
CN103311913A (zh) * | 2012-03-12 | 2013-09-18 | 上海华虹Nec电子有限公司 | 一种静电保护触发电路 |
CN203607841U (zh) * | 2013-10-17 | 2014-05-21 | 峰岹科技(深圳)有限公司 | 用于高压集成电路的过压保护电路 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6744611B2 (en) * | 2002-10-28 | 2004-06-01 | System General Corporation | Over-voltage crowbar for lightning surge and ESD protection |
US7394638B2 (en) * | 2003-12-26 | 2008-07-01 | Stmicroelectronics Pvt. Ltd. | System and method for a whole-chip electrostatic discharge protection that is independent of relative supply rail voltages and supply sequencing |
-
2013
- 2013-11-25 CN CN201310603360.6A patent/CN104578025B/zh active Active
- 2013-11-25 CN CN201320752110.4U patent/CN203607841U/zh not_active Expired - Lifetime
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101834436A (zh) * | 2010-05-06 | 2010-09-15 | 日银Imp微电子有限公司 | 一种集成电路的过压保护电路 |
CN103311913A (zh) * | 2012-03-12 | 2013-09-18 | 上海华虹Nec电子有限公司 | 一种静电保护触发电路 |
CN203607841U (zh) * | 2013-10-17 | 2014-05-21 | 峰岹科技(深圳)有限公司 | 用于高压集成电路的过压保护电路 |
Also Published As
Publication number | Publication date |
---|---|
CN104578025A (zh) | 2015-04-29 |
CN203607841U (zh) | 2014-05-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN108123596B (zh) | 一种nmos开关管驱动电路 | |
TWI677961B (zh) | 靜電放電保護電路 | |
JP5696074B2 (ja) | 半導体装置 | |
CN104578025B (zh) | 用于高压集成电路的过压保护电路 | |
CN103760444B (zh) | 一种esd瞬态检测电路 | |
JP2006302971A (ja) | 電源クランプ回路及び半導体装置 | |
US20150263491A1 (en) | Semiconductor device | |
CN203787956U (zh) | 浪涌电压抑制电路 | |
CN106356823A (zh) | 集成于芯片内的浪涌保护电路 | |
CN106451396B (zh) | 一种电源箝位esd保护电路结构 | |
CN106655109B (zh) | 应用于集成电路的输入过压保护电路 | |
EP3051650A1 (en) | Surge protection circuit for pfc circuit | |
CN107395183B (zh) | 一种脉冲大电流点火开关电路 | |
CN107979281B (zh) | 一种输入电压分压模块及过压保护开关 | |
CN105929886A (zh) | 基准电压电路以及电子设备 | |
CN104716135A (zh) | 静电保护电路 | |
CN109449156A (zh) | 一种端口静电释放保护电路 | |
CN203326555U (zh) | 一种电子产品端口电源过压保护电路 | |
CN108400578B (zh) | 一种高压esd保护电路 | |
CN110445216B (zh) | 一种充电芯片 | |
CN105515363B (zh) | 电源供应电路及其软启动电路 | |
CN208971379U (zh) | 一种防过冲保护电路 | |
CN108063545B (zh) | 具有浪涌抑制及保护功能的供电电路以及供电方法 | |
CN207265996U (zh) | 一种脉冲大电流点火开关电路 | |
TW201306416A (zh) | 具有靜電放電保護效應的電子裝置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
CP03 | Change of name, title or address | ||
CP03 | Change of name, title or address |
Address after: 518000 Shenzhen Software Park, 1 Shenzhen Software Park (2 phase), No. 2, No. 1, Nanshan District high tech District, Shenzhen City, Guangdong province (limited office) Patentee after: Fengji Technology (Shenzhen) Co., Ltd Address before: 203, room 11, building two, two software park, Shenzhen Road, Nanshan District science and technology, Guangdong, Shenzhen 518000, China Patentee before: FORTIOR TECHNOLOGY (SHENZHEN) Co.,Ltd. |