CN104486624B - 一种cavlc熵解码器 - Google Patents

一种cavlc熵解码器 Download PDF

Info

Publication number
CN104486624B
CN104486624B CN201410796177.7A CN201410796177A CN104486624B CN 104486624 B CN104486624 B CN 104486624B CN 201410796177 A CN201410796177 A CN 201410796177A CN 104486624 B CN104486624 B CN 104486624B
Authority
CN
China
Prior art keywords
coefficient
module
cavlc
amplitude
decoder
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201410796177.7A
Other languages
English (en)
Other versions
CN104486624A (zh
Inventor
王东琳
李玲
石守谦
陈皓
谭吉来
周钰致
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beijing Jilang Semiconductor Technology Co Ltd
Original Assignee
Beijing Si Lang Science And Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beijing Si Lang Science And Technology Co Ltd filed Critical Beijing Si Lang Science And Technology Co Ltd
Priority to CN201410796177.7A priority Critical patent/CN104486624B/zh
Publication of CN104486624A publication Critical patent/CN104486624A/zh
Application granted granted Critical
Publication of CN104486624B publication Critical patent/CN104486624B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Abstract

本发明公开了一种CAVLC熵解码器及熵解码方法。该解码器包括CAVLC控制器、解码模块和存储模块和数据拼接模块。解码器对码流中非零系数较少的情况做了专门优化;在CAVLC控制器和解码模块间加入旁路电路提前进行解码状态跳转的判断,以节约时钟周期;并将前游程解码与幅值前缀解码并在一个模块完成。本发明在提高熵解码效率的同时节约了面积开销。

Description

一种CAVLC熵解码器
技术领域
本发明涉及视频编解码技术领域,更具体地涉及CAVLC熵解码器及熵解码方法。
背景技术
CAVLC是一种用于降低比特率并充分利用统计冗余的熵编码技术。作为视频解码框架中的第一步,熵解码对视频解码性能有着非常大的影响。在当今视频编解码中应用最广泛的H.264标准中,规定熵编码可采用基于上下文的的自适应变长编码(CAVLC)和基于上下文的自适应算术编码(CABAC)。其中,CAVLC的编码效率较早先的MPEG-1和MPEG-2标准有了明显提高,而实现复杂度较CABAC而言则低了不少,在视频编码中得到广泛使用。
在CAVLC解码器中,通常涉及以下六种语法元素的解码:非零系数的数目、拖尾系数的数目、每个拖尾系数的符号、拖尾系数以外非零系数的幅值、最后一个非零系数前零的数目、当前非零系数与前一个非零系数之间零的数目。
一般的解码步骤如下:首先查表解得非零系数的数目和拖尾系数的个数,再解出各拖尾系数的符号位,然后解出除拖尾系数外非零系数的幅值,再解出最后一个非零系数前零的个数,最后解出每个非零系数前0的个数。
传统的CAVLC熵解码器通常由系数标志位模块、拖尾系数符号模块、幅值前缀模块、幅值后缀模块、总零数模块、前游程模块共六个功能模块,加上一个CAVLC控制模块,以及相应的存储模块组合而成。由于解码步骤和模块较多,每个模块的解码又依赖于前面模块输出的结果,导致各模块等待时间较长,整体解码效率偏低。
目前,对于CAVLC解码器的优化主要集中在改善其解码效率而提高解码速度上。以下为其中两种代表性的方案:
1)加入旁路电路模块的方法[2]。这种方法将上一级解码模块所获得的解码参数从旁路电路单元传输给下一级解码状态机跳转控制模块和下一级解码模块,减少了条件判断时等待的时间,一定程度上提升了解码效率,但其结构较复杂,模块与模块之间、模块与寄存器之间需要较多连线,带来较大的面积开销。
2)基于优化的查找表的方法[3]。这种方法将根据码字中前置零的个数将coeff_token查找表重新分组,解码时以前置零个数和码字后缀为索引进行查表,从而减少查表次数。但QP较大时,coeff_token码字的前置零的个数较少,此方法对解码的加速效果不明显。
发明内容
(一)要解决的技术问题
本发明旨在解决现有技术中的解码器在码流中QP较大时优化效率不高以及面积开销大的问题。
(二)技术方案
鉴于以上提到的问题,本发明提供了一种新的CAVLC熵解码器的实现和方法,对系数较少的情况做了专门优化,使用较少的旁路电路提前判断是否进入下一个解码状态,并将前游程解码与系数块重建合并在一个模块完成。能进行高效的解码并减少面积开销。
为解决上述技术问题,本发明提出一种CAVLC熵解码器,包括CAVLC控制器、解码模块、存储模块和数据拼接模块,其中:所述CAVLC控制器包括状态跳转控制模块、拖尾符号输出模块、系数幅值计算模块,用于控制码流输入,协调各模块的工作,根据各模块解码得到的语法元素进行拖尾符号和幅值的解码;所述解码模块用于从码流中解出码字的系数标志位和总零数以及每个幅值的前缀和前游程;所述存储模块用于暂时保存解码模块和CAVLC控制器解出的语法元素值;所述数据拼接模块将系数幅值重新组合拼接后输出。
根据本发明的具体实施方式,所述解码模块包括系数标志位解码模块、总零数解码模块、幅值前缀解码模块和前游程解码模块。
根据本发明的具体实施方式,所述存储模块包括非零系数寄存器、拖尾系数寄存器、幅值前缀寄存器、总零数寄存器、后缀码长寄存器、剩余零数寄存器、前游程寄存器、非零系数幅值存储器和系数幅值存储器。
根据本发明的具体实施方式,所述CAVLC控制器在解出系数标志位后,对拖尾系数个数提前进行判断,若拖尾系数个数为0,解码器跳过拖尾符号解码,进行幅值解码。
根据本发明的具体实施方式,所述CAVLC控制器在解完拖尾符号后,对非零系数个数与拖尾系数的个数进行判断,若相等,表明不存在除拖尾系数之外的非零系数,解码器跳过幅值解码,进行总零数解码。
根据本发明的具体实施方式,所述的CAVLC控制器还包括幅值后缀解码模块,其用于在系数标志解码状态中,根据解码得到的非零系数和拖尾系数对后缀码长进行初始化,在幅值解码状态中,根据已解码的系数幅值对后缀码长作动态更新。
根据本发明的具体实施方式,所述的CAVLC控制器和解码模块间,还包括参数传输电路,其用于将解码模块中得到的参数值,在当前周期传递给CAVLC控制器,提前进行状态机的跳转判断。
根据本发明的具体实施方式,前游程解码模块中包含所述幅值前缀解码模块,在进行前游程解码时,对于剩余零数大于6情况,前游程的值可根据幅值前缀解码模块计算得到。
本发明还提出一种CAVLC熵解码方法,应用于CAVLC解码器中,CAVLC解码器包括CAVLC控制器、解码模块、存储模块和数据拼接模块,所述解码方法包括如下步骤:步骤S1:查表确定码流中的非零系数个数和拖尾符号个数,并根据其值设置后缀码长的初始值;步骤S2:当拖尾符号个数大于零时,顺序解出每个拖尾系数的符号值;步骤S3:解出当前变换系数的前缀码和后缀码,计算得到幅值并判断是否还有待解码的非零系数,若存在则重复此步骤,直至解出所有非零系数;步骤S4:查表解出总零数值,将其作为剩余零数的初始值;步骤S5:根据剩余零数,查表解出前游程的值,并动态更新剩余零数,重复进行该步骤,直至只剩最后一个非零系数或是剩余零数与前游程相等;步骤S6:根据解出的拖尾符号值、系数幅值、和前游程值重建系数块,经过zig-zag扫描后输出。
(三)有益效果
本发明对CAVLC熵解码过程中,码流中非零系数较少的情况做了专门优化,在控制模块与解码模块间加入了旁路电路提前进行状态机跳转判断,并将前游程解码与系数块重建合并在一个模块完成,从而提高了熵解码器的工作效率,对其面积开销和延时也有一定改善,能有效地提高整体解码的速度。
附图说明
图1是本发明实现的CAVLC熵解码器结构示意图;
图2是本发明实现的CAVLC熵解码器状态机跳转示意图;
图3是拖尾系数条件判断示意图;
图4是非零系数个数条件判断示意图;
图5是H.264标准中给出的prefix_value码表[1];
图6是H.264标准中给出的run_before码表[1]。
具体实施方式
本发明提出的CAVLC熵解码器包括CAVLC控制器、解码模块、数据拼接模块和存储模块。
所述CAVLC控制器包括状态跳转控制模块、拖尾符号输出模块、系数幅值计算模块。
所述解码模块包括系数标志位解码模块(coeff_token)、总零数解码模块(total_zero)、幅值前缀解码模块(level_prefix)和前游程解码模块(run_before)。
所述存储模块包括非零系数寄存器(TotalCoeff)、拖尾系数寄存器(TrailingOnes)、幅值前缀寄存器(level_prefix)、总零数寄存器(total_zeros)、后缀码长寄存器(suffix_length)、剩余零数寄存器(zeros_left)、前游程寄存器(run_before)、非零系数幅值存储器(LevelVal)和系数幅值存储器(coeff_level)。
所述CAVLC控制器用于控制码流输入,通过状态机协调各模块的工作,根据各模块解码得到的语法元素进行拖尾符号和幅值的解码,最后当所有语法元素解码完成后,将系数幅值重新组合拼接后输出。
所述CAVLC控制器,在进行状态跳转控制时,对系数较少的情况做了专门优化:
1)系数标志位解码状态下,对非零系数个数和拖尾系数个数提前进行判断。若非零系数个数为0,则结束当前块解码;若拖尾系数个数为0,直接跳过拖尾符号解码状态,如图3所示。
2)在拖尾符号解码状态下,加入了对非零系数个数的判断,若总的非零系数个数与拖尾系数的个数相等,表明不存在除拖尾系数之外的非零系数,状态机跳过幅值解码,直接进入总零数解码状态,如图4所示。
CAVLC控制器和各解码模块间还包括参数传输电路,用于将解码模块中得到的参数值,在当前周期传递给CAVLC控制器,提前进行状态机的跳转判断,避免寄存器幅值完成后再判断状态跳转造成不必要的等待。
所述的幅值前缀解码模块,在实现时作为子模块,包含在前游程解码模块中。由图5、图6中码表可以看出,当zeros_left大于6时,若码流中前两位均为零,run_before的值直接由level_prefix的值加4给出,无需再通过查表或组合逻辑得到,节约了开销。
本发明还提出应用于CAVLC解码器的CAVLC熵解码方法,包括如下步骤:
步骤S1:查表确定码流中的非零系数个数和拖尾符号个数,并根据其值设置后缀码长的初始值;
步骤S2:当拖尾符号个数大于零时,顺序解出每个拖尾系数的符号值;
步骤S3:解出当前变换系数的前缀码和后缀码,计算得到幅值并判断是否还有待解码的非零系数,若存在则重复此步骤,直至解出所有非零系数;
步骤S4:查表解出总零数值,将其作为剩余零数的初始值;
步骤S5:根据剩余零数,查表解出前游程的值,并动态更新剩余零数,重复进行该步骤,直至只剩最后一个非零系数或是剩余零数与前游程相等;
步骤S6:根据解出的拖尾符号值、系数幅值、和前游程值重建系数块,经过zig-zag扫描后输出。
为使本发明的目的、技术方案和优点更加清楚明白,以下结合具体实施例,并参照附图,对本发明作进一步的详细说明。
如图1所示,本发明实现的熵解码器包括CAVLC控制器、解码模块和存储模块和数据拼接模块。所述CAVLC控制器包括状态跳转控制模块(11)、拖尾符号输出模块(12)、系数幅值计算模块(13)。所述解码模块,包括系数标志位解码模块(21)、总零数解码模块(22)、幅值前缀解码模块(23)和前游程解码模块(24)。
所述存储模块,包括非零系数寄存器(31)、拖尾系数寄存器(32)、幅值前缀寄存器(33)、总零数寄存器(34)、后缀码长寄存器(35)、剩余零数寄存器(36)、前游程寄存器(37)、非零系数幅值存储器(38)和系数幅值存储器(39)。
CAVLC控制器、解码模块和存储模块在一起构成了一个状态机,状态机的状态表征解码所处的阶段。状态机包括初始化、系数标志位解码、拖尾符号解码、幅值解码状态、幅值输出状态、总零数解码、前游程解码这七个状态,各状态之间跳转关系如图2所示。完整的解码步骤如下:
步骤1:熵解码器接收到使能信号,进入初始化状态,各寄存器和存储器被清零,初始化完成后,状态机跳转到系数标志位解码状态。
步骤2:在系数标志位解码状态中,解码器将系数标志位解码模块解码得到的coeff_token_TotalCoeff、coeff_token_TrailingOnes通过旁路电路分别传输给TotalCoeff和TrailingOnes寄存器。
依据标志位的值对幅值后缀长度寄存器的值进行初始化,当coeff_token_TotalCoeff大于10且coeff_token_TrailingOnes小于3时,suffix_length的值被赋为1,否则赋为0。
进行状态跳转判断,若非零系数个数为零,则结束当前残差块的解码,状态机跳转回到初始化状态,等待进行下一残差块解码。
若非零系数个数不为零,则如图3所示,根据拖尾系数的数目进行状态跳转判断:
若拖尾系数个数为零,状态机跳过拖尾系数解码状态,直接跳转到幅值解码状态,执行步骤4;
若拖尾系数个数不为零,状态机跳转进入拖尾系数解码状态。
步骤3:在拖尾符号解码状态中,CAVLC控制器依次对输入比特流中各个拖尾系数的符号进行解码,并将结果输出到LevelVal中。
如图4所示过程,将TrailingOnes和TotalCoeff的值进行比较,根据结果进行状态跳转:
若相等,则表明除拖尾系数外没有其他非零系数需要解码,状态机直接跳转进入总零数解码状态,执行步骤6;
若TrailingOnes的值小于TotalCoeff,状态机跳转进入幅值解码状态。
步骤4:在幅值解码状态中,CAVLC控制模块首先将前缀幅值模块解出的level_prefix_value传输给level_prefix寄存器,并根据suffix_length更新levelSuffixSize的值。
然后根据level_prefix_value和suffix_length的值解出高频位置上第一个未解码的非拖尾系数的幅值,并将其输出到LevelVal的相应位。最后使状态机跳转到幅值输出状态。
步骤5:在幅值输出状态中,首先对当前解码的非零系数的数目进行判断,若还有未被解码的非零系数,则状态机跳转回到幅值解码状态,继续解下一非拖尾系数幅值。
若所有系数幅值均被解码,再对startIdx-endIdx+1的结果进行判断,进行状态跳转:
若等于TotalCoeff,CAVLC控制器输出系数幅值到coeff_level中,经重新拼接后输出,完成当前残差块的解码,状态机跳转回初始状态;
若不等,则进入总零数解码状态。
步骤6:在总零数解码状态下,CAVLC控制模块将总零数解码模块解出的total_zeros_value传输给zeros_left寄存器。
再对总零数的值进行判断,根据结果进行状态跳转:
若total_zeros_value为0,即没有系数为0的情况,将LevelVal的值直接传输给coeff_level,拼接后输出,完成当前残差块的解码,状态机跳转回初始状态。
若total_zeros_value不为0,再对非零系数的个数进行判断。
若TotalCoeff等于1,表明只有一个非零系数,不需要解run_before,将LevelVal中唯一的非零系数值直接传到coeff_level的对应位上,拼接后输出,完成当前残差块的解码,状态机跳转回初始状态。
若TotalCoeff不等于1,表明有多个非零系数需要解码,状态机跳转至前游程解码状态。
步骤7:在前游程解码状态下,CAVLC控制器根据前游程解码模块解出的run_before_value的值,更新zeros_left寄存器的值,然后将LevelVal中各系数幅值,根据游程,写入coeff_level对应的位置。
对剩余非零系数个数进行判断:
当只剩最后一个非零系数时,不需要继续解run_before的值,直接将最低频的LevelVal赋给系数幅值存储器coeff_level的相应位置。完成当前残差块的解码
当剩余非零系数不止一个时,再对zeros_left和run_before_value的大小进行判断:
若相等,表明除当前非零系数外,剩余的非零系数前,均不存在前导零,可依次顺序输出系数幅值给coeff_level存储器。完成当前残差块的解码。
若不等,表明还存在待解码的前导零,状态机循环执行步骤7的工作,直至当前残差块解码完成。
coeff_level存储器中的16个系数幅值经数据拼接模块按zig-zag扫描重排序之后,拼接为一整行输出。CAVLC控制器将解码完成信号拉高,并跳转至初始状态,等待下一残差块的解码。
本发明在控制模块和解码模块之间加入旁路电路的方式,提前进行状态机跳转判断;对码流中非零系数较少的情况加入相应的判断条件,以跳过不必要的解码状态;并将前游程解码与系数块重建合并在一个模块完成。通过以上方法实现的熵解码器具备解码效率高,面积开销小的特点。
以上所述的具体实施例,对本发明的目的、技术方案和有益效果进行了进一步详细说明,应理解的是,以上所述仅为本发明的具体实施例而已,并不用于限制本发明,凡在本发明的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (4)

1.一种CAVLC熵解码器,其特征在于,包括CAVLC控制器、解码模块、存储模块和数据拼接模块,其中:
所述CAVLC控制器包括状态跳转控制模块、拖尾符号输出模块、系数幅值计算模块,用于控制码流输入,协调各模块的工作,根据各模块解码得到的语法元素进行拖尾符号和幅值的解码;
所述解码模块用于从码流中解出码字的系数标志位和总零数以及每个幅值的前缀和前游程;
所述存储模块用于暂时保存解码模块和CAVLC控制器解出的语法元素值;
所述数据拼接模块将系数幅值重新组合拼接后输出,
所述CAVLC控制器在解出系数标志位后,对拖尾系数个数提前进行判断,若拖尾系数个数为0,解码器跳过拖尾符号解码,进行幅值解码,
所述CAVLC控制器在解完拖尾符号后,对非零系数个数与拖尾系数的个数进行判断,若相等,表明不存在除拖尾系数之外的非零系数,解码器跳过幅值解码,进行总零数解码,
所述的CAVLC控制器和解码模块间,还包括参数传输电路,其用于将解码模块中得到的参数值,在当前周期传递给CAVLC控制器,提前进行状态机的跳转判断。
2.根据权利要求1所述的CAVLC熵解码器,其特征在于,
所述解码模块包括系数标志位解码模块、总零数解码模块、幅值前缀解码模块和前游程解码模块。
3.根据权利要求1所述的CAVLC熵解码器,其特征在于,
所述存储模块包括非零系数寄存器、拖尾系数寄存器、幅值前缀寄存器、总零数寄存器、后缀码长寄存器、剩余零数寄存器、前游程寄存器、非零系数幅值存储器和系数幅值存储器。
4.根据权利要求2所述的CAVLC熵解码器,其特征在于,前游程解码模块中包含所述幅值前缀解码模块,在进行前游程解码时,对于剩余零数大于6情况,前游程的值可根据幅值前缀解码模块计算得到。
CN201410796177.7A 2014-12-18 2014-12-18 一种cavlc熵解码器 Active CN104486624B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201410796177.7A CN104486624B (zh) 2014-12-18 2014-12-18 一种cavlc熵解码器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410796177.7A CN104486624B (zh) 2014-12-18 2014-12-18 一种cavlc熵解码器

Publications (2)

Publication Number Publication Date
CN104486624A CN104486624A (zh) 2015-04-01
CN104486624B true CN104486624B (zh) 2018-05-15

Family

ID=52761116

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410796177.7A Active CN104486624B (zh) 2014-12-18 2014-12-18 一种cavlc熵解码器

Country Status (1)

Country Link
CN (1) CN104486624B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108268683B (zh) * 2016-12-31 2021-08-31 炬芯科技股份有限公司 传输信号的方法、装置及芯片
CN109660809A (zh) * 2018-09-19 2019-04-19 福州瑞芯微电子股份有限公司 基于inter解码的colmv数据无损压缩方法及系统

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102148971A (zh) * 2010-02-04 2011-08-10 成都市世嘉电子实业有限公司 一种高性能低功耗cavlc解码器设计方法
KR101151352B1 (ko) * 2011-03-29 2012-06-08 인하대학교 산학협력단 H.264/avc를 위한 문맥 적응적 가변 길이 복호화기
CN102547260A (zh) * 2010-12-22 2012-07-04 联芯科技有限公司 基于上下文自适应的可变长编码的解码方法及系统
CN102740066A (zh) * 2011-04-01 2012-10-17 富士通株式会社 Cavlc解码方法和系统

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102148971A (zh) * 2010-02-04 2011-08-10 成都市世嘉电子实业有限公司 一种高性能低功耗cavlc解码器设计方法
CN102547260A (zh) * 2010-12-22 2012-07-04 联芯科技有限公司 基于上下文自适应的可变长编码的解码方法及系统
KR101151352B1 (ko) * 2011-03-29 2012-06-08 인하대학교 산학협력단 H.264/avc를 위한 문맥 적응적 가변 길이 복호화기
CN102740066A (zh) * 2011-04-01 2012-10-17 富士通株式会社 Cavlc解码方法和系统

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
H.264视频解码IP核的设计与实现;梁盼等;《电子技术应用》;20091031(第10期);第26页至第27页(第2.2.1节) *

Also Published As

Publication number Publication date
CN104486624A (zh) 2015-04-01

Similar Documents

Publication Publication Date Title
US7443318B2 (en) High speed context memory implementation for H.264
CN100466739C (zh) Cabac解码系统及方法
CN101790889B (zh) 用于基于上下文的自适应二进制算术译码位流的多级解码的架构
US7557740B1 (en) Context-based adaptive binary arithmetic coding (CABAC) decoding apparatus and decoding method thereof
KR102381999B1 (ko) 가변 길이 코딩된 입력을 디코딩하는 방법 및 시스템, 그리고 코드북을 변경하는 방법
CN104486624B (zh) 一种cavlc熵解码器
CN108696282A (zh) 一种高效低复杂度的qc-ldpc码全并行分层结构译码器
CN102547294A (zh) 适用于h.264和hevc视频标准的cabac硬件解码器架构
CN103227924A (zh) 一种算术编码器及编码方法
CN108965878B (zh) 一种熵解码方法及装置
CN100593954C (zh) 一种对哥伦布码进行解码的装置及方法
Hsieh et al. A concurrent memory-efficient VLC decoder for MPEG applications
CN101090503A (zh) 熵编码控制方法及熵编码电路
CN101710994B (zh) 一种用于视频解码的方法和系统
US7567189B2 (en) Variable length code decoding apparatus and variable length code decoding method
CN106488245A (zh) 用于对视频数字数据流进行解码的系统和方法
WO2001086898A2 (en) Method and system for decoding 8-bit/10-bit data using limited width decoders
CN100466742C (zh) 熵解码和变换流水线阶段的联合处理方法
CN101547353B (zh) 可变长码解码加速装置
Hong et al. A 360Mbin/s CABAC decoder for H. 264/AVC level 5.1 applications
CN103024380A (zh) 一种数据的熵编码方法和装置
CN104469366B (zh) 一种0阶指数哥伦布码解码器及解码方法
CN102710937B (zh) 实现h.264的cavlc的熵解码器和方法
CN102148971A (zh) 一种高性能低功耗cavlc解码器设计方法
CN106533628A (zh) 一种哈夫曼并行解码方法及其装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
TA01 Transfer of patent application right

Effective date of registration: 20171206

Address after: 102412 Beijing City, Fangshan District Yan Village Yan Fu Road No. 1 No. 11 building 4 layer 402

Applicant after: Beijing Si Lang science and Technology Co.,Ltd.

Address before: 100190 Zhongguancun East Road, Beijing, No. 95, No.

Applicant before: Institute of Automation, Chinese Academy of Sciences

GR01 Patent grant
GR01 Patent grant
TR01 Transfer of patent right

Effective date of registration: 20220117

Address after: 519031 room 532, building 18, No. 1889, Huandao East Road, Hengqin District, Zhuhai City, Guangdong Province

Patentee after: Zhuhai Jilang Semiconductor Technology Co.,Ltd.

Address before: 102412 room 402, 4th floor, building 11, No. 1, Yanfu Road, Yancun Town, Fangshan District, Beijing

Patentee before: Beijing Si Lang science and Technology Co.,Ltd.

TR01 Transfer of patent right
CP03 Change of name, title or address

Address after: Room 701, 7th Floor, Building 56, No. 2, Jingyuan North Street, Beijing Economic and Technological Development Zone, Daxing District, Beijing 100176 (Beijing Pilot Free Trade Zone High-end Industry Zone Yizhuang Group)

Patentee after: Beijing Jilang Semiconductor Technology Co., Ltd.

Address before: 519031 room 532, building 18, No. 1889, Huandao East Road, Hengqin District, Zhuhai City, Guangdong Province

Patentee before: Zhuhai Jilang Semiconductor Technology Co.,Ltd.

CP03 Change of name, title or address