CN104486222B - 基于蚁群优化算法的小时延缺陷测试关键路径选择方法 - Google Patents

基于蚁群优化算法的小时延缺陷测试关键路径选择方法 Download PDF

Info

Publication number
CN104486222B
CN104486222B CN201410766047.9A CN201410766047A CN104486222B CN 104486222 B CN104486222 B CN 104486222B CN 201410766047 A CN201410766047 A CN 201410766047A CN 104486222 B CN104486222 B CN 104486222B
Authority
CN
China
Prior art keywords
ant
path
time delay
small time
test
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201410766047.9A
Other languages
English (en)
Other versions
CN104486222A (zh
Inventor
俞洋
彭喜元
陈修远
彭睿
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Harbin Institute of Technology
Original Assignee
Harbin Institute of Technology
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Harbin Institute of Technology filed Critical Harbin Institute of Technology
Priority to CN201410766047.9A priority Critical patent/CN104486222B/zh
Publication of CN104486222A publication Critical patent/CN104486222A/zh
Application granted granted Critical
Publication of CN104486222B publication Critical patent/CN104486222B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Management, Administration, Business Operations System, And Electronic Commerce (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)

Abstract

基于蚁群优化算法的小时延缺陷测试关键路径选择方法,涉及一种小时延缺陷的测试路径选择方法。它为了解决现有基于贪婪算法对小时延缺陷的测试通路选择方法时间长、速度慢的问题。本发明所述的基于蚁群优化算法的小时延缺陷测试关键路径选择方法,首先对测试电路读入分析电路节点连接信息时的算法及存储数据的格式;然后对所要测试电路在读取连接信息的基础上转换为有向无环路图的形式;最后使用蚁群优化算法求解电路网络中的最长通路作为小时延缺陷的关键路径。在保证较高的正确率的前提下,加快了运行速度,以提高路径选择方法在实际应用的实用性。适用于小时延缺陷的测试路径的选择。

Description

基于蚁群优化算法的小时延缺陷测试关键路径选择方法
技术领域
本发明涉及一种小时延缺陷的测试路径选择方法。
背景技术
集成电路制造工艺的进步导致芯片上集成晶体管数目急剧上升,芯片日益趋向高功能密度和高工作频率。这不仅为设计同样也为测试带来了巨大的挑战,因为特征尺寸降低致使芯片中出现了更多的缺陷。制造中的缺陷包括阻性开路短路、边缘毛刺、工艺参数偏差、长互连线带来的耦合电容增加、电源噪声等因素,这些都会给电路带来小时延缺陷,从而给电路带来额外的时序错误而导致芯片失效。随着芯片设计进入45nm时代,小时延缺陷检测是保证电路高性能和高可靠性必不可少的步骤,因此如何选择针对小时延缺陷的测试路径是检测小时延缺陷的关键。
因为无法预测哪条长通路上的小时延缺陷累积后会导致电路输出端时序失效,这些小时延缺陷的存在时刻威胁着芯片的稳定性和可靠性,会导致芯片早期失效。经研究表明当下最新工艺水平下很大部分的时延失效是由小时延缺陷引起的。在高频电路对时序要求如此严格的今天,只有有效检测小时延缺陷才能够保证高集成度电路的可靠性和质量。然而小时延缺陷在普通的针对时延缺陷的测试路径上存在测试逃脱的现象,因而选择能够针对小时延缺陷的测试路径,是能够高效快速检测的关键。
因而小时延测试其本质就是测试路径的选择问题,不同的测试路径对小时延缺陷的检测能力是有差异的。由上文论述可知,要提高测试路径对小时延缺陷的检测能力,就要降低测试时钟周期与通路敏化时延值之差,也就是时延余量(Slack)。因为时延余量的大小决定了能够检测到时延缺陷大小的最大值。而当前学术界和工业界的也是从降低测试时钟周期和增大通路敏化时延这两个方面进行研究。
而当下的EDA工具中对小时延缺陷的测试通路选择大多是基于贪婪算法下对电路选择长通路作为小时延缺陷的测试通路,贪婪算法虽然基于全局搜索能够获得最优解,但是时间复杂度和空间复杂度过高是其缺点。
发明内容
本发明是为了解决现有基于贪婪算法对小时延缺陷的测试通路选择方法时间长、速度慢的问题,现提供基于蚁群优化算法的小时延缺陷测试关键路径选择方法。
基于蚁群优化算法的小时延缺陷测试关键路径选择方法,它包括以下步骤:
步骤一:读取测试电路的节点在连接信息时的算法、数据存储方法和数据存储格式;
步骤二:将测试电路转换成有向无环拓扑图的形式,并将该有向无环拓扑图存储为邻接矩阵,然后将该邻接矩阵作为目标电路网络;
步骤三:利用蚁群优化算法将所有蚂蚁均放置在目标电路网络的输入节点处;
步骤四:每只蚂蚁独立的根据概率公式选择下一步要到达的节点;
步骤五:分别判断每只蚂蚁在步骤四获得的下一步要到达的节点是否为指定输出节点,是则执行步骤六,否则返回步骤四;
步骤六:将完成路径选择的蚂蚁走过的路径作为待选择的路径;
步骤七:比较所有待选择的路径的节点数量,将节点数目最多的路径作为关键路径。
在上述步骤七之后还包括以下步骤:令迭代次数k的初始值为1,
步骤A:按照信息素更新规则更新信息素,将更新后的信息素分配到精英蚂蚁走过的路径上,重复步骤三至步骤七,并将获得的关键路径作为第r次迭代结果;
步骤B:将步骤A获得的第r次迭代结果中蚂蚁走过的节点数目与步骤七获得的关键路径中蚂蚁走过的节点数目进行比较,将节点数目多的路径作为当前备选结果;
步骤C:令r=r+1,重复执行步骤A,将第r次迭代结果中蚂蚁走过的节点数目与当前备选结果中蚂蚁走过的节点数目进行比较,并将节点数目多的通路作为更新后的当前备选结果,并记录该结果;
步骤D:判断i的值是否大于2;是则执行步骤E;否则返回执行步骤C;
步骤E:判断相邻三次更新后的当前备选结果是否相同,是则将该更新后的当前备选结果作为最优关键路径,否则返回执行步骤C。
本发明所述的基于蚁群优化算法的小时延缺陷测试关键路径选择方法,首先对测试电路读入分析电路节点连接信息时的算法及存储数据的格式;然后对所要测试电路在读取连接信息的基础上转换为有向无环路图的形式;最后使用蚁群优化算法求解电路网络中的最长通路作为小时延缺陷的关键路径。在保证较高的正确率的前提下,加快了运行速度,以提高路径选择方法在实际应用的实用性。
附图说明
图1为基于蚁群优化算法的小时延缺陷测试关键路径选择方法的流程图。
具体实施方式
具体实施方式一:参照图1具体说明本实施方式,本实施方式所述的基于蚁群优化算法的小时延缺陷测试关键路径选择方法,它包括以下步骤:
步骤一:读取测试电路的节点在连接信息时的算法、数据存储方法和数据存储格式;
步骤二:将测试电路转换成有向无环拓扑图的形式,并将该有向无环拓扑图存储为邻接矩阵,然后将该邻接矩阵作为目标电路网络;
步骤三:利用蚁群优化算法将所有蚂蚁均放置在目标电路网络的输入节点处;
步骤四:每只蚂蚁独立的根据概率公式选择下一步要到达的节点;
步骤五:分别判断每只蚂蚁在步骤四获得的下一步要到达的节点是否为指定输出节点,是则执行步骤六,否则返回步骤四;
步骤六:将完成路径选择的蚂蚁走过的路径作为待选择的路径;
步骤七:比较所有待选择的路径的节点数量,将节点数目最多的路径作为关键路径。
本实施方式步骤一中,大规模电路在设计时常以verilog(一种硬件描述语言)形式进行表述。从测试电路,即电路网表中可以读取电路中逻辑门之间的相互连接关系。
步骤二中,有向无环路图以电路基本单元为图的顶点,以电路基本单元延时值为各边的权重,组合电路主要就是由各个逻辑门通过互联线连接组成,具有明显的点线结构特点,并且信号在电路中传递具有方向性,且输入到输出不存在环路,因而是典型的无回路有向图。图中的每条边则表示电路中逻辑门的互联关系,而边的方向则代表电路中信号的传输方向,图中每条边的权值代表逻辑门端口到端口时延和互连线的延时之和。
拓扑图是一种复杂的结构,具体表现在点与点之间复杂的逻辑关系。因此要选择合适的形式表示拓扑图,图的基本存储结构包括邻接矩阵、关联矩阵、边节点表(数组)、邻接表、十字链表等多种数据结构。这里我们选择邻接矩阵的结构,其优点是:分析过程清晰,容易实现,结构简单,适应性强,节点间关系明显。使用邻接矩阵对拓扑图进行存储时,邻接矩阵代表拓扑图中各个节点之间的连接关系。设G(V,E)是一个具有n个顶点的图,则图G的邻接矩阵是一个n×n的二维数组。设邻接矩阵用C表示,C=[Cij]n×n,其中:
其中,i和j分别表示电路网络的节点。
以一个例子作为说明:
如下是一个C17门级描述电路的示例:
将C17转换成数值描述后,数值描述为每个逻辑门的数值描述,而将电路转换成有向无环拓扑图的形式时,每个逻辑门恰好代表拓扑网络中的节点,如{5,8,1,3}代表电路拓扑图中的节点1,{5,6,8,12}代表电路拓扑图中的节点5,则因为节点1的输出8与节点5的输入8相同,则节点1连入节点5,则电路拓扑图的邻接矩阵上第一行第5列为1。
在这个例子中,C17电路由逻辑门组成,通过对关键词的识别,读取逻辑门之间的连接关系。读取整个电路的骨架,并通过关键字input、output以及wire可以获取电路的输入引线数目、输出引线数目以及电路总的引线数目。通过改写可以将电路中的门级描述语句用向量表示出来。自定义的门级数值表述为如下表:
表1:自定义门级数值表
通过对表自定义门级表,并去掉多余部分,可以得到如阵列所示的数值表述形式,第一位表示门的类型,第二位表示电路的输出,后面的位数表示电路的输入,输入为几位即为几位。通过读入每一句数值就可以读出电路的门级结构了,如{5,8,1,3}表示G1和G3与非输出为G8和上面给出的第一句描述电路结构的语句是一致的。
使用蚁群优化算法时,实际上我们选择的是时延最大的通路。因为电路中时延主要产生在电子元器件中,为了建模方便,互联线中的时延可以被忽略,所以当以逻辑门作为蚁群优化算法中的节点时,两点之间没有具体的期望值。在电路中关键路径搜索问题中,蚂蚁不一定要走完所有的节点,每只蚂蚁所经过的点的数量是不确定的。蚂蚁从同一起点出发,通过不同的路径走到任意输出点。关键路径是指电路中特定输入输出间的最长路径,具体表现为包含最多逻辑门的路径。因此,选择关键路径,只需比较最后蚂蚁所走过点的数量。在每一步的选择时,不必考虑点和点之间的距离。
具体实施方式二:本实施方式是对具体实施方式一所述的基于蚁群优化算法的小时延缺陷测试关键路径选择方法作进一步限定,本实施方式中,步骤二所记载的将测试电路转换成有向无环拓扑图的形式的具体方法为:将测试电路在连接信息时的算法转换为有向无环路图的算法,将测试电路在连接信息时的数据存储方法转换为有向无环路图的数据存储方法,将测试电路在连接信息时的数据存储格式转换为有向无环路图的数据存储格式。
本实施方式中,将测试电路转换成有向无环拓扑图的形式进行存储,主要是通过对电路网表的数值描述后,确定逻辑门之间的相互连接关系,以邻接矩阵的数据结构进行存储。
具体实施方式三:本实施方式是对具体实施方式一所述的基于蚁群优化算法的小时延缺陷测试关键路径选择方法作进一步限定,本实施方式中,步骤四所述概率公式为:
其中,为t时刻蚂蚁k从点i转移到点j的概率,τij(t)为t时刻点i和点j之间路径上的信息素强度,τiu(t)t时刻点i和所有能够与点i相连的点之间路径上的信息素强度,u为包含所有能够与点i相连的点的集合,Jk为蚂蚁k在i点处能够通向的点的集合,α为信息素强度的重要程度。
具体实施方式四:本实施方式是对具体实施方式一所述的基于蚁群优化算法的小时延缺陷测试关键路径选择方法作进一步限定,本实施方式中,步骤五中判断下一步要到达的节点是否为指定输出节点的方法为:
对目标电路网络中所有节点进行编号,设定输出节点的编号为A,判断蚂蚁当前所在节点的编号是否为A,是则该节点为输出节点。
具体实施方式五:本实施方式是对具体实施方式一所述的基于蚁群优化算法的小时延缺陷测试关键路径选择方法作进一步限定,本实施方式中,在步骤七之后还包括以下步骤:令迭代次数k的初始值为1,
步骤A:按照信息素更新规则更新信息素,将更新后的信息素分配到精英蚂蚁走过的路径上,重复步骤三至步骤七,并将获得的关键路径作为第r次迭代结果;
步骤B:将步骤A获得的第r次迭代结果中蚂蚁走过的节点数目与步骤七获得的关键路径中蚂蚁走过的节点数目进行比较,将节点数目多的路径作为当前备选结果;
步骤C:令r=r+1,重复执行步骤A,将第r次迭代结果中蚂蚁走过的节点数目与当前备选结果中蚂蚁走过的节点数目进行比较,并将节点数目多的通路作为更新后的当前备选结果,并记录该结果;
步骤D:判断i的值是否大于2;是则执行步骤E;否则返回执行步骤C;
步骤E:判断相邻三次更新后的当前备选结果是否相同,是则将该更新后的当前备选结果作为最优关键路径,否则返回执行步骤C。
在蚁群优化算法中既要保证其搜索空间足够大,以尽可能大的寻找最优解的解区间,又要保证蚁群间信息的充分交流以较大概率通过信息正反馈机制获得最优解。因而蚁群算法中的参数设置对算法的收敛性、性能和效率均具有很大影响。蚁群算法中有6个重要的参数,分别是:最大迭代次数、重复跳出次数、蚂蚁数目、启发因子、挥发度和信息素量,其中最大迭代次数和重复跳出次数是一对组合参数,需要同时考虑。通过对蚁群算法进行实验调整,确定各个参数的量。实际实验时,每次运行蚁群算法30次,实验对象是中大规模组合电路c1355转换后的邻接矩阵,该邻接矩阵为一个546×546的矩阵,定义问题规模vexnum=546。每运行一次得到一组路径长度lx和运行时间tx,其中x为运行次数。对比在DFS算法(深度优先算法)中得到的最长路径长度l,得到在该参数下蚁群算法的偏差值d、平均运行时间t和效率值p:
其中,效率值p被定义成与平均运行时间t的负2次相关,设置的最佳参数配置为:最大迭代次数NC_Max=10,重复跳出次数NC_Flag=4,启发因子α=1,蚂蚁数目M=vexnum/2,挥发度ρ=0.6,信息素总量Q=vexnum/100,e为即常用指数函数计算中的自然对数,取值为2.7182818245。
具体实施方式六:本实施方式是对具体实施方式五所述的基于蚁群优化算法的小时延缺陷测试关键路径选择方法作进一步限定,本实施方式中,步骤A所述的信息素更新规则为带精英策略的信息素更新规则,表达方式如下:
其中,为t时刻蚂蚁k点i和点j之间路径上的信息素增量,Q为蚂蚁k在完成旅行时,经过路径上释放的信息素总量,Lk为蚂蚁k在这次旅程中所走路径长度。
信息素更新规则是根据问题的目标规定的,因为那决定了算法的正反馈作用的强弱和优化速度的快慢。在关键路径搜索问题中,新增信息素应该分配到长路径上。而需要寻找的关键路径是从输入到输出的最长路径,也就是全局最优解。本实施方式从每次迭代的所有符合输出点要求的蚂蚁中,选择一只结果最好的蚂蚁,作为这一代的精英蚂蚁,这有些类似于遗传算法中的精英策略。所有新增信息素按照如上公式只分配到这只精英蚂蚁所走的路上,同时所有路径上的信息素浓度都按照信息素挥发系数而减少。
具体实施方式七:本实施方式是对具体实施方式五所述的基于蚁群优化算法的小时延缺陷测试关键路径选择方法作进一步限定,本实施方式中,步骤A中,在更新信息素的同时,按信息素挥发系数减少每次迭代的信息素浓度。
本实施方式中所述的信息素挥发系数取值为0.2。

Claims (5)

1.基于蚁群优化算法的小时延缺陷测试关键路径选择方法,其特征在于,它包括以下步骤:
步骤一:读取测试电路的节点在连接信息时的算法、数据存储方法和数据存储格式;
步骤二:将测试电路转换成有向无环拓扑图的形式,并将该有向无环拓扑图存储为邻接矩阵,然后将该邻接矩阵作为目标电路网络;
步骤三:利用蚁群优化算法将所有蚂蚁均放置在目标电路网络的输入节点处;
步骤四:每只蚂蚁独立的根据概率公式选择下一步要到达的节点;
步骤五:分别判断每只蚂蚁在步骤四获得的下一步要到达的节点是否为指定输出节点,是则执行步骤六,否则返回步骤四;
步骤六:将完成路径选择的蚂蚁走过的路径作为待选择的路径;
步骤七:比较所有待选择的路径的节点数量,将节点数目最多的路径作为关键路径;
在步骤七之后还包括以下步骤:令迭代次数k的初始值为1,
步骤A:按照信息素更新规则更新信息素,将更新后的信息素分配到精英蚂蚁走过的路径上,重复步骤三至步骤七,并将获得的关键路径作为第r次迭代结果;
步骤B:将步骤A获得的第r次迭代结果中蚂蚁走过的节点数目与步骤七获得的关键路径中蚂蚁走过的节点数目进行比较,将节点数目多的路径作为当前备选结果;
步骤C:令r=r+1,重复执行步骤A,将第r次迭代结果中蚂蚁走过的节点数目与当前备选结果中蚂蚁走过的节点数目进行比较,并将节点数目多的通路作为更新后的当前备选结果,并记录该结果;
步骤D:判断i的值是否大于2;是则执行步骤E;否则返回执行步骤C;
步骤E:判断相邻三次更新后的当前备选结果是否相同,是则将该更新后的当前备选结果作为最优关键路径,否则返回执行步骤C;
步骤A所述的信息素更新规则为带精英策略的信息素更新规则,表达方式如下:
其中,为t时刻蚂蚁k点i和点j之间路径上的信息素增量,Q为蚂蚁k在完成旅行时,经过路径上释放的信息素总量,Lk表示蚂蚁k在这次旅程中所走路径长度。
2.根据权利要求1所述的基于蚁群优化算法的小时延缺陷测试关键路径选择方法,其特征在于,步骤二所记载的将测试电路转换成有向无环拓扑图的形式的具体方法为:将测试电路在连接信息时的算法转换为有向无环路图的算法,将测试电路在连接信息时的数据存储方法转换为有向无环路图的数据存储方法,将测试电路在连接信息时的数据存储格式转换为有向无环路图的数据存储格式。
3.根据权利要求1所述的基于蚁群优化算法的小时延缺陷测试关键路径选择方法,其特征在于,步骤四所述概率公式为:
P i j k ( t ) = [ τ i j ( t ) ] α Σ u ∈ J k ( i ) [ τ i u ( t ) ] α j ∈ J k ( i ) 0 j ∉ J k ( i )
其中,为t时刻蚂蚁k从点i转移到点j的概率,τij(t)为t时刻点i和点j之间路径上的信息素强度,τiu(t)t时刻点i和所有能够与点i相连的点之间路径上的信息素强度,u为包含所有能够与点i相连的点的集合,Jk为蚂蚁k在i点处能够通向的点的集合,α为信息素强度的重要程度。
4.根据权利要求1所述的基于蚁群优化算法的小时延缺陷测试关键路径选择方法,其特征在于,步骤五中判断下一步要到达的节点是否为指定输出节点的方法为:
对目标电路网络中所有节点进行编号,设定输出节点的编号为A,判断蚂蚁当前所在节点的编号是否为A,是则该节点为输出节点。
5.根据权利要求1所述的基于蚁群优化算法的小时延缺陷测试关键路径选择方法,其特征在于,步骤A中,在更新信息素的同时,按信息素挥发系数减少每次迭代的信息素浓度。
CN201410766047.9A 2014-12-12 2014-12-12 基于蚁群优化算法的小时延缺陷测试关键路径选择方法 Active CN104486222B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201410766047.9A CN104486222B (zh) 2014-12-12 2014-12-12 基于蚁群优化算法的小时延缺陷测试关键路径选择方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410766047.9A CN104486222B (zh) 2014-12-12 2014-12-12 基于蚁群优化算法的小时延缺陷测试关键路径选择方法

Publications (2)

Publication Number Publication Date
CN104486222A CN104486222A (zh) 2015-04-01
CN104486222B true CN104486222B (zh) 2017-06-23

Family

ID=52760728

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410766047.9A Active CN104486222B (zh) 2014-12-12 2014-12-12 基于蚁群优化算法的小时延缺陷测试关键路径选择方法

Country Status (1)

Country Link
CN (1) CN104486222B (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111651946A (zh) * 2020-05-12 2020-09-11 江南大学 一种基于工作负载下层次化识别电路门的方法
CN111930613B (zh) * 2020-07-14 2023-11-28 深圳市紫光同创电子有限公司 待测芯片的测试用例生成方法、装置、电子设备以及介质
CN111708369B (zh) * 2020-07-17 2021-07-23 武汉科技大学 一种变电站巡检机器人路径规划方法
CN113609812B (zh) * 2021-08-03 2024-02-23 湖南大学 基于LightGBM的网表级的线时延预测方法、设备及介质
CN115032997B (zh) * 2022-06-22 2023-04-07 江南大学 一种基于蚁群算法的第四方物流运输路径规划方法

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104331569A (zh) * 2014-11-13 2015-02-04 哈尔滨工业大学 基于关键节点选择和蚁群优化算法的大规模集成电路小时延故障测试通路选择方法

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SG119169A1 (en) * 2003-01-20 2006-02-28 Nanyang Polytechnic Path searching system using multiple groups of cooperating agents and method thereof

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104331569A (zh) * 2014-11-13 2015-02-04 哈尔滨工业大学 基于关键节点选择和蚁群优化算法的大规模集成电路小时延故障测试通路选择方法

Non-Patent Citations (3)

* Cited by examiner, † Cited by third party
Title
Workflow Scheduling in Grids:An Ant Colony Optimization Approach;Wei-Neng CHEN,Jun ZHANG,Yang YU;《2007 IEEE Congress on Evolutionary Computation》;20071231;第3308-3315页 *
小时延测试向量产生与关键通路选择方法研究;魏建龙;《中国优秀硕士学位论文全文数据库 信息科技辑》;20140715;I135-138 *
小时延测试向量分组与向量筛选方法研究;皮霄林;《中国优秀硕士学位论文全文数据库 信息科技辑》;20130615;I135-195 *

Also Published As

Publication number Publication date
CN104486222A (zh) 2015-04-01

Similar Documents

Publication Publication Date Title
CN104486222B (zh) 基于蚁群优化算法的小时延缺陷测试关键路径选择方法
CN107391512B (zh) 知识图谱预测的方法和装置
Hu et al. Deterministic agent-based path optimization by mimicking the spreading of ripples
Lopera et al. A survey of graph neural networks for electronic design automation
George et al. Fuzzy aided ant colony optimization algorithm to solve optimization problem
CN107665172A (zh) 一种基于复杂加权软件网络的软件缺陷预测方法
CN110826244B (zh) 模拟轨道交通影响城市生长的共轭梯度元胞自动机方法
CN111445008A (zh) 一种基于知识蒸馏的神经网络搜索方法及系统
CN103905246A (zh) 基于分组遗传算法的链路预测方法
CN116151324A (zh) 基于图神经网络的rc互连延时预测方法
CN110674326A (zh) 一种基于多项式分布学习的神经网络结构检索方法
CN104331569B (zh) 基于关键节点选择和蚁群优化算法的大规模集成电路小时延故障测试通路选择方法
Mo et al. Network simplification and k-terminal reliability evaluation of sensor-cloud systems
CN111782538A (zh) 一种装备测试性论证分析与仿真评估系统
CN113391938B (zh) 一种基于混合策略的快速序贯故障诊断方法
Lu et al. On advancing physical design using graph neural networks
Xiao et al. A pruning and feedback strategy for locating reliability-critical gates in combinational circuits
Ye et al. Fast and accurate wire timing estimation based on graph learning
CN104267936A (zh) 基于树语义的异步动态下推网络可达性分析方法
Wang et al. Restructure-Tolerant Timing Prediction via Multimodal Fusion
Shi et al. Deepgate2: Functionality-aware circuit representation learning
He et al. Network diffusions via neural mean-field dynamics
US20240037313A1 (en) Statistical graph circuit component probability model for an integrated circuit design
CN109522954A (zh) 异构信息网络链接预测装置
Acharya et al. Branch guided functional test generation at the RTL

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant