CN104427343B - 一种fpd‑link lvds视频传输中dca位信号编码电路及方法 - Google Patents
一种fpd‑link lvds视频传输中dca位信号编码电路及方法 Download PDFInfo
- Publication number
- CN104427343B CN104427343B CN201310405918.XA CN201310405918A CN104427343B CN 104427343 B CN104427343 B CN 104427343B CN 201310405918 A CN201310405918 A CN 201310405918A CN 104427343 B CN104427343 B CN 104427343B
- Authority
- CN
- China
- Prior art keywords
- dca
- signals
- state
- control signal
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Landscapes
- Compression, Expansion, Code Conversion, And Decoders (AREA)
- Compression Or Coding Systems Of Tv Signals (AREA)
Abstract
本发明公开了一种FPD‑LINK LVDS视频传输中DCA位信号编码电路及方法,电路包括计数器、状态检测单元、状态编码及位置寄存器、8b‑10b编码器和控制信号编码及DCA串行输出器;计数器的输出分别与状态检测单元和控制信号编码及DCA串行输出器相连,状态检测单元的输出依次通过状态编码及位置寄存器和8b‑10b编码器后连接控制信号编码及DCA串行输出器。本发明电路利用从外部输入的视频控制信号HS、VS和DE完成状态检测功能,对视频控制信号作状态定位,提供其解码器状态解码信息,生成DCA位串行信号,可处理FPD‑LINK LVDS视频控制信号,对输入视频控制信号的各种状态都能正常进行编码。
Description
技术领域
本发明涉及视频的一种FPD-LINK LVDS 控制信号DCA位信号产生装置,特别是涉及到一种PFD-LINKII视频传输中DCA位信号编码电路及方法。
背景技术
串行有效负载优化了FPD-Link 系列的不同芯片组,同时也优化他们支持的那些应用。常见的串行有效负载的参考解释就像28位串行帧。28位串行帧的组成为:24位数据位、2位嵌入式时钟信息和2位用于链接的串行控制位。因此,对于每24位的数据,实际发送的是28位串行位。
这就是基本链接的效率24/28(86%)。24位数据被修改为平衡的、随机的和加扰的数据。这样做是为了支持链接上的交流耦合,并在传送相对静态的数据时,有助于减少ISI(码间干扰)的影响。这两个时钟位是固定的,一位高(C1)一位低(C0)。两个串行控制位,通常被标注为DCA (A)和DCB (B),给DES提供信息以恢复数据、链接状态和模式。DCA位支持24位RGB芯片组对串行数据流里的视频同步信号的状态进行编码。DCA位对恢复数据起着关键的作用,而DCA编码方式提供接收端解码的规则。
发明内容
本发明的目的在于克服现有技术的不足,提供一种利用从外部输入的视频控制信号HS、VS和DE,很好地完成状态检测功能,有效地对视频控制信号作状态定位,提供其解码器状态解码信息,生成DCA位串行信号的FPD-LINK LVDS视频传输中DCA位信号编码电路及方法。
本发明的目的是通过以下技术方案来实现的:一种FPD-LINK LVDS视频传输中DCA位信号编码电路,它包括计数器、状态检测单元、状态编码及位置寄存器、8b-10b编码器和控制信号编码及DCA串行输出器;其中,计数器用于获得循环计数的计数值,为信号编码提供时间信息;状态检测单元用于对视频控制输入信号进行状态检测,并在计数值周期内记录其相关状态的信息;状态编码及位置寄存器对状态检测单元提供的状态信息进行状态编码和状态切换时的计数位置寄存;8b-10b编码器将信息进行二次编码,将8b数据转化为10b数据;控制信号编码及DCA串行输出器将10b数据按照一定顺序串行输出,形成串行输出的DCA信号;计数器的输出分别与状态检测单元和控制信号编码及DCA串行输出器相连,状态检测单元的输出依次通过状态编码及位置寄存器和8b-10b编码器后连接控制信号编码及DCA串行输出器。
所述的视频控制输入信号包括HS信号、VS信号和DE信号。
一种FPD-LINK LVDS视频传输中DCA位信号编码方法,它包括以下步骤:
S1:对输入控制信号DE、HS和VS进行编码,检测DE、HS和VS信号的上升沿和下降沿;
S2:计数器以一固定值为周期循环计数,分别取得DE、HS和VS的上升沿和下降沿对应的计数器数值寄存;
S3:在固定周期内的不同区间内将DE信号和行场信号的状态码与上升下降沿处的定位信息送至8b_10b编码器转换成10b数据,并把该数据的每一位在固定周期内赋值给DCA位,实现以固定值为周期循环的DE、HS和VS信号编码。
所述的步骤S3中的行场信号包括HS信号和VS信号,其中,HS信号为行信号,VS信号为场信号。
本发明的有益效果是:
1、利用从外部输入的视频控制信号HS、VS和DE,很好地完成状态检测功能,有效地对视频控制信号作状态定位,提供其解码器状态解码信息,生成DCA位串行信号,可处理FPD-LINK LVDS视频控制信号,对输入视频控制信号的各种状态都能正常进行编码;
2、集成一个保护机制,8b-10b器的二次编码设置,使得DCA位更能抑制由传输中带来的误差干扰,所有的编码电路都是基于一个简单的计数器,整个编码过程控制有序。
附图说明
图1为本发明的系统结构示意图;
图2 为本发明的HS信号状态检测及位置图;
图3 为本发明的DE信号状态检测及位置图;
图4 为本发明的VS信号状态检测及位置图;
图5 为本发明HS、VS和DE信号状态编码图;
图6为本发明控制信号编码及DCA位串行输出图。
具体实施方式
下面结合附图和具体实施例进一步说明本发明的技术方案,但本发明所保护的内容不局限于以下所述。
如图1所示,一种FPD-LINK LVDS视频传输中DCA位信号编码电路,它包括计数器、状态检测单元、状态编码及位置寄存器、8b-10b编码器和控制信号编码及DCA串行输出器;其中,计数器用于获得循环计数的计数值周期,如选择周期为130,为信号编码提供时间信息;状态检测单元用于对输入信号进行状态检测,并在计数值周期130内记录其相关状态的信息;状态编码及位置寄存器对状态检测单元提供的状态信息进行状态编码和状态切换时的计数位置寄存;8b-10b编码器将信息进行二次编码,将8b数据转化为10b数据,以提高信息抗干扰能力;控制信号编码及DCA串行输出器将10b数据按照一定顺序串行输出(如选择周期为130时,将10b数据按顺序组成13个10b数据,再按串行输出这130个比特数据),形成串行输出的DCA信号;计数器的输出分别与状态检测单元和控制信号编码及DCA串行输出器相连,状态检测单元的输出依次通过状态编码及位置寄存器和8b-10b编码器后连接控制信号编码及DCA串行输出器。
所述的输入信号包括HS信号、VS信号和DE信号。
一种FPD-LINK LVDS视频传输中DCA位信号编码方法,它包括以下步骤:
S1:对输入控制信号DE、HS和VS进行编码,检测DE、HS和VS信号的上升沿和下降沿;
S2:计数器以一固定值为周期循环计数,如选择周期为130,分别取得DE、HS和VS的上升沿和下降沿对应的计数器数值寄存;
S3:在固定周期内的不同区间内将DE信号和行场信号的状态码与上升下降沿处的定位信息送至8b_10b编码器转换成10b数据,并把该数据的每一位在固定周期内赋值给DCA位,实现以固定值为周期循环的DE、HS和VS信号编码。
步骤S3中的行场信号包括HS信号和VS信号,其中,HS信号为行信号,VS信号为场信号。
如图2和图3所示,HS和DE信号在固定周期130内有6个状态,即先下降后上升、先上升后下降、单个下降沿、单个上升沿、高电平状态和低电平状态,分别对应编码为3比特数据100、101、010、011、001和000,同时由计数器记录出现下降沿和上升沿的位置,由图中HS_LOC1和HS_LOC2来表示HS信号出现沿信息的位置,图中DE_LOC1和DE_LOC2来表示DE信号出现沿信息的位置。
如图4所示,VS信号在固定周期130内只有4个状态,即单个下降沿、单个上升沿、高电平状态和低电平状态,分别对应编码为2比特数10、11、01和00,同时由计数器记录出现下降沿或上升沿的位置,并由图中的VS_LOC1来表示VS信号出现沿信息的位置。
如图5所示,HS和DE分别有3比特状态编码信息,VS有2比特状态编码信息,组成一个8位的寄存器信息state_code,同时HS_LOC1、HS_LOC2、DE_LOC1、DE_LOC2和VS_LOC1也是8位计数器数值,经上这些数据经过8b-10b转换成6个10比特数据。
图6为固定周期130内DCA位串行输出的数据,在固定周期内所获取的信息按一定顺序编码,即state_code、HS_LOC1、HS_LOC2、VS_LOC1、DE_LOC1、DE_LOC2、0、0、0、252、252、252、252。以上数据都是8b-10b编码转换后的10比特数据,总共130位数据,DCA位串行输出即按这130位数据高位依次进行串行输出。
本说明书(包括任何附加权利要求、摘要和附图)中公开的任一特征,除非特别叙述,均可被其他等效或具有类似目的的替代特征加以替换。即,除非特别叙述,每个特征只是一系列等效或类似特征中的一个例子而已。
尽管本发明结合优选实施例方式进行描述,但本领域技术人员应当理解,在不背离本发明的精神和范围的前提下,可以通过使用已知的等同方式对本发明进行改变。前面对优选实施方式的描述应当认为是示例性描述而不是限制本发明的范围,本发明的范围由所附的权利要求书限定。
Claims (3)
1.一种FPD-LINK LVDS视频传输中DCA位信号编码电路,其特征在于:它包括计数器、状态检测单元、状态编码及位置寄存器、8b-10b编码器和控制信号编码及DCA串行输出器;其中,计数器用于获得循环计数的计数值,为信号编码提供时间信息;状态检测单元用于对视频控制输入信号进行状态检测,并在计数值周期内记录其相关状态的信息;状态编码及位置寄存器对状态检测单元提供的状态信息进行状态编码和状态切换时的计数位置寄存;8b-10b编码器将视频控制输入信号进行二次编码,将8b数据转化为10b数据;控制信号编码及DCA串行输出器将10b数据按照一定顺序串行输出,形成串行输出的DCA信号;计数器的输出分别与状态检测单元和控制信号编码及DCA串行输出器相连,状态检测单元的输出依次通过状态编码及位置寄存器和8b-10b编码器后连接控制信号编码及DCA串行输出器。
2.根据权利要求1所述的一种FPD-LINK LVDS视频传输中DCA位信号编码电路,其特征在于:所述的视频控制输入信号包括HS信号、VS信号和DE信号。
3.采用如权利要求1所述的一种FPD-LINK LVDS视频传输中DCA位信号编码电路对DCA位信号进行编码的方法,其特征在于:它包括以下步骤:
S1:对输入控制信号DE、HS和VS进行编码,检测DE、HS和VS信号的上升沿和下降沿;
S2:计数器以一固定值为周期循环计数,分别取得DE、HS和VS的上升沿和下降沿对应的计数器数值寄存;
S3:在固定周期内的不同区间内将DE信号、HS信号和VS信号的状态码与上升下降沿处的定位信息送至8b_10b编码器转换成10b数据,并把该数据的每一位在固定周期内赋值给DCA位,实现以固定值为周期循环的DE、HS和VS信号编码;其中,HS信号为行信号,VS信号为场信号。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201310405918.XA CN104427343B (zh) | 2013-09-09 | 2013-09-09 | 一种fpd‑link lvds视频传输中dca位信号编码电路及方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201310405918.XA CN104427343B (zh) | 2013-09-09 | 2013-09-09 | 一种fpd‑link lvds视频传输中dca位信号编码电路及方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN104427343A CN104427343A (zh) | 2015-03-18 |
CN104427343B true CN104427343B (zh) | 2017-12-05 |
Family
ID=52975101
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201310405918.XA Active CN104427343B (zh) | 2013-09-09 | 2013-09-09 | 一种fpd‑link lvds视频传输中dca位信号编码电路及方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN104427343B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106803903B (zh) * | 2017-03-10 | 2020-09-29 | 成都振芯科技股份有限公司 | 一种fpd-link视频传输中视频控制信号的解码电路 |
CN106921597B (zh) * | 2017-03-10 | 2020-04-10 | 成都振芯科技股份有限公司 | 一种fpd-link低电压差分信号视频传输中的双向控制系统 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1771704A (zh) * | 2004-04-16 | 2006-05-10 | 哉英电子股份有限公司 | 发送电路、接收电路和时钟抽出电路以及数据传送方法和数据传送系统 |
US20120050611A1 (en) * | 2010-08-24 | 2012-03-01 | Thales | System for Transmitting and Receiving Video Digital Signals for Links of the "LVDS" Type |
-
2013
- 2013-09-09 CN CN201310405918.XA patent/CN104427343B/zh active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1771704A (zh) * | 2004-04-16 | 2006-05-10 | 哉英电子股份有限公司 | 发送电路、接收电路和时钟抽出电路以及数据传送方法和数据传送系统 |
US20120050611A1 (en) * | 2010-08-24 | 2012-03-01 | Thales | System for Transmitting and Receiving Video Digital Signals for Links of the "LVDS" Type |
Non-Patent Citations (1)
Title |
---|
DS90UR907Q 5-65MHz 24位彩色平面显示器-链路(FPD-LINK)至FPD-LINK II转换器;texas instruments;《DS90UR907Q-Q1》;20091231(第ZHCSB28F期);全文 * |
Also Published As
Publication number | Publication date |
---|---|
CN104427343A (zh) | 2015-03-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN201230316Y (zh) | 用于发送和接收控制信道的无线发射/接收单元和基站 | |
KR102240544B1 (ko) | 클록 임베디드 벡터 시그널링 코드 | |
TWI490880B (zh) | 資料匯流排反轉裝置、系統及方法 | |
US8898550B2 (en) | Encoding of data for transmission | |
CN104040976B (zh) | 用于丢失实时媒体分组恢复的方法和装置 | |
CN103297186A (zh) | 数据传送设备、数据传送系统和数据传送方法 | |
WO2007145487A3 (en) | Method of encoding/decoding using low density check matrix | |
JP2007028645A5 (zh) | ||
CN105531687B (zh) | 利用转换最小化差分信令(tmds)编码来编码用于经通信接口传输的保护频带数据 | |
CN102651655A (zh) | 一种快速跳频通信的实现方法 | |
CN107005346A (zh) | 码元转变时钟转码的检错常数 | |
JP2018501706A5 (zh) | ||
US8261165B2 (en) | Multi-syndrome error correction circuit | |
CN104427343B (zh) | 一种fpd‑link lvds视频传输中dca位信号编码电路及方法 | |
CN107454959A (zh) | 基数为n的数到物理导线状态码元的转译方法 | |
AU2014227460A1 (en) | Maximal transition hamming codes | |
JP2017513307A5 (zh) | ||
CN101800625A (zh) | 一种解交织方法和装置 | |
CN107347000A (zh) | 一种基于arm的数字喷泉码的编译码实现方法 | |
WO2019237624A1 (zh) | 加扰方法、设备及可读存储介质 | |
CN103731241B (zh) | 提高通信系统频谱效率的编码系统及方法 | |
CN104980749B (zh) | 算术编码的解码装置及方法 | |
CN101442380B (zh) | 基于高速串行接口编码方式的误码率测试方法与装置 | |
CN203406971U (zh) | 一种fpd-link lvds视频传输中dca位信号编码电路 | |
CN106803903A (zh) | 一种fpd‑link视频传输中视频控制信号的解码电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
CB02 | Change of applicant information |
Address after: No. 1 high tech Zone Gaopeng road in Chengdu city of Sichuan Province in 610041 Applicant after: CHENGDU CORPRO TECHNOLOGY CO., LTD. Address before: No. 1 high tech Zone Gaopeng road in Chengdu city of Sichuan Province in 610041 Applicant before: Chengdu ARTEC Electronics Corp. |
|
CB02 | Change of applicant information | ||
GR01 | Patent grant | ||
GR01 | Patent grant |