CN104424898A - 源极驱动器及其像素电压极性决定方法 - Google Patents

源极驱动器及其像素电压极性决定方法 Download PDF

Info

Publication number
CN104424898A
CN104424898A CN201310364712.7A CN201310364712A CN104424898A CN 104424898 A CN104424898 A CN 104424898A CN 201310364712 A CN201310364712 A CN 201310364712A CN 104424898 A CN104424898 A CN 104424898A
Authority
CN
China
Prior art keywords
those
polarity
data
pixel voltage
output terminal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201310364712.7A
Other languages
English (en)
Other versions
CN104424898B (zh
Inventor
洪邦桢
程智修
萧鸿晟
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Novatek Microelectronics Corp
Original Assignee
Novatek Microelectronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Novatek Microelectronics Corp filed Critical Novatek Microelectronics Corp
Priority to CN201310364712.7A priority Critical patent/CN104424898B/zh
Publication of CN104424898A publication Critical patent/CN104424898A/zh
Application granted granted Critical
Publication of CN104424898B publication Critical patent/CN104424898B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

本发明提供一种源极驱动器及其像素电压极性决定方法。源极驱动器,包括一数据暂存单元、多个数据群组及多个极性决定单元。数据暂存单元接收一图像数据信号且提供多个显示数据。数据群组分别包含至少两个数据通道,这些数据通道耦接数据暂存单元以接收对应的显示数据且提供多个像素电压。极性决定单元分别耦接对应不同数据群组的这些数据通道,并且每个极性决定单元依据所耦接的这些数据通道所接收的显示数据及对应的多个先前显示数据决定是否反转所耦接的这些数据通道的部分所提供的这些像素电压的极性。

Description

源极驱动器及其像素电压极性决定方法
技术领域
本发明是有关于一种显示器的驱动装置,且特别是有关于一种源极驱动器及其像素电压极性决定方法。
背景技术
近年来,液晶显示器因具有低功率消耗、无幅射污染及高空间利用的特性,逐渐地成为市场的主流。在显示器的驱动电路中,源极驱动器为一重要元件,其用以转换数字的图像数据信号为像素电压并提供像素电压至与已被开启的像素,由此将像素电压储存于像素电极与共同电极所形成的储存电容中。
由于像素电压会对应待显示的灰阶(即亮度)而改变,而电压准位的改变会通过储存电容的电容耦合效应传导至共同电极,进而影响了共同电极的电压准位(即共同电压),连带的影响了像素的显示效果。并且,随着液晶显示器的尺寸变大,液晶显示面板的尺寸也同步增加,进而待驱动的数据线的数目的增加,导致源极驱动器所提供的像素电压的数目也会增加。依据上述,如何避免共同电压受像素电压变动的影响逐渐变得重点。
此外,为了降低源极驱动器的电力消耗,电荷分享(Charge sharing)技术于是应用在传输像素电压至液晶显示面板。然而,传统电荷分享技术一般应用于利用点反转(dot inversion)驱动方式产生像素电压的源极驱动器,但在显示技术不断进步的情况下,源极驱动器的驱动方式也不断改进,以致于电荷分享技术可能无法减少源极驱动器的电力消耗。因此,对应新的驱动方式,则需要新的电荷分享技术来减少源极驱动器的电力消耗。
发明内容
本发明提供一种源极驱动器及其像素电压极性决定方法,可提高共同电压的稳定度。
本发明的源极驱动器,包括一数据暂存单元、多个数据群组及多个极性决定单元。数据暂存单元接收一图像数据信号且提供多个显示数据。数据群组分别包含至少两个数据通道,这些数据通道耦接数据暂存单元以接收对应的显示数据且提供多个像素电压。极性决定单元分别耦接对应不同数据群组的这些数据通道,并且每个极性决定单元依据所耦接的这些数据通道所接收的显示数据及对应的多个先前显示数据决定是否反转所耦接的这些数据通道的部分所提供的这些像素电压的极性。
在本发明的一实施例中,当每个极性决定单元依据所耦接的这些数据通道所接收的显示数据及对应的多个先前显示数据判断对应的数据群组的这些像素电压的预设充电方向为完全相同时,每个极性决定单元反转所耦接的这些数据通道的部分所提供的这些像素电压的极性。当每个极性决定单元依据所耦接的这些数据通道所接收的显示数据及对应的多个先前显示数据判断对应的数据群组的这些像素电压的预设充电方向非完全相同时,每个极性决定单元不反转所耦接的这些数据通道所提供的这些像素电压的极性。
在本发明的一实施例中,当每个数据群组包含偶数个数据通道时,每个极性决定单元反转所耦接的这些数据通道的一半所提供的这些像素电压的极性。
当每个数据群组包含奇数个数据通道时,每个极性决定单元反转所耦接的这些数据通道的其中n个所提供的这些像素电压的极性,其中n为一正整数且接近上述每个数据群组所包含的这些数据通道的数目的一半。
在本发明的一实施例中,每个数据通道分别接收两个显示数据且分别对应地提供两个像素电压,并且每个数据通道所提供的这些像素电压的极性彼此不同。
在本发明的一实施例中,每个数据通道包括一第一锁存器、一第二锁存器、一第一交换单元、一第三锁存器、一第四锁存器、一第一数模转换器、一第二数模转换器、一第二交换单元、一第一缓冲器、一第二缓冲器、一第一开关及一第二开关。第一锁存器的输入端耦接数据暂存单元以接收对应的显示数据,第一锁存器的输出端耦接对应的极性决定单元以提供每个数据通道所接收的显示数据。第二锁存器的输入端耦接数据暂存单元以接收对应的显示数据,第二锁存器的输出端耦接对应的极性决定单元以提供每个数据通道所接收的显示数据。第一交换单元具有一第一输入端、一第二输入端、一第一输出端及一第二输出端,且接收极性决定单元提供的一极性控制信号,第一输入端耦接第一锁存器的输出端,第二输入端耦接第二锁存器的输出端,第一交换单元依据极性控制信号控制第一输入端及第二输入端分别耦接第一输出端及第二输出端,或是第一输入端及第二输入端分别耦接第二输出端及第一输出端。第三锁存器的输入端耦接第一输出端以接收对应的显示数据,第三锁存器的输出端耦接对应的极性决定单元以提供对应的先前显示数据。第四锁存器的输入端耦接第二输出端以接收对应的显示数据,第四锁存器的输出端耦接对应的极性决定单元以提供对应的先前显示数据。第一数模转换器的输入端耦接第三锁存器的输出端以接收对应的显示数据,并且提供具有一第一极性的像素电压。第二数模转换器的输入端耦接第四锁存器的输出端以接收对应的显示数据,并且提供具有一第二极性的像素电压。第二交换单元具有一第三输入端、一第四输入端、一第三输出端及一第四输出端,且接收极性控制信号,第三输入端耦接第一数模转换器的输出端,第四输入端耦接第二数模转换器的输出端,第二交换单元依据极性控制信号控制第三输入端及第四输入端分别耦接第三输出端及第四输出端,或是第三输入端及第四输入端分别耦接第四输出端及第三输出端。第一缓冲器的输入端耦接第三输出端以缓冲所接收的像素电压。第二缓冲器的输入端耦接第四输出端以缓冲所接收的像素电压。第一开关耦接第一缓冲器且接收一锁存器信号,以受控于锁存器信号输出所接收的像素电压。第二开关耦接第二缓冲器且接收锁存器信号,以受控于锁存器信号输出所接收的像素电压。
在本发明的一实施例中,源极驱动器,还包括多个电荷分享单元。电荷分享单元分别耦接对应不同数据群组的这些数据通道的输出端且耦接对应的极性决定单元,其中在每个极性决定单元依据所耦接的这些数据通道所接收的显示数据及对应的多个先前显示数据判断对应的数据群组的这些像素电压的预设充电方向,以决定是否能使对应的电荷分享单元以执行一电荷分享功能。
在本发明的一实施例中,每个电荷分享单元包括多个电荷分享开关,分别耦接于对应的数据群组的这些数据通道的输出端之间,且受控于对应的极性决定单元而同时导通。
本发明的源极驱动器的像素电压极性决定方法,包括下列步骤。依据一图像数据信号提供多个显示数据。依据这些显示数据提供多个像素电压,其中这些像素电压分别对应多个数据群组,每个数据群组至少对应两个这些像素电压。判断每个像素电压的极性。依据每个数据群组对应的显示数据及对应的多个先前显示数据决定是否反转对应上述每个数据群组的这些像素电压中部分的极性。
在本发明的一实施例中,依据每个数据群组对应的显示数据及对应的多个先前显示数据决定是否反转对应上述每个数据群组的这些像素电压中部分的极性的步骤包括:当每个数据群组对应的显示数据及对应的多个先前显示数据显示对应上述每个数据群组的这些像素电压的预设充电方向为完全相同时,反转对应上述每个数据群组的这些像素电压中部分的极性;以及,当每个数据群组对应的显示数据及对应的多个先前显示数据显示对应上述每个数据群组的这些像素电压的预设充电方向为未完全相同时,不反转对应上述每个数据群组的这些像素电压的极性。
在本发明的一实施例中,源极驱动器的像素电压极性决定方法还包括:当每个数据群组对应偶数个像素电压时,反转的像素电压为上述偶数个像素电压的一半。
在本发明的一实施例中,源极驱动器的像素电压极性决定方法还包括:当每个数据群组对应奇数个像素电压时,反转的像素电压为上述奇数个像素电压的其中n个,其中n为一正整数且接近上述每个数据群组对应的这些像素电压的数目的一半。
在本发明的一实施例中,每一像素电压的极性与相邻的像素电压的极性彼此不同。
在本发明的一实施例中,源极驱动器的像素电压极性决定方法还包括:当每个数据群组的这些像素电压中部分的极性不反转时,执行一电荷分享功能于对应上述每个数据群组的这些像素电压。
基于上述,本发明实施例的源极驱动器及其像素电压极性决定方法,其依据每一数据群组对应的显示数据及对应的多个先前显示数据决定是否反转对应上述每一数据群组的像素电压中部分的极性。由此,可降低像素电压的充电对共同电压的影响。
为让本发明的上述特征和优点能更明显易懂,下文特举实施例,并配合附图作详细说明如下。
附图说明
图1A为依据本发明一实施例的源极驱动器的系统示意图;
图1B依据本发明一实施例的像素电压的波形示意图;
图2A为依据本发明另一实施例的源极驱动器的系统示意图;
图2B为依据本发明另一实施例的像素电压的波形示意图;
图3A为依据本发明再一实施例的源极驱动器的系统示意图;
图3B为依据本发明再一实施例的像素电压的波形示意图;
图3C为依据本发明再一实施例的源极驱动器的电路示意图;
图4为依据本发明一实施例的源极驱动器的像素电压极性决定方法的流程图。
附图标记说明:
100、200、300、400:源极驱动器;
110、210:数据暂存单元;
120_1、120_2、220_1、220_2、320_1、320_2:极性决定单元;
130_1~130_4、230_1~230_4:数据通道;
310_1、310_2、310a:电荷分享单元;
A1~A4:输入端;
ADC1~ADC2:数模转换器;
B1~B4:输出端;
BF1~BF2:缓冲器;
CS1~CS4:分享时间点;
DR11~DR14、DR21~DR28:参考数据;
DR11p~DR14p、DR21p~DR28p:先前参考数据;
DS11~DS14、DS21~DS28:显示数据;
G11、G12、G21、G22:数据群组;
LD:锁存器信号;
LT1~LT4:锁存器;
PC11~PC14、PC21~PC24:极性控制信号;
POL:极性信号;
S110、S120a、S120b、S130、S140a、S140b、S210、S220、S230a、S230b、S240a、S240b、S250、S260、S270a、S270b、S280a、S280b、S310、S320、S330a、S330b、S340a、S340b:曲线;
SDI:图像数据信号;
SW1~SW2:开关;
SWC1~SWC3:电荷分享开关;
SWX1~SWX2:交换单元;
T1~T3:时间;
Vcom:共同电压;
VP11~VP14、VP21~VP28:像素电压;
S410、S420、S430、S440:步骤。
具体实施方式
图1A为依据本发明一实施例的源极驱动器的系统示意图。请参照图1A,在本实施例中,源极驱动器100包括数据暂存单元110、多个极性决定单元(如120_1、120_2)及多个数据通道(如130_1~130_4),其中这些数据通道(如130_1~130_4)分为多个数据群组(如G11、G12)。在本实施例中,每一数据群组(如G11、G12)在此以包含两个数据通道(如130_1~130_4)为例,但在其他实施例中,每一数据群组(如G11、G12)可包含三个数据通道(如130_1~130_4)或更多数据通道,本发明实施例不以此为限。
数据暂存单元110接收一图像数据信号SDI,且将图像数据信号SDI所传送的数据进行整理及排列后提供多个显示数据(如DS11~DS14)。这些数据通道(如130_1~130_4)耦接数据暂存单元110,以接收对应的显示数据(如DS11~DS14),并且接收锁存器信号LD,以依据锁存器信号LD提供对应的像素电压(如VP11~VP14),其中每一像素电压(如VP11~VP14)的极性与相邻的像素电压(如VP11~VP14)的极性可彼此不同,但本发明实施例不以此为限。举例来说,数据通道130_1接收显示数据DS11以提供对应的像素电压VP11,数据通道130_2接收显示数据DS12以提供对应的像素电压VP12,其余则以此类推。
这些极性决定单元(如120_1、120_2)分别耦接对应不同数据群组(如G11、G12)的数据通道(如130_1~130_4)且接收一极性信号POL。举例来说,极性决定单元120_1耦接对应数据群组G11的数据通道130_1及130_2,极性决定单元120_2耦接对应数据群组G12的数据通道130_3及130_4。每一极性决定单元(如120_1、120_2)通过极性控制信号(如PC11~PC14)控制每一数据通道(如130_1~130_4)所提供的像素电压(如VP11~VP14)的极性,并且从所耦接的数据通道(如130_1~130_4)接收对应的参考数据(如DR11~DR14)及先前参考数据(如DR11p~DR14p)。
数据通道130_1所提供的参考数据DR11为对应其所接收的显示数据DS11,并且参考数据DR11可以是部分的显示数据DS11(如高比特部分)或整个显示数据DS11。数据通道130_1所提供的先前参考数据DR11p为对应其先前接收的显示数据DS11,并且先前参考数据DR11p可以是部分的先前显示数据DS11(如高比特部分)或整个先前显示数据DS11。其他参考数据(如DR12~DR14)及先前参考数据(如DR12p~DR14p)可以此类推,但本发明实施例不以此为限。
在本实施例中,这些极性决定单元(如120_1、120_2)会先依据极性信号POL决定每一像素电压(如VP11~VP14)的极性(如正极或负极)。并且,每一极性决定单元(如120_1、120_2)会再依据所接收的参考数据(如DR11~DR14)及先前参考数据(如DR11p~DR14p)决定所耦接的数据通道(如130_1~130_4)所提供的像素电压(如VP11~VP14)的极性是否需要反转,换言之,每一极性决定单元(如120_1、120_2)依据所耦接的数据通道(如130_1~130_4)所接收的显示数据(如DS11~DS14)及对应的多个先前显示数据决定是否反转所耦接的数据通道(如130_1~130_4)的部分所提供的像素电压(如VP11~VP14)的极性。
进一步来说,极性决定单元(如120_1、120_2)可依据每一像素电压(如VP11~VP14)的极性及数据通道(如130_1~130_4)所接收的显示数据(如DS11~DS14)及对应的先前显示数据判断每一像素电压(如VP11~VP14)的预设充电方向。并且,当对应同一数据群组(如G11、G12)的多个数据通道(如130_1~130_4)所提供的像素电压(如VP11~VP14)的预设充电方向为完全相同时,极性决定单元(如120_1、120_2)可将对应同一数据群组(如G11、G12)中多个像素电压(如VP11~VP14)的部分的极性反转,以使对应同一数据群组(如G11、G12)中多个像素电压(如VP11~VP14)的预设充电方向变为未完全相同;反之,则极性决定单元(如120_1、120_2)会维持像素电压(如VP11~VP14)的极性。
换句话说,当每一极性决定单元(如120_1、120_2)依据所耦接的数据通道(如130_1~130_4)所接收的显示数据(如DS11~DS14)及对应的多个先前显示数据判断对应的数据群组(如G11、G12)的所有像素电压(如VP11~VP14)的预设充电方向为完全相同时,每一极性决定单元(如120_1、120_2)反转所耦接的数据通道(如130_1~130_4)的部分所提供的像素电压(如VP11~VP14)的极性;反之,当每一极性决定单元(如120_1、120_2)依据所耦接的数据通道(如130_1~130_4)所接收的显示数据(如DS11~DS14)及对应的多个先前显示数据判断对应的数据群组(如G11、G12)的像素电压(如VP11~VP14)的预设充电方向非完全相同时,每一极性决定单元(如120_1、120_2)不反转所耦接的数据通道(如130_1~130_4)所提供的像素电压(如VP11~VP14)的极性。
图1B依据本发明一实施例的像素电压的波形示意图。请参照图1A及图1B,在本实施例中,是以数据群组G11的数据通道130_1及130_2为例。曲线S110例如为表示数据通道130_1的内部电压变化,曲线S120a及S120b例如为表示数据通道130_2的内部电压变化,曲线S130例如为表示像素电压VP11的电压变化,曲线S140a及S140b例如为表示像素电压VP12的电压变化。其中,数据通道130_1及130_2会依据锁存器信号LD输出像素电压VP11及VP12(以on表示)或不输出像素电压VP11及VP12(以off表示),并且像素电压VP11的极性为正极性(大于共同电压Vcom),像素电压VP12的极性为负极性(小于共同电压Vcom)。
在本实施例中,依据数据通道130_1及130_2所接收的显示数据DS11、DS12及先前所接收的显示数据DS11、DS12,极性决定单元120_1判断像素电压VP11及VP12于时间T1的预设充电方向为完全相同(如曲线S130及S130a于时间T1所示充电方向)。此时,极性决定单元120_1会通过极性控制信号PC22反转像素电压VP12的极性(也即像素电压VP12的极性反转为正极性),以使像素电压VP11及VP12的充电方向为完全不同(如曲线S130及S140b于时间T1所示充电方向)。其中,上述预设充电方向为基于像素电压VP11及VP12反转前的极性来判断。
在本实施例中,在反转像素电压VP12的极性后,像素电压VP11及VP12的预设充电方向一直未完全相同(如曲线S130及S130b于时间T2及T3所示充电方向),以致于像素电压VP12的极性一直设定为正极性。在本发明的一实施例中,极性决定单元120_1可以只控制数据通道130_2所输出的像素电压VP12的极性;但在其他实施例中,极性决定单元120_1可交替控制数据通道130_1所输出的像素电压VP11的极性及数据通道130_2所输出的像素电压VP12的极性,例如第一次的极性反转为反转像素电压VP11的极性,第二次的极性反转为反转像素电压VP12的极性,其余则以此类推。
在本实施例中,每一数据通道(如130_1~130_4)提供一个像素电压(如VP11~VP14),而每一数据群组(如G11、G12)包含两个数据通道(如130_1~130_4),也即每一数据群组(如G11、G12)对应两个像素电压(如VP11~VP14)。并且,极性决定单元(如120_1、120_2)为反转每一数据群组(如G11、G12)对应两个像素电压(如VP11~VP14)的其中之一(即两个像素电压的一半)的极性。但在其他实施例中,每一数据群组(如G11、G12)可能对应三个或更多像素电压(如VP11~VP14)。
当每一数据群组(如G11、G12)对应偶数个(如4个、6个)像素电压(如VP11~VP14)时,极性决定单元(如120_1、120_2)可反转每一数据群组(如G11、G12)对应的像素电压(如VP11~VP14)的一半(如2个、3个)的极性;当每一数据群组(如G11、G12)对应奇数个(如3个、5个)像素电压(如VP11~VP14)时,极性决定单元(如120_1、120_2)可反转每一数据群组(如G11、G12)对应的奇数个像素电压(如VP11~VP14)中接近一半的数目。例如,当每一数据群组(如G11、G12)对应3个像素电压(如VP11~VP14)时,极性决定单元(如120_1、120_2)可反转1个或2个(接近3的一半,即1.5)像素电压(如VP11~VP14);当每一数据群组(如G11、G12)对应5个像素电压(如VP11~VP14)时,极性决定单元(如120_1、120_2)可反转2个或3个(接近5的一半,即2.5)像素电压(如VP11~VP14),其余可依据类推。
此外,当每一数据群组(如G11、G12)对应三个以上的像素电压(如VP11~VP14)时,极性决定单元(如120_1、120_2)可反转部分的像素电压(如VP11~VP14)。例如,当每一数据群组(如G11、G12)对应三个像素电压(如VP11~VP14)时,极性决定单元(如120_1、120_2)可反转1个或2个像素电压(如VP11~VP14);当每一数据群组(如G11、G12)对应四个像素电压(如VP11~VP14)时,极性决定单元(如120_1、120_2)可反转1个、2个或3个像素电压(如VP11~VP14),其余可依据类推。
图2A为依据本发明另一实施例的源极驱动器的系统示意图。请参照图1A及图2A,源极驱动器200相似于源极驱动器100,其中相同或相似元件使用相同或相似标号。在本实施例中,源极驱动器200包括数据暂存单元210、多个极性决定单元(如220_1、220_2)及多个数据通道(如230_1~230_4),其中这些数据通道(如230_1~230_4)分为多个数据群组(如G21、G22)。在本实施例中,每一数据群组(如G21、G22)在此以包含两个数据通道(如230_1~230_4)为例,但在其他实施例中,每一数据群组(如G21、G22)可包含三个数据通道(如230_1~230_4)或更多数据通道,本发明实施例不以此为限。
数据暂存单元210接收图像数据信号SDI且提供多个显示数据(如DS21~DS28)。这些数据通道(如230_1~230_4)耦接数据暂存单元210,以分别接收对应的两个显示数据(如DS21~DS28),并且接收锁存器信号LD,以依据锁存器信号LD分别提供对应的两个像素电压(如VP21~VP28)。其中,每一数据通道(如230_1~230_4)所提供的两个像素电压(如VP21~VP28)的极性彼此不同,但本发明实施例不以此为限。
这些极性决定单元(如220_1、220_2)分别耦接对应不同数据群组(如G21、G22)的数据通道(如230_1~230_4)且接收极性信号POL,并且极性决定单元(如220_1、220_2)通过极性控制信号(如PC21~PC24)控制每一数据通道(如230_1~230_4)所提供的像素电压(如VP21~VP24)的极性,并且从所耦接的数据通道(如230_1~230_4)接收对应的参考数据(如DR21~DR28)及先前参考数据(如DR21p~DR28p)。其中,参考数据DR21可以是部分的显示数据DS21(如高比特部分)或整个显示数据DS21,并且先前参考数据DR21p可以是部分的先前的显示数据DS21(如高比特部分)或整个先前的显示数据DS21。其他参考数据(如DR22~DR28)及先前参考数据(如DR22p~DR28p)可以此类推,但本发明实施例不以此为限。
在本实施例中,这些极性决定单元(如220_1、220_2)会先依据极性信号POL决定每一像素电压(如VP21~VP24)的极性(如正极或负极)。并且,每一极性决定单元(如220_1、220_2)会再依据所接收的参考数据(如DR21~DR24)及先前参考数据(如DR21p~DR24p)决定所耦接的数据通道(如230_1~230_4)所提供的像素电压(如VP21~VP24)的极性是否需要反转。换言之,当每一极性决定单元(如220_1、220_2)依据所耦接的数据通道(如230_1~230_4)所接收的显示数据(如DS21~DS28)及对应的多个先前显示数据判断对应的数据群组(如G21、G22)的所有像素电压(如VP21~VP28)的预设充电方向为完全相同时,每一极性决定单元(如220_1、220_2)反转所耦接的数据通道(如230_1~230_4)的部分所提供的像素电压(如VP21~VP28)的极性;反之,当每一极性决定单元(如220_1、220_2)依据所耦接的数据通道(如230_1~230_4)所接收的显示数据(如DS21~DS28)及对应的多个先前显示数据判断对应的数据群组(如G21、G22)的像素电压(如VP21~VP28)的预设充电方向非完全相同时,每一极性决定单元(如220_1、220_2)不反转所耦接的数据通道(如230_1~230_4)所提供的像素电压(如VP21~VP28)的极性。
图2B为依据本发明另一实施例的像素电压的波形示意图。请参照图1B、图2A及图2B,其中相同或相似元件使用相同或相似标号。在本实施例中,是以数据群组G21的数据通道230_1及230_2为例。曲线S210及S220例如为表示数据通道230_1的内部电压变化,曲线S230a、S230b、S240a、S240b例如为表示数据通道230_2的内部电压变化,曲线例如为表示像素电压VP21的电压变化,曲线S260例如为表示像素电压VP22的电压变化,曲线S270a及S270b例如为表示像素电压VP23的电压变化,曲线S280a及S280b例如为表示像素电压VP24的电压变化。其中,数据通道230_1及230_2会依据锁存器信号LD输出像素电压VP21~VP28(以on表示)或不输出像素电压VP21~VP28(以off表示),并且像素电压VP21及VP23的极性为正极性(大于共同电压Vcom),像素电压VP22及VP24的极性为负极性(小于共同电压Vcom)。
在本实施例中,由于像素电压VP21~VP24于时间T1的预设充电方向为完全相同(如曲线S250、S260、S270a及S280a于时间T1所示充电方向),因此极性决定单元220_1反转像素电压VP23及24的极性(也即像素电压VP23的极性反转为负极性,像素电压VP24的极性反转为正极性),以使像素电压VP21~VP24的充电方向非完全相同(如曲线S250、S260、S270b及S280b于时间T1所示充电方向)。其中,上述预设充电方向为基于像素电压VP21~VP24反转前的极性来判断。
在本实施例中,在反转像素电压VP23及VP24的极性后,像素电压VP21~VP24的预设充电方向一直未完全相同(如曲线S250、S260、S270b及S280b于时间T2及T3所示充电方向),以致于像素电压VP23的极性一直设定为负极性,像素电压VP24的极性一直设定为正极性。但本发明的一实施例中,极性决定单元220_1可以只控制数据通道230_2所输出的像素电压VP23及VP24的极性;但在其他实施例中,极性决定单元220_1可交替控制数据通道230_1所输出的像素电压VP21及VP22的极性及数据通道230_2所输出的像素电压VP23及VP24的极性,也即第一次的极性反转为反转像素电压VP21及VP22的极性,第二次的极性反转为反转像素电压VP23及VP24的极性,其余则以此类推。
在本实施例中,每一数据群组(如G21、G22)包含两个数据通道(如230_1~230_4),并且极性决定单元(如220_1、220_2)为反转每一数据群组(如G21、G22)对应两个数据通道(如230_1~230_4)的其中之一(即两个数据通道的一半)所提供的像素电压(如VP21~VP28)的极性。但在其他实施例中,每一数据群组(如G21、G22)可包含三个或更多数据通道(如230_1~230_4)。
当每一数据群组(如G21、G22)包含偶数个(如4个、6个)数据通道(如230_1~230_4)时,极性决定单元(如220_1、220_2)可反转每一数据群组(如G21、G22)包含的数据通道(如230_1~230_4)的一半(如2个、3个)所提供的像素电压(如VP21~VP28)的极性;当每一数据群组(如G11、G12)包含奇数个(如3个、5个)数据通道(如230_1~230_4)时,极性决定单元(如220_1、220_2)可反转每一数据群组(如G21、G22)包含的数据通道(如230_1~230_4)中接近一半的数目所提供的像素电压(如VP21~VP28)的极性。例如,当每一数据群组(如G21、G22)包含3个数据通道(如230_1~230_4)时,极性决定单元(如220_1、220_2)可反转1个或2个(接近3的一半,即1.5)数据通道(如230_1~230_4)所提供的像素电压(如VP21~VP28)的极性;当每一数据群组(如G21、G22)包含5个数据通道(如230_1~230_4)时,极性决定单元(如120_1、120_2)可反转2个或3个(接近5的一半,即2.5)数据通道(如230_1~230_4)所提供的像素电压(如VP21~VP28)的极性,其余可依据类推。
此外,当每一数据群组(如G21、G22)包含对应三个以上的数据通道(如230_1~230_4)时,极性决定单元(如220_1、220_2)可反转部分的数据通道(如230_1~230_4)所提供的像素电压(如VP21~VP28)。例如,当每一数据群组(如G21、G22)包含三个数据通道(如230_1~230_4)时,极性决定单元(如220_1、220_2)可反转1个或2个数据通道(如230_1~230_4)所提供的像素电压(如VP21~VP28)的极性;当每一数据群组(如G21、G22)包含四个数据通道(如230_1~230_4)时,极性决定单元(如220_1、220_2)可反转1个、2个或3个数据通道(如230_1~230_4)所提供的像素电压(如VP21~VP28)的极性,其余可依据类推。
图3A为依据本发明再一实施例的源极驱动器的系统示意图。请参照图2A及3A,源极驱动器300相似于源极驱动器200,其中相同或相似元件使用相同或相似标号。在本实施例中,源极驱动器300更包括多个电荷分享单元(如310_1、310_2),并且极性决定单元(如320_1、320_2)分别耦接对应的电荷分享单元(如310_1、310_2)。电荷分享单元(如310_1、310_2)分别耦接对应不同数据群组(如G21、G22)的数据通道(如230_1~230_4)的输出端。当每一极性决定单元(如320_1、320_2)不反转所耦接的数据通道(如230_1~230_4)所提供的像素电压(如VP21~VP28)的极性时,代表像素电压(如VP21~VP28)的预设充电方向非完全相同,因此每一极性决定单元(如320_1、320_2)可致能对应的电荷分享单元(如310_1、310_2)以执行一电荷分享功能。
图3B为依据本发明再一实施例的像素电压的波形示意图。请参照图2B、图3A及图3B,其中相同或相似元件使用相同或相似标号。在本实施例中,是以数据群组G21的数据通道230_1及230_2为例。曲线S310例如为表示像素电压VP21的电压变化,曲线S320例如为表示像素电压VP22的电压变化,曲线S330a及S330b例如为表示像素电压VP23的电压变化,曲线S340a及S340b例如为表示像素电压VP24的电压变化。
在本实施例中,由于像素电压VP21~VP24在进行极性反转前且于时间T1的预设充电方向为完全相同(如曲线S310、S320、S330a及S340a于时间T1所示充电方向),因此极性决定单元220_1反转像素电压VP23及24的极性(也即像素电压VP23的极性反转为负极性,像素电压VP24的极性反转为正极性),以使像素电压VP21~VP24的充电方向非完全相同(如曲线S310、S320、S330b及S340b于时间T1所示充电方向)。
接着,在反转像素电压VP23及VP24的极性后,像素电压VP21~VP24的预设充电方向一直未完全相同(如曲线S310、S320、S330b及S340b于时间T2及T3所示充电方向),以致于极性决定单元220_1维持像素电压VP23及VP24的极性。此时,极性决定单元220_1可控制电荷分享单元310_1于时间T2及T3前致能(如分享时间点CS1~CS4所示),以通过电荷分享功能降低像素电压VP21~VP24的充电幅度。在本发明的一实施例中,极性决定单元220_1可像素电压VP21~VP24的预设充电方向为彼此反相时(也即向上充电的像素电压等于向下充电的像素电压)致能电荷分享单元310_1,此可依据本领域通常知识者自行设定,本发明实施例不以此为限。
图3C为依据本发明再一实施例的源极驱动器的电路示意图。请参照图3A及图3B,源极驱动器400相似于源极驱动器300,其中相同或相似元件使用相同或相似标号。在本实施例中,数据通道230_1包括锁存器LT1~LT4、交换单元SWX1~SWX2、数模转换器ADC1~ADC2、缓冲器BF1~BF2及开关SW1~SW2,数据通道230_2的电路结构可参照数据通道230_1,在此则不再赘述。
锁存器LT1的输入端耦接数据暂存单元210以接收对应的显示数据DS21,并且锁存器LT1的输出端耦接对应的极性决定单元320_1以提供对应数据通道230_1所接收的显示数据DS21的参考数据DR21。锁存器LT2的输入端耦接数据暂存单元210以接收对应的显示数据DS22,并且锁存器LT2的输出端耦接对应的极性决定单元320_1以提供对应数据通道230_1所接收的显示数据DS22的参考数据DR22。
交换单元SWX1具有输入端A1~A2、输出端B1~B2,且接收极性决定单元320_1提供的极性控制信号PC21。输入端A1耦接锁存器LT1的输出端,输入端A2耦接锁存器LT2的输出端,输出端B1耦接锁存器LT3的输入端,输出端B2耦接锁存器LT4的输入端。交换单元SWX1依据极性控制信号PC21控制输入端A1及A2分别耦接输出端B1及B2,或是输入端A1及A2分别耦接输出端B2及B1。
锁存器LT3接收对应的显示数据(如DS21、DS22),锁存器LT3的输出端耦接对应的极性决定单元320_1以提供对应先前显示数据的先前参考数据DR21p或DR22p。锁存器LT4接收对应的显示数据(如DS22、DS21),锁存器LT4的输出端耦接对应的极性决定单元320_1以提供对应先前显示数据的先前参考数据DR22p或DR21p。数模转换器ADC1的输入端耦接锁存器LT3的输出端以接收对应的显示数据(如DS21、DS22),并且提供具有正极性(对应第一极性)的像素电压(如VP21、VP22)。数模转换器ADC2的输入端耦接锁存器LT4的输出端以接收对应的显示数据(如DS22、DS21),并且提供具有负极性(对应第二极性)的像素电压(如VP22、VP21)。
交换单元SWX2具有输入端A3~A4、输出端B3~B4,且接收极性决定单元320_1提供的极性控制信号PC21。输入端A3耦接数模转换器ADC1输出端,输入端A4耦接数模转换器ADC2的输出端,输出端B3耦接缓冲器BF1的输入端,输出端B4耦接缓冲器BF4的输入端。交换单元SWX2依据极性控制信号PC21控制输入端A3及A4分别耦接输出端B3及B4,或是输入端A3及A4分别耦接输出端B4及B3。
缓冲器BF1用以缓冲像素电压VP21。缓冲器BF2用以缓冲像素电压VP22。开关SW1耦接缓冲器BF1且接收锁存器信号LD,以受控于锁存器信号LD输出像素电压VP21。开关SW2耦接缓冲器BF2且接收锁存器信号LD,以受控于锁存器信号LD输出像素电压VP22。
电荷分享单元310a包括多个电荷分享开关SWC1~SWC3,分别耦接于数据通道230_1~230_2(对应同一数据群组G21)的输出端之间,且受控于对应的极性决定单元320_1而同时导通或不导通。
图4为依据本发明一实施例的源极驱动器的像素电压极性决定方法的流程图。请参照图4,在本实施例中,源极驱动器的像素电压极性决定方法包括下列步骤。依据图像数据信号提供多个显示数据(步骤S410)。依据这些显示数据提供多个像素电压,其中这些像素电压分别对应多个数据群组,每一数据群组至少对应两个像素电压(步骤S420)。判断每一像素电压的极性(步骤S430)。依据每一数据群组对应的显示数据及对应的多个先前显示数据决定是否反转对应上述每一数据群组的像素电压中部分的极性(步骤S440)。其中,上述步骤S410、S420、S430及S440的顺序为用以说明,本发明实施例不以此为限。并且,上述步骤S410、S420、S430及S440的细节可参照图1A、图1B、图2A、图2B、图3A、图3B及图3C的实施例所述,在此则不再赘述。
综上所述,本发明实施例的源极驱动器及其像素电压极性决定方法,其依据每一数据群组对应的显示数据及对应的多个先前显示数据决定是否反转对应上述每一数据群组的像素电压中部分的极性。由此,可降低像素电压的充电对共同电压的影响。并且,在不反转对应上述每一数据群组的像素电压的极性时,可执行电荷分享功能于上述每一数据群组所有的像素电压,以降低像素电压充电的幅度。
最后应说明的是:以上各实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述各实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的范围。

Claims (15)

1.一种源极驱动器,其特征在于,包括:
一数据暂存单元,接收一图像数据信号且提供多个显示数据;
多个数据群组,分别包含至少两个数据通道,该些数据通道耦接该数据暂存单元以接收对应的显示数据且提供多个像素电压;以及
多个极性决定单元,分别耦接对应不同数据群组的该些数据通道,并且每一该些极性决定单元依据所耦接的该些数据通道所接收的显示数据及对应的多个先前显示数据决定是否反转所耦接的该些数据通道的部分所提供的该些像素电压的极性。
2.根据权利要求1所述的源极驱动器,其特征在于,当每一该些极性决定单元依据所耦接的该些数据通道所接收的显示数据及对应的多个先前显示数据判断对应的数据群组的该些像素电压的预设充电方向为完全相同时,每一该些极性决定单元反转所耦接的该些数据通道的部分所提供的该些像素电压的极性,当每一该些极性决定单元依据所耦接的该些数据通道所接收的显示数据及对应的多个先前显示数据判断对应的数据群组的该些像素电压的预设充电方向非完全相同时,每一该些极性决定单元不反转所耦接的该些数据通道所提供的该些像素电压的极性。
3.根据权利要求1所述的源极驱动器,其特征在于,当每一该些数据群组包含偶数个数据通道时,每一该些极性决定单元反转所耦接的该些数据通道的一半所提供的该些像素电压的极性。
4.根据权利要求1所述的源极驱动器,其特征在于,当每一该些数据群组包含奇数个数据通道时,每一该些极性决定单元反转所耦接的该些数据通道的其中n个所提供的该些像素电压的极性,其中n为一正整数且接近上述每一该些数据群组所包含的该些数据通道的数目的一半。
5.根据权利要求1所述的源极驱动器,其特征在于,每一该些数据通道分别接收两个显示数据且分别对应地提供两个像素电压。
6.根据权利要求5所述的源极驱动器,其特征在于,每一该些数据通道所提供的该些像素电压的极性彼此不同。
7.根据权利要求5所述的源极驱动器,其特征在于,每一该些数据通道包括:
一第一锁存器,该第一锁存器的输入端耦接该数据暂存单元以接收对应的显示数据,该第一锁存器的输出端耦接对应的极性决定单元以提供每一该些数据通道所接收的显示数据;
一第二锁存器,该第二锁存器的输入端耦接该数据暂存单元以接收对应的显示数据,该第二锁存器的输出端耦接对应的极性决定单元以提供每一该些数据通道所接收的显示数据;
一第一交换单元,具有一第一输入端、一第二输入端、一第一输出端及一第二输出端,且接收该极性决定单元提供的一极性控制信号,该第一输入端耦接该第一锁存器的输出端,该第二输入端耦接该第二锁存器的输出端,该第一交换单元依据该极性控制信号控制该第一输入端及该第二输入端分别耦接该第一输出端及该第二输出端,或是该第一输入端及该第二输入端分别耦接该第二输出端及该第一输出端;
一第三锁存器,该第三锁存器的输入端耦接该第一输出端以接收对应的显示数据,该第三锁存器的输出端耦接对应的极性决定单元以提供对应的该先前显示数据;
一第四锁存器,该第四锁存器的输入端耦接该第二输出端以接收对应的显示数据,该第四锁存器的输出端耦接对应的极性决定单元以提供对应的该先前显示数据;
一第一数模转换器,该第一数模转换器的输入端耦接该第三锁存器的输出端以接收对应的显示数据,并且提供具有一第一极性的该像素电压;
一第二数模转换器,该第二数模转换器的输入端耦接该第四锁存器的输出端以接收对应的显示数据,并且提供具有一第二极性的该像素电压;
一第二交换单元,具有一第三输入端、一第四输入端、一第三输出端及一第四输出端,且接收该极性控制信号,该第三输入端耦接该第一数模转换器的输出端,该第四输入端耦接该第二数模转换器的输出端,该第二交换单元依据该极性控制信号控制该第三输入端及该第四输入端分别耦接该第三输出端及该第四输出端,或是该第三输入端及该第四输入端分别耦接该第四输出端及该第三输出端;
一第一缓冲器,该第一缓冲器的输入端耦接该第三输出端以缓冲所接收的该像素电压;
一第二缓冲器,该第二缓冲器的输入端耦接该第四输出端以缓冲所接收的该像素电压;
一第一开关,耦接该第一缓冲器且接收一锁存器信号,以受控于该锁存器信号输出所接收的该像素电压;以及
一第二开关,耦接该第二缓冲器且接收该锁存器信号,以受控于该锁存器信号输出所接收的该像素电压。
8.根据权利要求1所述的源极驱动器,其特征在于,还包括:
多个电荷分享单元,分别耦接对应不同数据群组的该些数据通道的输出端且耦接对应的极性决定单元,其中在每一该些极性决定单元依据所耦接的该些数据通道所接收的显示数据及对应的多个先前显示数据判断对应的数据群组的该些像素电压的预设充电方向,以决定是否能使对应的电荷分享单元以执行一电荷分享功能。
9.根据权利要求8所述的源极驱动器,其特征在于,每一该些电荷分享单元包括多个电荷分享开关,分别耦接于对应的数据群组的该些数据通道的输出端之间,且受控于对应的极性决定单元而同时导通。
10.一种源极驱动器的像素电压极性决定方法,其特征在于,包括:
依据一图像数据信号提供多个显示数据;
依据该些显示数据提供多个像素电压,其中该些像素电压分别对应多个数据群组,每一该些数据群组至少对应两个该些像素电压;
判断每一该些像素电压的极性;以及
依据每一该些数据群组对应的显示数据及对应的多个先前显示数据决定是否反转对应上述每一该些数据群组的该些像素电压中部分的极性。
11.根据权利要求10所述的源极驱动器的像素电压极性决定方法,其特征在于,依据每一该些数据群组对应的显示数据及对应的多个先前显示数据决定是否反转对应上述每一该些数据群组的像素电压中部分的极性的步骤包括:
当每一该些数据群组对应的显示数据及对应的多个先前显示数据显示对应上述每一该些数据群组的该些像素电压的预设充电方向为完全相同时,反转对应上述每一该些数据群组的该些像素电压中部分的极性;以及
当每一该些数据群组对应的显示数据及对应的多个先前显示数据显示对应上述每一该些数据群组的该些像素电压的预设充电方向为未完全相同时,不反转对应上述每一该些数据群组的该些像素电压的极性。
12.根据权利要求10所述的源极驱动器的像素电压极性决定方法,其特征在于,还包括:
当每一该些数据群组对应偶数个像素电压时,反转的像素电压为上述偶数个像素电压的一半。
13.根据权利要求10所述的源极驱动器的像素电压极性决定方法,其特征在于,还包括:
当每一该些数据群组对应奇数个像素电压时,反转的像素电压为上述奇数个像素电压的其中n个,其中n为一正整数且接近上述每一该些数据群组对应的该些像素电压的数目的一半。
14.根据权利要求10所述的源极驱动器的像素电压极性决定方法,其特征在于,每一该像素电压的极性与相邻的像素电压的极性彼此不同。
15.根据权利要求10所述的源极驱动器的像素电压极性决定方法,其特征在于,还包括:
当每一该些数据群组的该些像素电压中部分的极性不反转时,执行一电荷分享功能于对应上述每一该些数据群组的该些像素电压。
CN201310364712.7A 2013-08-20 2013-08-20 源极驱动器及其像素电压极性决定方法 Active CN104424898B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201310364712.7A CN104424898B (zh) 2013-08-20 2013-08-20 源极驱动器及其像素电压极性决定方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201310364712.7A CN104424898B (zh) 2013-08-20 2013-08-20 源极驱动器及其像素电压极性决定方法

Publications (2)

Publication Number Publication Date
CN104424898A true CN104424898A (zh) 2015-03-18
CN104424898B CN104424898B (zh) 2017-04-12

Family

ID=52973715

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310364712.7A Active CN104424898B (zh) 2013-08-20 2013-08-20 源极驱动器及其像素电压极性决定方法

Country Status (1)

Country Link
CN (1) CN104424898B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104867474A (zh) * 2015-06-19 2015-08-26 合肥鑫晟光电科技有限公司 用于tft-lcd的源极驱动器、驱动电路及驱动方法
CN106057159A (zh) * 2016-08-05 2016-10-26 武汉华星光电技术有限公司 液晶显示装置、移动终端及驱动液晶显示装置的方法
WO2017166412A1 (zh) * 2016-03-30 2017-10-05 深圳市华星光电技术有限公司 数据驱动器及具有该数据驱动器的液晶显示器

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101135787A (zh) * 2006-08-31 2008-03-05 联詠科技股份有限公司 可通过电荷分享来降低能量消耗的液晶显示装置
US20110285759A1 (en) * 2009-03-18 2011-11-24 Tamotsu Sakai Liquid crystal display device and method for driving same
CN102915690A (zh) * 2011-08-04 2013-02-06 联咏科技股份有限公司 电荷回收装置与相关的面板驱动装置及驱动方法
CN103218978A (zh) * 2012-01-18 2013-07-24 联咏科技股份有限公司 显示驱动装置及显示面板的驱动方法
WO2013118651A1 (ja) * 2012-02-10 2013-08-15 シャープ株式会社 表示装置およびその駆動方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101135787A (zh) * 2006-08-31 2008-03-05 联詠科技股份有限公司 可通过电荷分享来降低能量消耗的液晶显示装置
US20110285759A1 (en) * 2009-03-18 2011-11-24 Tamotsu Sakai Liquid crystal display device and method for driving same
CN102915690A (zh) * 2011-08-04 2013-02-06 联咏科技股份有限公司 电荷回收装置与相关的面板驱动装置及驱动方法
CN103218978A (zh) * 2012-01-18 2013-07-24 联咏科技股份有限公司 显示驱动装置及显示面板的驱动方法
WO2013118651A1 (ja) * 2012-02-10 2013-08-15 シャープ株式会社 表示装置およびその駆動方法

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104867474A (zh) * 2015-06-19 2015-08-26 合肥鑫晟光电科技有限公司 用于tft-lcd的源极驱动器、驱动电路及驱动方法
CN104867474B (zh) * 2015-06-19 2017-11-21 合肥鑫晟光电科技有限公司 用于tft‑lcd的源极驱动器、驱动电路及驱动方法
US9953559B2 (en) 2015-06-19 2018-04-24 Boe Technology Group Co., Ltd. Source driver, driving circuit and driving method for TFT-LCD
WO2017166412A1 (zh) * 2016-03-30 2017-10-05 深圳市华星光电技术有限公司 数据驱动器及具有该数据驱动器的液晶显示器
US10269315B2 (en) 2016-03-30 2019-04-23 Shenzhen China Star Optoelectronics Technology Co., Ltd. Data driver and liquid crystal display having the same
CN106057159A (zh) * 2016-08-05 2016-10-26 武汉华星光电技术有限公司 液晶显示装置、移动终端及驱动液晶显示装置的方法

Also Published As

Publication number Publication date
CN104424898B (zh) 2017-04-12

Similar Documents

Publication Publication Date Title
CN100363973C (zh) 一种用于lcd显示的显示装置及其驱动方法
CN105118470B (zh) 一种栅极驱动电路及栅极驱动方法、阵列基板和显示面板
CN101587700B (zh) 液晶显示器及驱动液晶显示器的方法
CN101329843B (zh) 液晶显示装置及其驱动方法
CN102201209A (zh) 显示装置及其驱动方法
CN104715729B (zh) 源极驱动电路
CN103424907B (zh) 液晶显示器、像素的驱动电路及装置、控制方法及装置
KR102054409B1 (ko) 소스 구동 회로 및 액정 디스플레이 패널
CN101739972A (zh) 液晶显示装置及其驱动方法和驱动电路
CN102778798A (zh) 液晶显示面板以及显示驱动方法
TWI532031B (zh) 源極驅動器及其畫素電壓極性決定方法
CN103454823A (zh) 一种阵列基板及液晶显示面板
CN104575421A (zh) 一种液晶显示面板的源极驱动电路及液晶显示器
CN104424898A (zh) 源极驱动器及其像素电压极性决定方法
CN100378794C (zh) 数字模拟转换单元及应用该单元的驱动装置与面板显示装置
CN103632644A (zh) 显示面板
CN102779492A (zh) 一种液晶显示的驱动方法及驱动装置
CN103578432B (zh) 电源选择器、源极驱动器及其运作方法
CN104766588A (zh) 一种显示面板的驱动方法、显示装置
CN102646400A (zh) 一种显示器驱动电路、驱动方法及液晶显示装置
CN103325346A (zh) 驱动控制方法及相关源极驱动器
CN113990265B (zh) 驱动方法及其驱动电路
CN101814265B (zh) 用于液晶显示面板的驱动电路
CN101661714B (zh) 液晶显示装置及其驱动方法
CN103544913B (zh) 驱动电压生成器及其数模转换器

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant