CN104362176A - 高开关比的自对准双栅小带隙半导体晶体管及制备方法 - Google Patents

高开关比的自对准双栅小带隙半导体晶体管及制备方法 Download PDF

Info

Publication number
CN104362176A
CN104362176A CN201410522966.1A CN201410522966A CN104362176A CN 104362176 A CN104362176 A CN 104362176A CN 201410522966 A CN201410522966 A CN 201410522966A CN 104362176 A CN104362176 A CN 104362176A
Authority
CN
China
Prior art keywords
electrode
spatia zonularis
layer
semiconductor
grid
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201410522966.1A
Other languages
English (en)
Other versions
CN104362176B (zh
Inventor
邱晨光
张志勇
彭练矛
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Peking University
Original Assignee
Peking University
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Peking University filed Critical Peking University
Priority to CN201410522966.1A priority Critical patent/CN104362176B/zh
Publication of CN104362176A publication Critical patent/CN104362176A/zh
Application granted granted Critical
Publication of CN104362176B publication Critical patent/CN104362176B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78645Thin film transistors, i.e. transistors with a channel being at least partly a thin film with multiple gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66484Unipolar field-effect transistors with an insulated gate, i.e. MISFET with multiple gate, at least one gate being an insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66742Thin film unipolar transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7831Field effect transistors with field effect produced by an insulated gate with multiple gate structure

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Thin Film Transistor (AREA)

Abstract

本发明公开了一种高开关比的自对准双栅小带隙半导体晶体管及制备方法。该结构利用将漏端偏压反馈到辅栅,从而在漏端附近形成一个被钳位的方形势垒,使得大偏压下工作时能很好的抑制漏端少子反向隧穿,故能在保持无掺杂小带隙半导体顶栅器件高性能的同时增大开关比,并显著抑制双极性。同时,本发明结合两步自对准工艺可将器件尺寸缩减,适合超大规模集成。

Description

高开关比的自对准双栅小带隙半导体晶体管及制备方法
技术领域
本发明属于以小带隙半导体为主体半导体材料的CMOS(ComplementaryMetal Oxide Semiconductor)集成电路以及显示驱动电路中场效应晶体管逻辑器件领域,具体涉及一种具有高开关比的自对准双栅无掺杂小带隙半导体晶体管结构及其制备方法。
背景技术
小带隙半导体材料具有超高的迁移率使其在高速集成电路领域内有很大的潜力,特别是锑化铟、砷化铟等二元化合物半导体广泛应用在高速射频电路,以及碳纳米管,石墨烯纳米带等新型纳米材料的自身柔性且高透光性的特点使其在柔性电子学以及显示驱动电路方面有着独特的优势。由于小带隙半导体材料的器件通常具有较小的开关比,并且对于常规的无掺杂(No-doping)顶栅小带隙半导体器件,在外加大偏压工作时,由于漏端存在一个较低且极薄的肖特基势垒,使得从漏端发出的少子反向隧穿电流大大增加,所以使得器件大偏压下的关态电流增加,并且双极性非常明显。这些影响造成小带隙半导体集成电路的静态功耗较大,并且容易发生逻辑错误。如何提高小带隙半导体晶体管的开关比,以及如何有效抑制小带隙半导体器件双极性成为小带隙半导体集成电路和显示驱动电路发展的瓶颈问题。
现有的无掺杂小带隙半导体晶体管如图1(a)所示,包括:绝缘衬底(101)、小带隙半导体块体或薄膜(102)、源电极(107)、漏电极(108)、栅介质层(103)、顶栅电极(104)、顶部绝缘层(105)及侧墙(106),其中顶栅电极(104)位于栅介质层(103)之上,顶部绝缘层(105)位于顶栅电极(104)之上,侧墙(106)位于顶栅电极(104)、顶部绝缘层(105)的两侧,形成保护结构。其工作原理是通过源漏电极对小带隙半导体材料的单极性无势垒接触,实现小带隙半导体薄膜的无掺杂MOS工作,然而该器件在关态时,漏端的少子隧穿非常严重。对于一般商用显示驱动电路,要求薄膜晶体管的开关比大于1e6,所以在保持高性能的同时,如何提高小带隙半导体薄膜器件开关比和抑制双极性成为无掺杂小带隙半导体器件集成电路实现商用化的关键。
发明内容
本发明的目的在于提供一种具有高开关比的自对准双栅无掺杂小带隙半导体晶体管及其制备方法。该结构利用将漏端偏压反馈到辅栅,从而在漏端附近形成一个被钳位的方形势垒,使得大偏压下工作时能很好的抑制漏端少子反向隧穿,故能在保持小带隙半导体顶栅器件高性能的同时增大开关比,并显著抑制双极性。同时,本发明结合两步自对准工艺可将器件尺寸缩减,适合超大规模集成。
本发明的技术方案如下:
一种具有高开关比的自对准双栅小带隙半导体晶体管,包括:绝缘衬底、小带隙半导体层、栅介质层、主栅(控制栅)结构、源电极、漏-辅栅复合电极;所述小带隙半导体层位于绝缘衬底之上;所述栅介质层位于小带隙半导体层之上;所述主栅结构位于栅介质层之上且位于源电极和漏-辅栅复合电极之间,所述主栅结构包括主栅电极、顶部绝缘层和侧墙,顶部绝缘层位于主栅电极正上方,侧墙位于主栅电极和顶部绝缘层的两侧(侧墙实现了主栅电极分别与源电极和与漏-辅栅复合电极的隔离,侧墙是实现自对准工艺的关键);所述源电极和漏-辅栅复合电极分别位于半导体型小带隙半导体薄膜两端之上,在源电极与小带隙半导体层之间以及漏-辅栅复合电极与小带隙半导体层之间分别具有浸润界面层,所述的漏-辅栅复合电极中的辅栅电极位于侧墙外且位于栅介质层之上,所述辅栅电极与漏电极在物理上和电学上均相连接。辅栅电极与漏电极始终保持等电位,使得漏端被固定一个矩形势垒,从而抑制关态时的反向隧穿,提高器件开关比。
所述的绝缘衬底的材料包括氧化硅,石英,玻璃,氧化铝等硬质绝缘材料,以及PET(聚对苯二甲酸乙二醇酯),PEN(聚萘二甲酸乙二醇酯),聚酰亚胺等耐高温柔性绝缘材料。
所述的小带隙半导体层的典型带隙小于1eV,包括半导体型碳纳米管(CarbonNanotubes)薄膜,石墨烯纳米带(GrapheneRibbon),二硫化钼(MoS2),二硫化钨(WS2),黑磷(P)等新型纳米材料;以及锗(Ge),砷化铟(InAs),锑化铟(InSb),硫化铅(PbS),硒化铅(PbSe),碲化铅(PbTe)等常规半导体材料,以及彼此任两者组合的复合层。
所述的栅介质层的材料可为氧化硅,氧化铪,氧化锆,氧化钇,氧化钽,氧化镧或氧化镧铝,氮化硅等硬质材料,或者环氧树脂,PMMA(聚甲基丙烯酸甲酯)等有机高分子绝缘层。所述的栅介质层的厚度范围为2~100nm。
所述的主栅电极的材料是Pd,Pt,Ti,Cu,Au,Al,W等各种金属,导电金属硅化物,掺杂多晶硅等导电材料,以及上述导电材料的叠层结构。结合具体工艺应该使PMOS的主栅处于空穴增强型模式,使NMOS的主栅处于电子增强型模式。所述的主栅电极的厚度范围为20~100nm。
所述的源电极和漏-辅栅复合电极的材料分别可以是Pd,Pt,Ti,Cu,Au,Al,W等各种金属,导电金属硅化物,掺杂多晶硅等导电材料,以及上述导电材料的叠层结构。从原理上讲,对于PMOS,应选择高功函数金属(功函数大于5eV)使得源漏接触对空穴无势垒,同时使得辅栅处于空穴耗尽型工作模式,典型金属为铂,钯;对于NMOS,应选择低功函数金属(功函数小于4.3eV)使得源漏接触对电子无势垒,同时使得辅栅处于电子耗尽型工作模式,典型金属为钪,钇,铝。所述的源电极和漏-辅栅复合电极的厚度范围为20~100nm。
上述双栅小带隙半导体晶体管的制备方法,包括如下步骤:
1)在绝缘衬底上转移或者生长小带隙半导体层(可以是块体或二维薄膜);
2)用光刻和等离子体刻蚀工艺,将整片的小带隙半导体层图形化成彼此隔绝的沟道区;
3)在小带隙半导体层上沉积栅介质层;
4)在栅介质层上依次沉积主栅电极金属层和绝缘氧化硅层,并用光刻和刻蚀工艺形成器件的主栅(控制栅)电极;
5)采用侧墙工艺在主栅电极两侧形成侧墙保护结构;
6)以主栅结构作为半自对准掩膜,结合光刻和刻蚀工艺形成器件的栅介质图形;
7)以主栅结构作为自对准掩膜,沉积源电极、漏-辅栅复合电极的界面层和电极金属层,用光刻和刻蚀的工艺一步形成器件的源电极、漏-辅栅复合电极。
上述制备方法中,所述步骤1)中的转移小带隙半导体层的方法选自下列方法之一:干法转移,涂布,纳米喷墨印刷,旋涂。
上述制备方法中,所述步骤3)中沉积栅绝缘介质层的方法选自下列方法之一:原子层沉积,溅射并退火,溅射并热氧化,溶胶-凝胶法,旋涂并高温固化。
上述制备方法中,所述步骤4)中沉积主栅电极金属层和步骤7)中沉积源电极、漏-辅栅复合电极的电极金属层的方法选自下列方法之一:电子束热蒸镀,溅射。
本发明的优点和有益效果:
(1)辅栅电极的存在能极大的抑制漏端少子反向隧穿,减小了关态泄漏电流,提高了开关比,并且显著地抑制了双极性,同时能较好的保持无掺杂小带隙半导体顶栅器件的高性能。如图3b所示,以单壁碳纳米管材料为小带隙半导体层的实施例,在同一根碳纳米管上制备具有相同沟道长度的常规结构和本改进结构的PMOS器件,在漏偏压为-0.8V时,测量得到的改进结构的电流(403)的关态值比常规结构(404)的减少了两个量级,并且完全抑制了双极性。(2)结合两步自对准工艺,使得器件的尺寸缩减到硅基22nm技术节点,适合超大规模集成。(3)本发明在改进性能的同时没有增加工艺复杂度,能很好的保持无掺杂小带隙半导体集成电路较低的工艺成本。
附图说明
图1(a)是现有的无掺杂小带隙半导体顶栅自对准场效应晶体管的剖面图;图1(b)是现有的无掺杂小带隙半导体顶栅自对准场效应晶体管在电学行为上的原理符号图。
图2(a)是本发明的具有高开关比的自对准双栅无掺杂小带隙半导体晶体管的剖面图;图2(b)是本发明的自对准双栅无掺杂小带隙半导体晶体管在电学行为上的原理符号图。
图3(a)是本发明的具有高开关比的自对准双栅无掺杂小带隙半导体晶体管(实线,401)和现有的顶栅自对准场效应晶体管(虚线,402)在关态的能带图;图3(b)是本发明的具有高开关比的自对准双栅无掺杂小带隙半导体晶体管(实线,403)和现有的顶栅自对准场效应晶体管(虚线,404)的实测转移特性曲线,采用单根半导体碳管作为小带隙半导体的实施例,两个器件沟道长度均为500nm,其中本发明结构的主栅长与辅栅长均为200nm,漏端偏压均为-0.8V。
图4至图9是制备图2所示的晶体管的工艺剖面图,其中:
图4显示在绝缘衬底上转移或者生长小带隙半导体薄膜;
图5显示将整片的小带隙半导体薄膜刻蚀成彼此隔绝的沟道区;
图6显示在小带隙半导体薄膜上沉积栅介质层;
图7显示沉积并图形化栅金属电极和顶部绝缘层;
图8显示沉积和图形化主栅的侧墙;
图9显示半自对准图形化栅介质层;
图10显示自对准一步图形化形成源电极,漏-辅栅复合电极。
具体实施方式
下面以半导体型碳纳米管薄膜为小带隙半导体的代表,通过一个关于碳纳米管薄膜的PMOS的具体实例来说明本发明的内容,实例只作为参考,本发明保护范围以权利要求书界定的范围为准。
本发明具有高开关比的自对准双栅碳纳米管薄膜晶体管,如图2(a)所示,包括:绝缘衬底(201)、半导体型碳纳米管薄膜(202)、栅介质层(203),主栅结构(主栅电极(204),主栅电极顶部绝缘层(205),和侧墙(206))、源电极(208)、漏-辅栅电极复合结构(209),半导体型碳纳米管薄膜(202)分别与源电极(208)和漏-辅栅电极复合结构(209)之间夹着浸润界面层(207)。主栅实现对晶体管正常的开关功能;辅栅电极对漏端少子反向隧穿有抑制作用。
绝缘衬底(201)的材料可以是氧化硅,石英,玻璃,氧化铝等硬质绝缘材料,以及PET,PEN,聚酰亚胺等耐高温柔性绝缘材料,本实施例中以石英基底作为衬底。
半导体型碳纳米管薄膜(202)为具有90%~99.99%半导体比例的碳纳米管薄膜,可以是石英上生长的碳纳米管阵列和碳纳米管Network薄膜,碳管自组装薄膜,以及彼此任两者组合的复合层,本实施例中为碳纳米管Network薄膜。
栅介质层(203)材料可为氧化硅,氧化铪,氧化锆,氧化钇,氧化钽,氧化镧或氧化镧铝,氮化硅等硬质材料,或者环氧树脂,PMMA等有机高分子绝缘层,厚度范围为2~100nm,本实施例中采用厚度为5nm的氧化铪。
源电极(208)和漏-辅栅复合结构的电极(209)可以Pd,Pt,Ti,Cu,Al,W等各种金属,导电金属硅化物,掺杂多晶硅等导电材料,以及上述导电材料的叠层结构,或者采用高密度碳纳米管导电膜(透明电极),厚度范围为20~100nm。本实施例中采用厚度为30/2nm的铂/钯复合层作为PMOS的源电极和漏-辅栅复合电极,其中2nm钯层做为CNT与铂层之间的浸润界面层(207),30nm的高功函数铂层调节PMOS辅栅为耗尽型工作模式。30/2nm的铂/钯复合层能同时满足PMOS无势垒源漏接触和辅栅耗尽模式的需要。
主栅电极(204)的材料可以Pd,Pt,Ti,Cu,Al,W等各种金属,导电金属硅化物,掺杂多晶硅等导电材料,以及上述导电材料的叠层结构,或者采用高密度碳纳米管导电膜(透明电极),厚度范围为20~100nm。从原理上讲,应该结合具体的工艺,选择合适功函数的金属使得主栅处于增强型工作模式,本实施例中主栅电极选择厚度为30nm的Pd。
上述双栅场效应晶体管在电学行为上的原理如图2(b)所示,相应的关态能带图如图3(a)所示,辅栅(反馈栅)电极与漏电极D相连接,使得漏电极附近被钉扎了一个矩形势垒,而且由于辅栅电极与漏电极保持等电位,这样使得该矩形势垒不随偏压改变,从而抑制在关态时漏端少子隧穿和改善双极性,图3(a)中的S表示源电极的电子填充态,D表示漏电极的电子填充态。
上述具有高开关比的双栅碳纳米管薄膜晶体管的制备方法,如图4-9所示,具体包括以下步骤:
1.在绝缘衬底(201)(如石英基底)上转移碳纳米管NETWORK薄膜(401),厚度范围从1nm至100nm。如图4所示。具体转移方法包括干法转移,涂布,纳米喷墨印刷,旋涂。
2.用光刻和氧等离子体刻蚀工艺将整片碳纳米管薄膜(202)刻蚀成彼此隔绝的沟道区,如图5所示。
3.在半导体型碳纳米管薄膜(202)上用原子层沉积技术沉积一层5nm厚的栅介质层(203),如图6所示。
4.沉积30nm厚的主栅电极金属钯层和30nm厚的绝缘氧化硅层,并用常规的光刻和等离子体刻蚀工艺形成器件的主栅(控制栅)电极(204)和顶部绝缘层(205),主栅长典型值为20nm,如图7所示。
5.用常规侧墙工艺在栅极两侧形成侧墙保护结构(206),侧墙典型厚度为10nm,侧墙材料可以是SiN3,SiO2以及其他低介电常数介质材料,如图8所示。
6.以主栅结构(204,205,206)作为半自对准掩膜,结合光刻(901为光刻胶掩膜PR)和氧化物刻蚀工艺形成器件的栅介质图形,光刻胶掩膜PR的左边界在主栅中线,光刻胶掩膜PR的右边界距右侧墙外边界的典型长度为20nm,如图9所示。
7.以主栅结构(204,205,206)作为自对准掩膜,依次进行:沉积2nm金属钯(作为碳管与电极的浸润界面层(207)),沉积30nm金属铂,然后光刻和等离子体刻蚀的工艺,同时形成器件的源电极(208)、漏-辅栅复合电极(209),源漏电极的典型长度为30nm;辅栅电极的长度等同于右侧墙外的栅介质图形的长度,其典型长度为20nm,如图10所示。整个实例中的器件的GatePitch=90nm,和目前微电子业界的光刻加工精度相兼容。

Claims (10)

1.一种具有高开关比的自对准双栅小带隙半导体晶体管,包括:绝缘衬底、小带隙半导体层、栅介质层、主栅结构、源电极、漏-辅栅复合电极;所述小带隙半导体层位于绝缘衬底之上;所述栅介质层位于小带隙半导体层之上;所述主栅结构位于栅介质层之上且位于源电极和漏-辅栅复合电极之间,所述主栅结构包括主栅电极、顶部绝缘层和侧墙,顶部绝缘层位于主栅电极正上方,侧墙位于主栅电极和顶部绝缘层的两侧;所述源电极和漏-辅栅复合电极分别位于小带隙半导体层两端之上,在源电极与小带隙半导体层之间和漏-辅栅复合电极与小带隙半导体层之间分别具有浸润界面层,所述的漏-辅栅复合电极中的辅栅电极位于侧墙外且位于栅介质层之上,所述辅栅电极与漏电极在物理上和电学上均相连接。
2.如权利要求1所述的具有高开关比的自对准双栅小带隙半导体晶体管,其特征在于,所述的绝缘衬底的材料包括氧化硅,石英,玻璃,氧化铝以及PET,PEN,聚酰亚胺。
3.如权利要求1所述的具有高开关比的自对准双栅小带隙半导体晶体管,其特征在于,所述的小带隙半导体层的典型带隙小于1eV,包括半导体型碳纳米管薄膜,石墨烯纳米带,二硫化钼,二硫化钨,黑磷;以及锗,砷化铟,锑化铟,硫化铅,硒化铅,碲化铅,以及彼此任两者组合的复合层。
4.如权利要求1所述的具有高开关比的自对准双栅小带隙半导体晶体管,其特征在于,所述的栅介质层的材料为氧化硅,氧化铪,氧化锆,氧化钇,氧化钽,氧化镧,氧化镧铝,氮化硅,环氧树脂或PMMA。
5.如权利要求1所述的具有高开关比的自对准双栅小带隙半导体晶体管,其特征在于,所述的主栅电极、源电极和漏-辅栅复合电极的材料选自Pd,Pt,Ti,Cu,Al,Au,W,导电金属硅化物,掺杂多晶硅,以及上述导电材料的叠层结构。
6.如权利要求1所述的具有高开关比的自对准双栅小带隙半导体晶体管,其特征在于,所述的晶体管的工作方式为无掺杂式,晶体管的类型由源漏电极与半导体材料的接触势垒的单极性决定。
7.权利要求1-6任一所述的具有高开关比的自对准双栅小带隙半导体晶体管的制备方法,包括如下步骤:
1)在绝缘衬底上转移或者生长小带隙半导体层;
2)用光刻和等离子体刻蚀工艺,将整片的小带隙半导体层图形化成彼此隔绝的沟道区;
3)在小带隙半导体层上沉积栅介质层;
4)在栅介质层上依次沉积主栅电极金属层和绝缘氧化硅层,并用光刻和刻蚀工艺形成器件的主栅电极;
5)采用侧墙工艺在主栅电极两侧形成侧墙保护结构;
6)以主栅结构作为半自对准掩膜,结合光刻和刻蚀工艺形成栅介质图形;
7)以主栅结构作为自对准掩膜,沉积源电极、漏-辅栅复合电极的界面层和电极金属层,用光刻和刻蚀的工艺形成源电极、漏-辅栅复合电极。
8.如权利要求7所述的制备方法,其特征在于,步骤1)中转移小带隙半导体层的方法选自干法转移,涂布,纳米喷墨印刷或旋涂。
9.如权利要求7所述的制备方法,其特征在于,步骤3)中沉积栅绝缘介质层的方法选自原子层沉积,溅射并退火,溅射并热氧化,溶胶-凝胶法或旋涂并高温固化。
10.如权利要求7所述的制备方法,其特征在于,步骤4)中沉积主栅电极金属层和步骤7)中沉积源电极、漏-辅栅复合电极的电极金属层的方法选自电子束热蒸镀或溅射。
CN201410522966.1A 2014-09-30 2014-09-30 高开关比的自对准双栅小带隙半导体晶体管及制备方法 Active CN104362176B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201410522966.1A CN104362176B (zh) 2014-09-30 2014-09-30 高开关比的自对准双栅小带隙半导体晶体管及制备方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410522966.1A CN104362176B (zh) 2014-09-30 2014-09-30 高开关比的自对准双栅小带隙半导体晶体管及制备方法

Publications (2)

Publication Number Publication Date
CN104362176A true CN104362176A (zh) 2015-02-18
CN104362176B CN104362176B (zh) 2017-05-17

Family

ID=52529420

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410522966.1A Active CN104362176B (zh) 2014-09-30 2014-09-30 高开关比的自对准双栅小带隙半导体晶体管及制备方法

Country Status (1)

Country Link
CN (1) CN104362176B (zh)

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104766888A (zh) * 2015-03-26 2015-07-08 清华大学 高介电常数栅介质复合沟道场效应晶体管及其制备方法
CN105870245A (zh) * 2016-04-13 2016-08-17 国家纳米科学中心 一种顶栅结构的超薄硫化铪光电晶体管及其制备方法
WO2018215892A1 (en) * 2017-05-23 2018-11-29 International Business Machines Corporation Semiconductor device
CN110148630A (zh) * 2019-04-23 2019-08-20 北京大学 一种双栅小带隙半导体晶体管及其制备方法
CN110534563A (zh) * 2019-07-16 2019-12-03 北京大学 一种具有自对准反馈栅的晶体管及其制备方法
CN110571333A (zh) * 2019-08-13 2019-12-13 北京元芯碳基集成电路研究院 一种无掺杂晶体管器件制作方法
CN111180583A (zh) * 2019-10-15 2020-05-19 北京元芯碳基集成电路研究院 晶体管及其制造方法
CN113644113A (zh) * 2020-05-11 2021-11-12 北京华碳元芯电子科技有限责任公司 晶体管及制作方法
WO2023156263A1 (en) * 2022-02-16 2023-08-24 Paragraf Limited A transistor and a method for the manufacture of a transistor
CN116864522A (zh) * 2022-03-27 2023-10-10 北京大学 一种具有自偏栅结构的互补型隧穿晶体管及其制备方法

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1165405A (zh) * 1996-05-14 1997-11-19 电子科技大学 窄禁带源漏区金属氧化物半导体场效应晶体管及集成电路
US20010019848A1 (en) * 1999-05-07 2001-09-06 Misewich James A. Process for fabrication of an all-epitaxial-oxide transistor
CN1755945A (zh) * 2004-09-28 2006-04-05 恩益禧电子股份有限公司 半导体器件
US20090032803A1 (en) * 2005-05-16 2009-02-05 Joerg Appenzeller Method and apparatus for fabricating a carbon nanotube transistor
CN101388412A (zh) * 2008-10-09 2009-03-18 北京大学 自对准栅结构纳米场效应晶体管及其制备方法
CN103357451A (zh) * 2012-04-06 2013-10-23 三星电子株式会社 离子交换剂、其制法及离子交换过滤设备和电去离子设备

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1165405A (zh) * 1996-05-14 1997-11-19 电子科技大学 窄禁带源漏区金属氧化物半导体场效应晶体管及集成电路
US20010019848A1 (en) * 1999-05-07 2001-09-06 Misewich James A. Process for fabrication of an all-epitaxial-oxide transistor
CN1755945A (zh) * 2004-09-28 2006-04-05 恩益禧电子股份有限公司 半导体器件
US20090032803A1 (en) * 2005-05-16 2009-02-05 Joerg Appenzeller Method and apparatus for fabricating a carbon nanotube transistor
CN101388412A (zh) * 2008-10-09 2009-03-18 北京大学 自对准栅结构纳米场效应晶体管及其制备方法
CN103357451A (zh) * 2012-04-06 2013-10-23 三星电子株式会社 离子交换剂、其制法及离子交换过滤设备和电去离子设备

Cited By (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104766888A (zh) * 2015-03-26 2015-07-08 清华大学 高介电常数栅介质复合沟道场效应晶体管及其制备方法
CN105870245A (zh) * 2016-04-13 2016-08-17 国家纳米科学中心 一种顶栅结构的超薄硫化铪光电晶体管及其制备方法
CN105870245B (zh) * 2016-04-13 2018-05-25 国家纳米科学中心 一种顶栅结构的超薄硫化铪光电晶体管及其制备方法
GB2577208A (en) * 2017-05-23 2020-03-18 Ibm Semiconductor device
WO2018215892A1 (en) * 2017-05-23 2018-11-29 International Business Machines Corporation Semiconductor device
JP7143328B2 (ja) 2017-05-23 2022-09-28 インターナショナル・ビジネス・マシーンズ・コーポレーション 半導体デバイスおよび半導体デバイス形成方法
JP2020521326A (ja) * 2017-05-23 2020-07-16 インターナショナル・ビジネス・マシーンズ・コーポレーションInternational Business Machines Corporation 半導体デバイスおよび半導体デバイス形成方法
CN110651368A (zh) * 2017-05-23 2020-01-03 国际商业机器公司 半导体器件
CN110148630A (zh) * 2019-04-23 2019-08-20 北京大学 一种双栅小带隙半导体晶体管及其制备方法
CN110148630B (zh) * 2019-04-23 2020-10-16 北京大学 一种双栅小带隙半导体晶体管及其制备方法
CN110534563B (zh) * 2019-07-16 2020-09-18 北京大学 一种具有自对准反馈栅的晶体管及其制备方法
CN110534563A (zh) * 2019-07-16 2019-12-03 北京大学 一种具有自对准反馈栅的晶体管及其制备方法
CN110571333A (zh) * 2019-08-13 2019-12-13 北京元芯碳基集成电路研究院 一种无掺杂晶体管器件制作方法
CN111180583A (zh) * 2019-10-15 2020-05-19 北京元芯碳基集成电路研究院 晶体管及其制造方法
CN113644113A (zh) * 2020-05-11 2021-11-12 北京华碳元芯电子科技有限责任公司 晶体管及制作方法
WO2023156263A1 (en) * 2022-02-16 2023-08-24 Paragraf Limited A transistor and a method for the manufacture of a transistor
CN116864522A (zh) * 2022-03-27 2023-10-10 北京大学 一种具有自偏栅结构的互补型隧穿晶体管及其制备方法
CN116864522B (zh) * 2022-03-27 2024-08-23 北京大学 一种具有自偏栅结构的互补型隧穿晶体管及其制备方法

Also Published As

Publication number Publication date
CN104362176B (zh) 2017-05-17

Similar Documents

Publication Publication Date Title
CN104362176B (zh) 高开关比的自对准双栅小带隙半导体晶体管及制备方法
US8587075B2 (en) Tunnel field-effect transistor with metal source
US8557643B2 (en) Transistor device with reduced gate resistance
US8637375B2 (en) Method of manufacturing a tunnel transistor and IC comprising the same
CN110148630B (zh) 一种双栅小带隙半导体晶体管及其制备方法
CN110534563B (zh) 一种具有自对准反馈栅的晶体管及其制备方法
US11437482B2 (en) Field effect transistor, method of fabricating field effect transistor, and electronic device
US20120261744A1 (en) Microelectronic device structure and manufacturing method thereof
WO2012055196A1 (zh) 一种石墨烯器件及其制造方法
Convertino et al. InGaAs FinFETs 3-D sequentially integrated on FDSOI Si CMOS with record performance
WO2015070528A1 (zh) 抑制隧穿晶体管泄漏电流的方法及相应的器件和制备方法
US8815669B2 (en) Metal gate structures for CMOS transistor devices having reduced parasitic capacitance
US11309425B2 (en) Field effect transistor having source control electrode, manufacturing method thereof and electronic device
CN108376740B (zh) 复合沟道晶体管及其制备方法
WO2018125206A1 (en) Ambipolar layer based access transistors for memory applications and methods of fabrication
CN108417635B (zh) 量子点器件及其制作方法
CN113299758B (zh) 一种源漏双掺杂可重构场效应晶体管
CN111081776B (zh) 场效应晶体管、制造其的方法和包括其的片上系统
US10998311B2 (en) Fabricating gate-all-around transistors having high aspect ratio channels and reduced parasitic capacitance
CN110993694B (zh) 自氧化方式制备亚10nm沟道的二维薄膜场效应晶体管
US11522076B2 (en) Field effect transistor, method of fabricating field effect transistor, and electronic device
CN104282625B (zh) 一种半导体结构及其制造方法
CN104952730B (zh) 半导体结构及其形成方法
TWI819254B (zh) 半導體元件及其製造方法及類比數位轉換器
CN110651368B (zh) 半导体器件

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant