CN104301631A - 不同类型信号自适应接入电路及其使用方法 - Google Patents
不同类型信号自适应接入电路及其使用方法 Download PDFInfo
- Publication number
- CN104301631A CN104301631A CN201410371532.6A CN201410371532A CN104301631A CN 104301631 A CN104301631 A CN 104301631A CN 201410371532 A CN201410371532 A CN 201410371532A CN 104301631 A CN104301631 A CN 104301631A
- Authority
- CN
- China
- Prior art keywords
- signal
- decoding device
- type
- signal receiving
- receiving decoding
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Information Transfer Systems (AREA)
- Picture Signal Circuits (AREA)
Abstract
本发明公开了一种不同类型信号自适应接入电路及其使用方法,在上述电路中,第一类型信号解调解码器件,用于向处理器输入第一类型信号;第二类型信号解调解码器件,与第一类型信号解调解码器件相连接,用于向处理器输入第二类型信号;处理器,分别与第一类型信号解调解码器件和第二类型信号解调解码器件相连接,用于在第一类型信号解调解码器件或第二类型信号解调解码器件输入的中断反馈信号的触发下对当前接入第一类型信号解调解码器件或第二类型信号解调解码器件的信号类型进行判别,并根据判别结果开启与信号类型对应的输出通路,由此降低了系统设计的复杂度以及硬件成本。
Description
技术领域
本发明涉及安全防卫领域,具体而言,涉及一种不同类型信号自适应接入电路及其使用方法。
背景技术
目前,在数字硬盘录像机(DVR)输入端口匹配采用运算放大器(Operational amplifier,简称为“运放”,具有很高放大倍数的电路单元。在实际电路中,通常结合反馈网络共同组成特定功能模块)或其它器件组成的低通滤波或高通滤波在将模拟相机信号与模拟高清信号进行分离后,再输入各自的解调解码模块,从而实现模拟相机信号与模拟高清信号的自适应接入。然而,此种技术方案的缺陷在于:不但会增加每一路信号接入的成本外,器件参数的离散性影响较大,性能一致性难以得到保证;而且滤波电路还会对有用信号存在衰减和延时,从而影响图像质量和效果。
对于数字信号处理接口端而言,相关技术中在解调解码模块与数字信号处理器(DigitalSignal Processor,简称为DSP,其为一种独特的微处理器,是以数字信号来处理大量信息的器件。它的强大数据处理能力和高运行速度是使其备受关注的两大特色)模块之间的接口采用复杂可编程逻辑器件(Complex Programmable Logic Device,简称为CPLD,其为一种用户根据各自需要而自行构造逻辑功能的数字集成电路;其基本设计方法是借助集成开发软件平台,利用原理图、硬件描述语言等方法生成相应的目标文件,通过下载电缆将代码传送到目标芯片中以实现设计的数字系统)芯片方案,将模拟相机信号与模拟高清相机信号转化后各自输出的itu-r bt.656(简称为“BT656”,其定义了一个并行的硬件接口用来传送一路4:2:2的YCbCr的数字视频流,该硬件接口由8根数据信号和1根时钟信号组成)或itu-r bt.1120(简称为“BT1120”,其定义了一个并行的硬件接口用来传送一路4:2:0的YCbCr的数字视频流,该硬件接口由16根数据信号和1根时钟信号组成)信号进行开关设计后输入到DSP加以处理。然而,此种技术方案的缺陷在于:需要增加CPLD进行程序的开发和维护,同时增加PCB的设计复杂度,较大地增加了接口成本。
发明内容
本发明提供了一种不同类型信号自适应接入电路及其使用方法,以至少解决相关技术中提到的将多种类型的信号接入数字硬盘录像机的方式设计复杂、增加硬件成本的问题。
根据本发明的一个方面,提供了一种不同类型信号自适应接入电路。
根据本发明实施例的不同类型信号自适应接入电路包括:第一类型信号解调解码器件,用于向处理器输入第一类型信号;第二类型信号解调解码器件,与第一类型信号解调解码器件相连接,用于向处理器输入第二类型信号,其中,在第二类型信号解调解码器件与第一类型信号解调解码器件互连后共同接入处理器;处理器,分别与第一类型信号解调解码器件和第二类型信号解调解码器件相连接,用于在第一类型信号解调解码器件或第二类型信号解调解码器件输入的中断反馈信号的触发下对当前接入第一类型信号解调解码器件或第二类型信号解调解码器件的信号类型进行判别,并根据判别结果开启与信号类型对应的输出通路。
优选地,第一类型信号解调解码器件的第一输出端与第二类型信号解调解码器件的第二输出端进行线与,并连接至处理器,其中,第一输出端与第二输出端均用于输出并行数据接口的数据(DATA)信号。
优选地,第二类型信号解调解码器件的第三输出端在三态开关的控制作用下与第一类型信号解调解码器件的第四输出端进行线与,并连接至处理器,其中,第三输出端与第四输出端均用于输出并行数据接口的时钟(CLK)信号。
优选地,第一类型信号解调解码器件的第五输出端和第二类型信号解调解码器件的第六输出端分别连接至处理器,其中,第五输出端与第六输出端均用于输出中断反馈信号。
优选地,上述电路还包括:信号调节器件,分别与第一类型信号解调解码器件和第二类型信号解调解码器件相连接,用于在对当前接入第一类型信号解调解码器件或第二类型信号解调解码器件的信号进行静电和浪涌防护以及阻抗匹配处理后,交流耦合至第一类型信号解调解码器件和第二类型信号解调解码器件。
优选地,信号调节器件包括:静电防护器件,用于对当前接入的信号进行静电防护处理;电涌抑制晶闸管,用于对经过静电防护处理后的信号进行浪涌防护处理;端接电阻和印制电路板(PCB)走线阻抗,用于对经过浪涌防护处理后的信号进行阻抗匹配处理。
根据本发明的另一方面,提供了一种基于上述不同类型信号自适应接入电路的使用方法。
根据本发明实施例的不同类型信号自适应接入电路的使用方法包括:处理器接收第一类型信号解调解码器件或第二类型信号解调解码器件输入的中断反馈信号;处理器在中断反馈信号的触发下对当前接入第一类型信号解调解码器件或第二类型信号解调解码器件的信号类型进行判别;处理器根据判别结果开启与信号类型对应的输出通路。
优选地,处理器在中断反馈信号的触发下对当前接入第一类型信号解调解码器件或第二类型信号解调解码器件的信号类型进行判别包括:处理器响应中断反馈信号,经由内部整合电路(I2C)总线对第一类型信号解调解码器件和第二类型信号解调解码器件中的锁定寄存器和中断信号寄存器进行读取,其中,第一类型信号解调解码器件或第二类型信号解调解码器件在信号类型与自身类型相同时,对该信号进行锁定处理,而在信号类型与自身类型不同时,对该信号进行失锁处理;处理器根据读取结果对信号类型进行判别。
优选地,处理器根据判别结果开启与信号类型对应的输出通路包括:处理器判定当前接入第一类型信号解调解码器件或第二类型信号解调解码器件的信号所归属的信号解调解码器件;处理器控制三态开关将除信号所归属的信号解调解码器件之外的另一种类型信号解调解码器件所对应的输出通路设置为高阻态,同时开启与信号所归属的信号解调解码器件对应的输出通路。
优选地,在处理器接收第一类型信号解调解码器件或第二类型信号解调解码器件输入的中断反馈信号之前,还包括:信号调节器件对当前接入的信号进行静电防护处理;信号调节器件对经过静电防护处理后的信号进行浪涌防护处理;信号调节器件对经过浪涌防护处理后的信号进行阻抗匹配处理,并将经过阻抗匹配处理后的信号交流耦合至第一类型信号解调解码器件和第二类型信号解调解码器件。
通过本发明实施例,采用第一类型信号解调解码器件,用于向处理器输入第一类型信号;第二类型信号解调解码器件,与第一类型信号解调解码器件相连接,用于向处理器输入第二类型信号;处理器,分别与第一类型信号解调解码器件和第二类型信号解调解码器件相连接,用于在第一类型信号解调解码器件或第二类型信号解调解码器件输入的中断反馈信号的触发下对当前接入第一类型信号解调解码器件或第二类型信号解调解码器件的信号类型进行判别,并根据判别结果开启与信号类型对应的输出通路,解决了相关技术中提到的将多种类型的信号接入数字硬盘录像机的方式设计复杂、增加硬件成本的问题,进而降低了系统设计的复杂度以及硬件成本。
附图说明
此处所说明的附图用来提供对本发明的进一步理解,构成本申请的一部分,本发明的示意性实施例及其说明用于解释本发明,并不构成对本发明的不当限定。在附图中:
图1是根据本发明实施例的不同类型信号自适应接入电路的结构框图;
图2是根据本发明优选实施例的不同类型信号自适应接入电路的连接示意图;
图3是根据本发明实施例的不同类型信号自适应接入电路的使用方法的流程图;
图4是根据本发明实施例的不同类型信号自适应接入系统的结构框图;
图5是根据本发明优选实施例的不同类型信号自适应接入系统的结构框图。
具体实施方式
下文中将参考附图并结合实施例来详细说明本发明。需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。
在以下描述中,除非另外指明,否则将参考由一个或多个计算机执行的动作和操作的符号表示来描述本申请的各实施例。其中,计算机包括个人计算机、服务器、移动终端等各种产品,使用了中央处理器(CPU)、单片机、数字信号处理器(DSP)等具有处理芯片的设备均可以称为计算机。由此,可以理解,有时被称为计算机执行的这类动作和操作包括计算机的处理单元对以结构化形式表示数据的电信号的操纵。这一操纵转换了数据或在计算机的存储器系统中的位置上维护它,这以本领域的技术人员都理解的方式重配置或改变了计算机的操作。维护数据的数据结构是具有数据的格式所定义的特定属性的存储器的物理位置。然而,尽管在上述上下文中描述本发明,但它并不意味着限制性的,如本领域的技术人员所理解的,后文所描述的动作和操作的各方面也可用硬件来实现。
转向附图,其中相同的参考标号指代相同的元素,本申请的原理被示为在一个合适的计算环境中实现。以下描述基于所述的本申请的实施例,并且不应认为是关于此处未明确描述的替换实施例而限制本申请。
以下实施例可以应用到计算机中,例如:应用到个人计算机(PC)中。也可以应用到目前采用了智能操作系统中的移动终端中,并且并不限于此。对于计算机或移动终端的操作系统并没有特殊要求,只要能够检测接触、确定该接触是否与预定规则相符合,以及根据该接触的属性实现相应功能即可。
图1是根据本发明实施例的不同类型信号自适应接入电路的结构框图。如图1所示,该不同类型信号自适应接入电路可以包括:第一类型信号解调解码器件10,用于向处理器30输入第一类型信号;第二类型信号解调解码器件20,与第一类型信号解调解码器件10相连接,用于向处理器30输入第二类型信号,其中,在第二类型信号解调解码器件20与第一类型信号解调解码器件10互连后共同接入处理器30;处理器30,分别与第一类型信号解调解码器件10和第二类型信号解调解码器件20相连接,用于在第一类型信号解调解码器件10或第二类型信号解调解码器件20输入的中断反馈信号的触发下对当前接入第一类型信号解调解码器件10或第二类型信号解调解码器件20的信号类型进行判别,并根据判别结果开启与信号类型对应的输出通路。
相关技术中提到的将多种类型的信号接入数字硬盘录像机的方式设计复杂、增加硬件成本。采用如图1所示的电路连接方式,将第一类型信号解调解码器件与第二类型信号解调解码器件互连,同时处理器还分别与第一类型信号解调解码器件和第二类型信号解调解码器件连接,可以避免使用现有的CPLD等电路功能的开发和维护,由此解决了相关技术中提到的将多种类型的信号接入数字硬盘录像机的方式设计复杂、增加硬件成本的问题,进而降低了系统设计的复杂度以及硬件成本。
在优选实施过程中,上述第一类型信号解调解码器件为HD-TVI信号解调解码模块,上述第二类型信号解调解码器件为模拟信号解调解码模块,上述处理器为DSP。
上述中断反馈信号中的“中断”是指当出现特定需求时,中央处理器(CPU)暂时停止当前程序的执行转而执行处理新情况的程序和执行过程。即在程序运行过程中,系统出现了一个必须由CPU立即处理的情况,此时,CPU暂时中止程序的执行转而处理这个新的情况。
高清视频传输接口(High Definition Transport Video Interface,简称为HD-TVI),相机端将高清数字信号进行编码调制成模拟信号进行长距离传输,在接收端将该调制信号进行解调解码成高清数字信号的接口。根据高清数字信号的分辨率的不同,可以分为:720P25、720P30、720P50、720P60、1080P25和1080P30高清视频格式。
优选地,图2是根据本发明优选实施例的不同类型信号自适应接入电路的连接示意图。如图2所示,第一类型信号解调解码器件10的第一输出端100与第二类型信号解调解码器件20的第二输出端200进行线与(线与逻辑是指两个或两个以上输出端直接互连就可以实现“AND”的逻辑功能),并连接至处理器30,其中,第一输出端100与第二输出端200均用于输出并行数据接口(例如:BT656或BT1120)的DATA信号。
优选地,如图2所示,第二类型信号解调解码器件20的第三输出端202在三态开关40的控制作用下与第一类型信号解调解码器件10的第四输出端102进行线与,并连接至处理器30,其中,第三输出端202与第四输出端102均用于输出并行数据接口的时钟(CLK)信号。
三态开关是指其输出既可以是一般二值逻辑电路的正常的高电平(逻辑“1”)或低电平(逻辑“0”),又可以保持特有的高阻抗状态(Hi-Z)。当处于高阻抗态时,其输出电阻很大,相当于开路,因而不具备没有任何逻辑控制功能。三态电路的输出逻辑状态的控制可以通过一个输入引脚来实现。
优选地,如图2所示,第一类型信号解调解码器件10的第五输出端104和第二类型信号解调解码器件20的第六输出端204分别连接至处理器30,其中,第五输出端104与第六输出端204均用于输出中断反馈信号。
优选地,如图2所示,上述电路还可以包括:信号调节器件50,分别与第一类型信号解调解码器件10和第二类型信号解调解码器件20相连接,用于在对当前接入第一类型信号解调解码器件10或第二类型信号解调解码器件20的信号进行静电和浪涌防护以及阻抗匹配处理后,交流耦合(AC Coupling,是指通过隔直电容耦合去掉了直流分量)至第一类型信号解调解码器件10和第二类型信号解调解码器件20。
优选地,如图2所示,信号调节器件50可以包括:静电防护器件500,用于对当前接入的信号进行静电防护处理;电涌抑制晶闸管502,用于对经过静电防护处理后的信号进行浪涌防护处理;端接电阻504和PCB走线阻抗506,用于对经过浪涌防护处理后的信号进行阻抗匹配处理。
静电释放(Electro-Static discharge,简称为ESD)是20世纪中期以来形成的以研究静电的产生、危害及静电防护等的学科。国际上习惯将用于静电防护的器材统称为ESD。
浪涌(Electrical surge)是指瞬间出现超出稳定值的峰值,它可以包括:浪涌电压和浪涌电流。电涌抑制晶闸管(TSS)是电压开关型瞬态抑制二极管,即电涌抑制晶体管,或者叫做半导体放电管、固体放电管等等,其可以利用半导体工艺制成的保护器件,主要用于信号电路的防雷保护。器件的通流容量一般最高可达到150A(8/20uS)。
阻抗匹配(impedance matching)是指在信号传输过程中负载阻抗和信源内阻抗之间的特定配合关系。一件器材的输出阻抗与其所连接的负载阻抗之间应当满足特定关系,以免接上负载后对器材本身的工作状态产生明显的影响。
作为本发明的一个优选实施例,在相机信号接入端采用硬件与软件相结合的方式实现模拟相机信号与HD-TVI相机信号的自适应接入,可以有效地解决滤波电路对信号的影响,同时也降低了设备的成本和设计的复杂度。
在数字信号处理接口端,可以采用BT656 DATA信号直接“线与”并增加适当的阻抗匹配后接入DSP模块进行信号处理。模拟相机信号解码编码输出的BT656 CLK信号可以通过“三态开关”控制后与HD-TVI相机信号解码编码输出的BT656 CLK信号进行“线与”,然后再接入DSP模块进行信号处理。这样可以不需要CPLD的相关开发和维护,较大地降低接口开发成本。
当信号接入的是HD-TVI相机信号接入时,可以采用“TSS+限流电阻”的组合方式对该信号通路进行静电和浪涌释放后,信号经过“阻抗匹配电阻”产生适当的信号电平,交流耦合进入“HD-TVI信号解调解码”和“模拟信号解调解码”模块。“HD-TVI信号解调解码”锁定该信号,而“模拟信号解调解码”模块失锁该信号。“HD-TVI信号解调解码”模块产生“中断反馈信号”发送至DSP。DSP在接收到该反馈信号后,可以通过内部整合电路(Inter-Integrated Circuit,简称为I2C)总线(其是由飞利浦(PHILIPS)公司开发的两线式串行总线,用于连接微控制器及其外围设备,是微电子通信控制领域广泛采用的一种总线标准。它是同步通信的一种特殊形式,具有接口线少、控制方式简单、器件封装形式小、通信速率较高等优点)读取这两个模块的“锁定寄存器”和“中断信号寄存器”来判别接入的是HD-TVI相机信号。从而,DSP通过I2C总线设置相应的寄存器将模拟相机的“BT656 DATA信号”输出通路和通用输入/输出(GPIO)口控制“三态开关”将“BT656 CLK信号”输出通路设置成高阻态或保持上电默认设置的高阻态;同时,DSP通过I2C总线设置相应的寄存器打开HD-TVI相机的“BT656信号”输出通路。DSP再对该“BT656信号”有效性进行判断,如果有效,该通路工作在HD-TVI相机信号处理模式。
当信号接入的是模拟相机信号接入时,可以采用“TSS+限流电阻”的组合对该信号通路进行静电和浪涌释放后,信号经过“阻抗匹配电阻”产生适当的信号电平,交流耦合进入“HD-TVI信号解调解码”和“模拟信号解调解码”模块。“模拟信号解调解码”模块锁定该信号,而“HD-TVI信号解调解码”模块失锁该信号;“模拟信号解调解码”模块产生“中断反馈信号”发送至DSP。DSP在接收到该反馈信号后,可以通过I2C总线读取这两个模块的“锁定寄存器”和“中断信号寄存器”来判别接入的是模拟相机信号。从而,DSP可以通过I2C总线设置相应的寄存器将HD-TVI相机的“BT656信号”输出通路设置成高阻态或保持上电默认设置的高阻态;同时,DSP通过I2C总线设置相应的寄存器打开模拟相机的“BT656 DATA信号”输出通路,GPIO控制“三态开关”打开模拟相机的“BT656 CLK信号”输出通路。DSP再对该“BT656信号”有效性进行判断,如果有效,该通路工作在模拟相机信号处理模式。
由此来实现HD-TVI相机信号和模拟相机信号的自适应接入。
图3是根据本发明实施例的不同类型信号自适应接入电路的使用方法的流程图。如图3所示,该不同类型信号自适应接入电路的使用方法可以包括以下处理步骤:
步骤S302:处理器接收第一类型信号解调解码器件或第二类型信号解调解码器件输入的中断反馈信号;
步骤S304:处理器在中断反馈信号的触发下对当前接入第一类型信号解调解码器件或第二类型信号解调解码器件的信号类型进行判别;
步骤S306:处理器根据判别结果开启与信号类型对应的输出通路。
采用如图3所示的方法,解决了相关技术中提到的将多种类型的信号接入数字硬盘录像机的方式设计复杂、增加硬件成本的问题,进而降低了系统设计的复杂度以及硬件成本。
优选地,在步骤S304中,处理器在中断反馈信号的触发下对当前接入第一类型信号解调解码器件或第二类型信号解调解码器件的信号类型进行判别可以包括以下操作:
步骤S1:处理器响应中断反馈信号,经由内部整合电路(I2C)总线对第一类型信号解调解码器件和第二类型信号解调解码器件中的锁定寄存器和中断信号寄存器进行读取,其中,第一类型信号解调解码器件或第二类型信号解调解码器件在信号类型与自身类型相同时,对该信号进行锁定处理,而在信号类型与自身类型不同时,对该信号进行失锁处理;
步骤S2:处理器根据读取结果对信号类型进行判别。
在优选实施例中,假设当信号接入的是模拟相机信号接入时,模拟相机信号可以分别进入HD-TVI信号解调解码模块和模拟信号解调解码模块。模拟信号解调解码模块锁定该模拟相机信号,而HD-TVI信号解调解码模块失锁该模拟相机信号。模拟信号解调解码模块产生中断反馈信号发送至DSP。DSP在接收到该反馈信号后,可以通过I2C总线读取这两个模块的锁定寄存器和中断信号寄存器来判别接入的是模拟相机信号。
优选地,在步骤S306中,处理器根据判别结果开启与信号类型对应的输出通路可以包括以下步骤:
步骤S3:处理器判定当前接入第一类型信号解调解码器件或第二类型信号解调解码器件的信号所归属的信号解调解码器件;
步骤S4:处理器控制三态开关将除信号所归属的信号解调解码器件之外的另一种类型信号解调解码器件所对应的输出通路设置为高阻态,同时开启与信号所归属的信号解调解码器件对应的输出通路。
在优选实施例中,假设当信号接入的是模拟相机信号接入时,DSP可以通过I2C总线设置HD-TVI信号解调解码模块中的寄存器将HD-TVI相机的BT656信号输出通路设置成高阻态或保持上电默认设置的高阻态;同时,DSP还可以通过I2C总线设置模拟信号解调解码模块中的寄存器打开模拟相机的BT656 DATA信号输出通路,GPIO控制三态开关打开模拟相机的BT656 CLK信号输出通路。然后,DSP再对该BT656信号有效性进行判断,如果有效,该通路工作在模拟相机信号处理模式。
优选地,在步骤S302,处理器接收第一类型信号解调解码器件或第二类型信号解调解码器件输入的中断反馈信号之前,还可以包括以下操作:
步骤S5:信号调节器件对当前接入的信号进行静电防护处理;
步骤S6:信号调节器件对经过静电防护处理后的信号进行浪涌防护处理;
步骤S7:信号调节器件对经过浪涌防护处理后的信号进行阻抗匹配处理,并将经过阻抗匹配处理后的信号交流耦合至第一类型信号解调解码器件和第二类型信号解调解码器件。
在优选实施例中,当信号接入的是HD-TVI相机信号接入或者是模拟相机信号接入时,可以采用“TSS+限流电阻”的组合对该信号通路进行静电和浪涌释放后,信号经过阻抗匹配电阻产生适当的信号电平,再交流耦合进入HD-TVI信号解调解码模块和模拟信号解调解码模块。
图4是根据本发明实施例的不同类型信号自适应接入系统的结构框图。如图4所示,该不同类型信号自适应接入系统可以包括:处理器1。该处理器1可以包括:接收模块10,用于接收第一类型信号解调解码器件或第二类型信号解调解码器件输入的中断反馈信号;判别模块12,用于在中断反馈信号的触发下对当前接入第一类型信号解调解码器件或第二类型信号解调解码器件的信号类型进行判别;接入模块14,用于根据判别结果开启与信号类型对应的输出通路。
优选地,如图5所示,判别模块12可以包括:读取单元120,用于响应中断反馈信号,经由I2C总线对第一类型信号解调解码器件和第二类型信号解调解码器件中的锁定寄存器和中断信号寄存器进行读取,其中,第一类型信号解调解码器件或第二类型信号解调解码器件在信号类型与自身类型相同时,对该信号进行锁定处理,而在信号类型与自身类型不同时,对该信号进行失锁处理;判别单元122,用于根据读取结果对信号类型进行判别。
优选地,如图5所示,接入模块14可以包括:判定单元140,用于判定当前接入第一类型信号解调解码器件或第二类型信号解调解码器件的信号所归属的信号解调解码器件;控制单元142,用于控制三态开关将除信号所归属的信号解调解码器件之外的另一种类型信号解调解码器件所对应的输出通路设置为高阻态,同时开启与信号所归属的信号解调解码器件对应的输出通路。
优选地,如图5所示,上述系统还可以包括:信号调节器件2,该信号调节器件2可以包括:第一处理模块20,用于对当前接入的信号进行静电防护处理;第二处理模块22,用于对经过静电防护处理后的信号进行浪涌防护处理;第三处理模块24,用于对经过浪涌防护处理后的信号进行阻抗匹配处理,并将经过阻抗匹配处理后的信号交流耦合至第一类型信号解调解码器件和第二类型信号解调解码器件。
从以上的描述中,可以看出,上述实施例实现了如下技术效果(需要说明的是这些效果是某些优选实施例可以达到的效果):采用本发明实施例所提供的技术方案,在硬盘录像机中,采用硬件与软件结合的方式实现HD-TVI相机信号和模拟相机信号(或其它两种不同相机信号)自适应接入DVR技术,两种(或两种以上)相机信号识别的硬件连接方式及软件处理机制,以及BT656信号(或类似并行数据接口)“线与”功能的硬件连接方式及软件处理机制。由此,在相机信号接入端采用无损信号接入。采用硬件与软件结合的方式,可以避免滤波器对有用信号的衰减和延时,使有用信号可以无损地接入DVR,同时还可以实现两种或两种以上不同相机的自适应接入DVR。在数字信号处理接口端实现BT656信号“线与”功能。BT656信号(或类似并行数据接口)“线与”功能的实现,可以避免使用CPLD等电路功能的开发和维护,大大降低了“自适应接入”系统开发的复杂度和成本。
显然,本领域的技术人员应该明白,上述的本发明的各模块或各步骤可以用通用的计算装置来实现,它们可以集中在单个的计算装置上,或者分布在多个计算装置所组成的网络上,可选地,它们可以用计算装置可执行的程序代码来实现,从而,可以将它们存储在存储装置中由计算装置来执行,并且在某些情况下,可以以不同于此处的顺序执行所示出或描述的步骤,或者将它们分别制作成各个集成电路模块,或者将它们中的多个模块或步骤制作成单个集成电路模块来实现。这样,本发明不限制于任何特定的硬件和软件结合。
以上所述仅为本发明的优选实施例而已,并不用于限制本发明,对于本领域的技术人员来说,本发明可以有各种更改和变化。凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。
Claims (10)
1.一种不同类型信号自适应接入电路,其特征在于,包括:
第一类型信号解调解码器件,用于向处理器输入第一类型信号;
第二类型信号解调解码器件,与所述第一类型信号解调解码器件相连接,用于向所述处理器输入第二类型信号,其中,在所述第二类型信号解调解码器件与所述第一类型信号解调解码器件互连后共同接入所述处理器;
所述处理器,分别与所述第一类型信号解调解码器件和所述第二类型信号解调解码器件相连接,用于在所述第一类型信号解调解码器件或所述第二类型信号解调解码器件输入的中断反馈信号的触发下对当前接入所述第一类型信号解调解码器件或所述第二类型信号解调解码器件的信号类型进行判别,并根据判别结果开启与所述信号类型对应的输出通路。
2.根据权利要求1所述的电路,其特征在于,所述第一类型信号解调解码器件的第一输出端与所述第二类型信号解调解码器件的第二输出端进行线与,并连接至所述处理器,其中,所述第一输出端与所述第二输出端均用于输出并行数据接口的数据DATA信号。
3.根据权利要求1所述的电路,其特征在于,所述第二类型信号解调解码器件的第三输出端在三态开关的控制作用下与所述第一类型信号解调解码器件的第四输出端进行线与,并连接至所述处理器,其中,所述第三输出端与所述第四输出端均用于输出并行数据接口的时钟CLK信号。
4.根据权利要求1所述的电路,其特征在于,所述第一类型信号解调解码器件的第五输出端和所述第二类型信号解调解码器件的第六输出端分别连接至所述处理器,其中,所述第五输出端与所述第六输出端均用于输出所述中断反馈信号。
5.根据权利要求1所述的电路,其特征在于,所述电路还包括:
信号调节器件,分别与所述第一类型信号解调解码器件和所述第二类型信号解调解码器件相连接,用于在对当前接入所述第一类型信号解调解码器件或所述第二类型信号解调解码器件的信号进行静电和浪涌防护以及阻抗匹配处理后,交流耦合至所述第一类型信号解调解码器件和所述第二类型信号解调解码器件。
6.根据权利要求5所述的电路,其特征在于,所述信号调节器件包括:
静电防护器件,用于对所述当前接入的信号进行静电防护处理;
电涌抑制晶闸管,用于对经过静电防护处理后的信号进行浪涌防护处理;
端接电阻和印制电路板PCB走线阻抗,用于对经过浪涌防护处理后的信号进行阻抗匹配处理。
7.一种基于权利要求1至6中任一项所述的不同类型信号自适应接入电路的使用方法,其特征在于,包括:
处理器接收第一类型信号解调解码器件或第二类型信号解调解码器件输入的中断反馈信号;
所述处理器在所述中断反馈信号的触发下对当前接入所述第一类型信号解调解码器件或所述第二类型信号解调解码器件的信号类型进行判别;
所述处理器根据判别结果开启与所述信号类型对应的输出通路。
8.根据权利要求7所述的方法,其特征在于,所述处理器在所述中断反馈信号的触发下对当前接入所述第一类型信号解调解码器件或所述第二类型信号解调解码器件的信号类型进行判别包括:
所述处理器响应所述中断反馈信号,经由内部整合电路I2C总线对所述第一类型信号解调解码器件和所述第二类型信号解调解码器件中的锁定寄存器和中断信号寄存器进行读取,其中,所述第一类型信号解调解码器件或所述第二类型信号解调解码器件在所述信号类型与自身类型相同时,对该信号进行锁定处理,而在所述信号类型与自身类型不同时,对该信号进行失锁处理;
所述处理器根据读取结果对所述信号类型进行判别。
9.根据权利要求7所述的方法,其特征在于,所述处理器根据所述判别结果开启与所述信号类型对应的输出通路包括:
所述处理器判定当前接入所述第一类型信号解调解码器件或所述第二类型信号解调解码器件的信号所归属的信号解调解码器件;
所述处理器控制三态开关将除所述信号所归属的信号解调解码器件之外的另一种类型信号解调解码器件所对应的输出通路设置为高阻态,同时开启与所述信号所归属的信号解调解码器件对应的输出通路。
10.根据权利要求9所述的方法,其特征在于,在所述处理器接收所述第一类型信号解调解码器件或所述第二类型信号解调解码器件输入的所述中断反馈信号之前,还包括:
信号调节器件对所述当前接入的信号进行静电防护处理;
所述信号调节器件对经过静电防护处理后的信号进行浪涌防护处理;
所述信号调节器件对经过浪涌防护处理后的信号进行阻抗匹配处理,并将经过阻抗匹配处理后的信号交流耦合至所述第一类型信号解调解码器件和所述第二类型信号解调解码器件。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410371532.6A CN104301631B (zh) | 2014-07-30 | 2014-07-30 | 不同类型信号自适应接入电路及其使用方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410371532.6A CN104301631B (zh) | 2014-07-30 | 2014-07-30 | 不同类型信号自适应接入电路及其使用方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN104301631A true CN104301631A (zh) | 2015-01-21 |
CN104301631B CN104301631B (zh) | 2016-03-16 |
Family
ID=52321175
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201410371532.6A Active CN104301631B (zh) | 2014-07-30 | 2014-07-30 | 不同类型信号自适应接入电路及其使用方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN104301631B (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108417181A (zh) * | 2018-01-19 | 2018-08-17 | 昆山国显光电有限公司 | 驱动电路的接口定义方法和装置 |
CN112928992A (zh) * | 2019-12-05 | 2021-06-08 | 京信通信技术(广州)有限公司 | Ook调制解调电路 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1602057A (zh) * | 2004-09-21 | 2005-03-30 | 深圳国微技术有限公司 | 一种基于ci接口的地面和卫星数字电视的接入设备及其实现方法 |
CN101127023A (zh) * | 2006-08-17 | 2008-02-20 | 四川维肯电子有限公司 | 一种多总线接口的通用异步串口扩展芯片 |
CN101482856A (zh) * | 2009-01-05 | 2009-07-15 | 东南大学 | 基于现场可编程门阵列的串并行协议转换装置 |
CN102855156A (zh) * | 2011-06-30 | 2013-01-02 | 重庆重邮信科通信技术有限公司 | 一种中断控制器及中断控制方法 |
-
2014
- 2014-07-30 CN CN201410371532.6A patent/CN104301631B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1602057A (zh) * | 2004-09-21 | 2005-03-30 | 深圳国微技术有限公司 | 一种基于ci接口的地面和卫星数字电视的接入设备及其实现方法 |
CN101127023A (zh) * | 2006-08-17 | 2008-02-20 | 四川维肯电子有限公司 | 一种多总线接口的通用异步串口扩展芯片 |
CN101482856A (zh) * | 2009-01-05 | 2009-07-15 | 东南大学 | 基于现场可编程门阵列的串并行协议转换装置 |
CN102855156A (zh) * | 2011-06-30 | 2013-01-02 | 重庆重邮信科通信技术有限公司 | 一种中断控制器及中断控制方法 |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108417181A (zh) * | 2018-01-19 | 2018-08-17 | 昆山国显光电有限公司 | 驱动电路的接口定义方法和装置 |
CN108417181B (zh) * | 2018-01-19 | 2021-05-25 | 昆山国显光电有限公司 | 驱动电路的接口定义方法和装置 |
CN112928992A (zh) * | 2019-12-05 | 2021-06-08 | 京信通信技术(广州)有限公司 | Ook调制解调电路 |
CN112928992B (zh) * | 2019-12-05 | 2024-08-23 | 京信通信技术(广州)有限公司 | Ook调制解调电路 |
Also Published As
Publication number | Publication date |
---|---|
CN104301631B (zh) | 2016-03-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11775320B2 (en) | Overflow detection and correction in state machine engines | |
CN101488878B (zh) | 一种智能平台接口管理装置及服务器 | |
CN101840387A (zh) | USB Key装置及其利用USB接口实现智能卡通信的方法 | |
CN107547210A (zh) | 一种非标准供电设备、受电设备及系统 | |
CN104301631B (zh) | 不同类型信号自适应接入电路及其使用方法 | |
JP2007517334A (ja) | ポイントツーポイントリンクを処理する非データ符号を介したバッファ管理 | |
CN110442187A (zh) | 针对模块的时钟限制系统及其方法 | |
WO2005066817A1 (en) | Receiver corporation | |
CN204652544U (zh) | 不同类型信号自适应接入电路 | |
CN103401743B (zh) | 一种i2c总线消除干扰信号的方法和装置 | |
WO2020107948A1 (zh) | 变流器和储能系统 | |
CN106455324A (zh) | 一种拓扑结构生成方法和系统 | |
CN207530940U (zh) | 一种嵌入式平台的智能相机 | |
CN103634237B (zh) | 微型电信计算架构机架管理控制器 | |
CN101887402B (zh) | 一种微型电信计算架构热插拔控制系统及方法 | |
CN111667841A (zh) | 一种音视频采集设备 | |
CN106557527A (zh) | 一种色情图像检测和系统 | |
CN111352776A (zh) | 一种通过fpga抓取bios和bmc串口数据的装置及方法 | |
CN218974527U (zh) | 用于转换开关电器的多断路器脱扣检测电路 | |
CN117494620B (zh) | 综合方法、冗余单元的删除方法、装置、设备及存储介质 | |
CN109005238A (zh) | 一种微博话题推送方法、装置、终端及计算机存储介质 | |
CN203071658U (zh) | 一种智能变电站链路冗余采样值切换电路 | |
Mach et al. | PERIPHERAL COMPONENT INTERCONNECT EXPRESS CARD FOR THE CLOSED-CIRCUIT TELEVISION APPLICATION. | |
CN111384939B (zh) | 用于高速接口的esd保护方法 | |
Winzker | Low-power arithmetic for the processing of video signals |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |