CN104184477B - 一种用于连续型Sigma_Delta ADC的高性能DAC电路 - Google Patents
一种用于连续型Sigma_Delta ADC的高性能DAC电路 Download PDFInfo
- Publication number
- CN104184477B CN104184477B CN201410435977.6A CN201410435977A CN104184477B CN 104184477 B CN104184477 B CN 104184477B CN 201410435977 A CN201410435977 A CN 201410435977A CN 104184477 B CN104184477 B CN 104184477B
- Authority
- CN
- China
- Prior art keywords
- dac
- reference voltage
- adc
- output
- electric current
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Landscapes
- Compression, Expansion, Code Conversion, And Decoders (AREA)
- Analogue/Digital Conversion (AREA)
Abstract
本发明公开了一种用于连续型Sigma_Delta ADC的高性能DAC,ADC的参考电压通过分压得到积分器的共模电平和比较器的参考电平,同时也作为DAC的参考,如果参考电压所在的支路上存在电流通路,那么参考电压就存在电流负载,由于DAC随ADC的输出码流控制反馈回输入,这样反馈支路的电流将会是一个随频率变化的值,导致参考电压不稳定。本发明针对这种情况发明了一种DAC电路,使得参考电压的电流负载在整个ADC的转换过程中都是恒定的,使得参考电压稳定,大大提高了DAC的性能。
Description
技术领域
本发明主要涉及ADC的设计领域,特指一种高稳定输入参考的DAC电路。
背景技术
对于模拟集成电路而言,各种模拟电路模块都需要提供一个与电源和温度不相关的基准电压,而这个基准电压模块集成在芯片内部有利于降低应用的成本,但是一块芯片上往往有多个模拟模块,各个模块对带隙电压的要求都不一样,各种不一样的负载将导致带隙难于满足多种需求通用,而芯片中集成的带隙基准模块不可能很多,这就意味着带隙电压模块一般要满足通用,这样就对带隙基准电压模块的要求越来越高,导致带隙基准电压的设计难度加大。例如无线收发芯片中的一些高稳定、高性能和高频率电路,如高精度模数转换器(ADC)、高精度数模转换器(DAC)、LDO、PLL等,这类电路通常都需要一个高质量的带隙参考电路提供稳定的电压,因此尽量降低带隙模块负载的要求,使其满足一定的通性,这样才能在设计复杂系统芯片达到高性能的同时,降低带隙模块的设计要求,缩短设计周期,减小设计成本。
发明内容
本发明要解决的问题就在于:针对现有技术存在的问题,提出一种用于ADC中的高稳定度的参考电压的DAC。
本发明提出的解决方案为:本电路通过采用额外的一组开关和一个运放,将参考电压的负载在ADC输出码流的控制的A的值为0的时候,不引入电流,而在A为1的时候,引入一个与A=0时同样大小的电流,从而保持A在0和1的时候,参考电压的电流负载I2始终是恒定值。
附图说明
图1是本发明的电路原理示意图。
具体实施方式
以下将结合附图和具体实施对本发明做进一步详细说明。
其中R0=R1=R2=R3=R4=R。
针对图1中的左下角的常规DAC可知,参考电压经过DAC电阻分压之后,反馈到输入端V1,与输入信号相加,电流I2在一位DAC反馈后产生两个值,A为0的时候反馈到输入的值是参考电压VREF,A为1的时候反馈到输入的值是零。在A为0的时候,SW1闭合SW2断开,反馈到输入的值是参考电压VREF,V1=V2为VREF/2,所以I2为VREF/(2R);在A为1的时候,SW1断开SW2闭合,反馈电压为零,参考电压到V1没有通路,所以I2为0,而A是0/1是由ADC调制器的输出码流控制,这样I2就为一个与码流同频率的脉冲电流,参考电压的负载也就是一个与码流同频率的脉冲电流。如图1右下角所示的本发明DAC电路,为了使参考电压的负载为一个恒定的电流,在DAC中引入了一个运放OP3和一组开关SW3和SW4,开关SW3和SW4的控制与SW1和SW2的开关控制顺序相反,这样,在A为0的时候,开关SW1闭合SW2断开,提供VREF到达V1的通路,I2'为VREF/(2R),右面的开关SW3断开SW4闭合,不形成到V3的通路,I2''为0,这样I2=VREF/(2R);在A为1的时候,开关SW1断开SW2闭合,不提供VREF到达V1的通路,I2'为0,开关SW3闭合SW4断开,形成到V3的通路,由于V2=V3=VREF/(2),I2''为VREF/(2R),I2=VREF/(2R)。这样无论ADC输出的码流是什么,电流I2始终是恒定的值VREF/(2R)。
Claims (1)
1.一种用于连续型Sigma_Delta ADC的高性能DAC电路,其特征在于:
VIN作为ADC的输入,经过电阻R0与运放OP1的负输入端相连,同时连接到DAC的输出,电容C1连接在运放OP1的负输入端和输出端两端,OP1的输出连接到比较器OP2的负输入端口,OP2的输出连接了一个锁存器,锁存器的输出分别作为DAC的输入和数字抽取滤波器的输入,最后数字抽取滤波器的输出即为连续型Sigma_Delta ADC的输出;DAC与ADC连接细节,参考电压VREF连接R1和R2的一端,R1与开关SW1和开关SW3相连,SW1的另一端与OP1的负输入端V1相连,同时V1与SW2相连,SW2的另一端与R3和SW4相连,R3的另一端连接到地,SW3的另一端与V3相连,V3与SW4的另一端和运放OP3的输出端相连,并同时与OP3的负输入端相连,R2的另一端与V2相连,V2与R4和运放OP3的正输入端相连,最后R4的另一端连接到地,V2同时连接到OP1和OP2和正输入端,流过R1的电流为I2,流过R2的电流为I1,流过开关SW1的电流为I2',流过开关SW3的电流为I2'',SW1和SW4的控制信号是AN,SW2和SW3的控制信号是A, 其中R0=R1=R2=R3=R4=R,A与AN为相反逻辑。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410435977.6A CN104184477B (zh) | 2014-09-01 | 2014-09-01 | 一种用于连续型Sigma_Delta ADC的高性能DAC电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410435977.6A CN104184477B (zh) | 2014-09-01 | 2014-09-01 | 一种用于连续型Sigma_Delta ADC的高性能DAC电路 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN104184477A CN104184477A (zh) | 2014-12-03 |
CN104184477B true CN104184477B (zh) | 2017-10-03 |
Family
ID=51965262
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201410435977.6A Active CN104184477B (zh) | 2014-09-01 | 2014-09-01 | 一种用于连续型Sigma_Delta ADC的高性能DAC电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN104184477B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104506193B (zh) * | 2014-12-31 | 2017-11-03 | 格科微电子(上海)有限公司 | 模数转换电路、流水线模数转换电路及控制方法 |
US9628101B1 (en) * | 2016-09-27 | 2017-04-18 | Semiconductor Components Industries, Llc | Methods and apparatus for an analog-to-digital converter |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB2292028A (en) * | 1994-07-28 | 1996-02-07 | Hewlett Packard Co | Low cost sigma-delta modulator |
CN1661923A (zh) * | 2004-02-27 | 2005-08-31 | 印芬龙科技股份有限公司 | 时间连续的∑/△模数转换器 |
CN101056106A (zh) * | 2006-04-12 | 2007-10-17 | 曹先国 | 数模转换器 |
US7551109B1 (en) * | 2007-03-14 | 2009-06-23 | Ashmore Jr Benjamin H | Method, system and apparatus for dual mode operation of a converter |
CN101741387A (zh) * | 2009-12-17 | 2010-06-16 | 上海贝岭股份有限公司 | 一种积分型模数转换器及其采样控制方法 |
CN103404034A (zh) * | 2011-02-14 | 2013-11-20 | 北欧半导体公司 | 模拟数字转换器 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7414557B2 (en) * | 2006-12-15 | 2008-08-19 | Telefonaktiebolaget Lm Ericsson (Publ) | Method and apparatus for feedback signal generation in sigma-delta analog-to-digital converters |
-
2014
- 2014-09-01 CN CN201410435977.6A patent/CN104184477B/zh active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB2292028A (en) * | 1994-07-28 | 1996-02-07 | Hewlett Packard Co | Low cost sigma-delta modulator |
CN1661923A (zh) * | 2004-02-27 | 2005-08-31 | 印芬龙科技股份有限公司 | 时间连续的∑/△模数转换器 |
CN101056106A (zh) * | 2006-04-12 | 2007-10-17 | 曹先国 | 数模转换器 |
US7551109B1 (en) * | 2007-03-14 | 2009-06-23 | Ashmore Jr Benjamin H | Method, system and apparatus for dual mode operation of a converter |
CN101741387A (zh) * | 2009-12-17 | 2010-06-16 | 上海贝岭股份有限公司 | 一种积分型模数转换器及其采样控制方法 |
CN103404034A (zh) * | 2011-02-14 | 2013-11-20 | 北欧半导体公司 | 模拟数字转换器 |
Also Published As
Publication number | Publication date |
---|---|
CN104184477A (zh) | 2014-12-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0993104A2 (en) | Capacitive-summing switch-mode power conversion control and method | |
US10381854B2 (en) | Digital controlled battery charging system | |
EP2137820B1 (en) | Low power, low noise digital-to-analog converter reference circuit | |
CN113411058B (zh) | 数字可编程的全微分误差放大器 | |
US9319011B2 (en) | Class-D amplifier having mixed signal feedback control | |
Yoon et al. | 15.1 An 85dB-DR 74.6 dB-SNDR 50MHZ-BW CT MASH ΔΣ modulator in 28nm CMOS | |
CN106357107B (zh) | 电压调整电路及程控电源 | |
CN102386769A (zh) | 开关稳压器 | |
CN104184477B (zh) | 一种用于连续型Sigma_Delta ADC的高性能DAC电路 | |
CN108153364A (zh) | 一种低压差线性稳压器及其稳压方法 | |
WO2018059796A1 (en) | Integration circuit and method for providing an output signal | |
WO2008097400A1 (en) | Low-voltage comparator-based switched-capacitor networks | |
CN104917375B (zh) | Dc/dc转换器 | |
CN101458540A (zh) | 一种带隙基准电压电路 | |
CN104635829A (zh) | 电源转换电路及电压转换方法 | |
CN111034051B (zh) | 使用自举开关的开关电容dac | |
WO2011081069A1 (ja) | シグマデルタ変調器 | |
CN104935151B (zh) | 交换式电源转换器内建补偿电路系统 | |
US20140368367A1 (en) | Continuous-time sigma-delta modulator and continuous-time sigma-delta modulating method | |
CN209593258U (zh) | 双向多电源均流电路、装置以及双向电源 | |
CN103631310A (zh) | 带隙基准电压源 | |
CN108880548B (zh) | 经改进低功率切换式电容器积分器、模/数转换器及切换式电容器放大器 | |
CN110737299A (zh) | 一种低压可变恒流源装置 | |
CN108155907A (zh) | 一种可控开关电容式数模转换系统及方法 | |
CN112865799B (zh) | 一种优化电流舵DAC的sigma-delta ADC调制器及电子设备 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |