CN104167940A - 用于移相全桥同步整流电路的驱动电路及其控制方法 - Google Patents

用于移相全桥同步整流电路的驱动电路及其控制方法 Download PDF

Info

Publication number
CN104167940A
CN104167940A CN201410135028.6A CN201410135028A CN104167940A CN 104167940 A CN104167940 A CN 104167940A CN 201410135028 A CN201410135028 A CN 201410135028A CN 104167940 A CN104167940 A CN 104167940A
Authority
CN
China
Prior art keywords
phase
signal
circuit
synchronous rectification
bridge circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201410135028.6A
Other languages
English (en)
Other versions
CN104167940B (zh
Inventor
杜贵平
李治泳
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
South China University of Technology SCUT
Original Assignee
South China University of Technology SCUT
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by South China University of Technology SCUT filed Critical South China University of Technology SCUT
Priority to CN201410135028.6A priority Critical patent/CN104167940B/zh
Publication of CN104167940A publication Critical patent/CN104167940A/zh
Application granted granted Critical
Publication of CN104167940B publication Critical patent/CN104167940B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B70/00Technologies for an efficient end-user side electric power management and consumption
    • Y02B70/10Technologies improving the efficiency by using switched-mode power supplies [SMPS], i.e. efficient power electronics conversion e.g. power factor correction or reduction of losses in power supplies or efficient standby modes

Landscapes

  • Rectifiers (AREA)

Abstract

本发明公开了用于移相全桥同步整流电路的驱动电路及其控制方法,该驱动电路包括逻辑控制电路和DSP控制器。由DSP控制器产生的两路驱动信号和时钟脉冲信号经过逻辑控制电路后可得到用于驱动同步整流管的同步信号,当两路驱动信号同时为低电平时,逻辑控制电路在时钟脉冲信号的下降沿输出低电平信号,其他情况均输出高电平信号。该电路可使同步整流管导通时刻与理论的导通时刻延迟半个时钟脉冲时间,而关断时刻相同。本发明为移相全桥同步整流电路提供了一个简单有效、低成本的驱动方案。

Description

用于移相全桥同步整流电路的驱动电路及其控制方法
技术领域
本发明涉及同步整流技术领域,具体涉及用于移相全桥同步整流电路的驱动电路及其控制方法。
背景技术
低压大电流的大功率电源在工业生产中广泛应用,过去低电压输出整流管采用肖特基二极管,其正向压降约为0.5V,若通过大电流输出必然产生很大的导通损耗,相比之下功率MOS管的导通电阻很小,在大功率电源中使用同步整流技术可以大大减少输出端的整流损耗,提高电源转换效率。
图1是典型的移相全桥同步整流电路,图2是移相全桥同步整流电路次级侧同步整流管理想的驱动波形。移相全桥同步整流电路初级侧有四个开关管M1、M2、M3、M4。以开关管M1和M4为一组,相应的移相全桥同步整流电路次级侧同步整流管为SR1,同样以开关管 M2和M4为另一组,相应的移相全桥同步整流电路次级侧同步整流管为SR2。任何一组中只要初级侧有开关管处于导通状态时,次级侧相应的同步整流管也同样处于开通状态。当初级侧开关管全部处于关断状态时,次级侧的全部同步整流管都处于开通状态,为输出端的电感电流提供回流路径。
图3是传统实施方式的移相全桥同步整流电路驱动方案,常加入使用电流检测电路,采样电感电流的过零值作为驱动同步整流管导通和关断的判断点,此方法需要使用专门的驱动芯片,而且检测精度不高,检测电路影响整机效率,存在低效率、高成本的特点。
发明内容
本发明所要解决的技术问题是提供一种简便、低成本的用于移相全桥同步整流电路的驱动电路及其控制方法。
本发明为达到上述目的,所采用的技术方案如下:
所述的用于移相全桥同步整流电路的驱动电路,该电路包括逻辑控制电路和DSP控制器,所述DSP控制器产生用于移相全桥同步整流电路中初级侧一组斜对角开关管的第一驱动信号以及第二驱动信号和用于逻辑控制电路的时钟脉冲信号,所述的逻辑控制电路输出用于驱动移相全桥同步整流电路中次级侧同步整流管的驱动信号。
进一步地,所述逻辑控制电路包含一个与门、两个非门、一个或门、一个JK触发器;第一驱动信号和与门的第一输入端相连,第一非门的输出端和与门的第二输入端相连,第二驱动信号和非门输入端相连,第一驱动信号和或门的第一输入端相连,第二驱动信号和或门的第二输入端相连,或门的输出端和第二非门的输入端相连,与门的输出端和触发器的第一输入端相连,第二非门的输出端与触发器的第二输入端相连,DSP控制器的时钟脉冲信号输出端与触发器的时钟输入端相连。
所述第一驱动信号和第二驱动信号具有相同的频率ƒ,并且两者之间具有可调的移相角α。
当第一驱动信号以及第二驱动信号同时为低电平时,驱动信号在下一个时钟信号的下降沿变为低电平,其他情况均为高电平。
所述时钟脉冲信号的频率为(2N-1)ƒ/(1+2α)倍,N取能整除1000的任意正整数。
所述的用于移相全桥同步整流电路的驱动电路,其特征在于DSP处理器可采用德州仪器公司TMS320C2000系列DSP控制器。
本发明提供一种简便有效的用于移相全桥同步整流电路的驱动控制方法:当移相全桥同步整流电路中初级侧一组斜对角开关管的第一驱动信号以及第二驱动信号中只要有一个信号为高电平时,则在下一个时钟脉冲信号的下降沿来临时,逻辑控制电路输出信号为高电平;当移相全桥同步整流电路中初级侧一组斜对角开关管的第一驱动信号以及第二驱动信号同时为低电平时,在下一个时钟脉冲信号的下降沿来临时,逻辑控制电路输出信号为低电平。
与现有技术相比,本发明具有如下优点和技术效果:
1、即可实现数字功能,又可实现模拟功能;
2、具有误差精度可调,低成本的特点;
3、电路简单,体积小,简便有效。
附图说明
图1为移相全桥同步整流电路图;
图2是移相全桥同步整流电路次级侧同步整流管理想的驱动波形图;
图3为传统实施方式的移相全桥同步整流电路图;
图4为实施方式的移相全桥同步整流电路图;
图5为实施方式的逻辑驱动电路图;
图6为实施方式的时钟信号波形图。
具体实施方式
以下结合附图对本发明的实施作进一步的详细叙述。
如图4、图5,移相全桥同步整流电路的驱动电路包括逻辑控制电路和DSP控制器,所述DSP控制器产生用于移相全桥同步整流电路中初级侧一组斜对角开关管的第一驱动信号以及第二驱动信号和用于逻辑控制电路的时钟脉冲信号,所述的逻辑控制电路输出用于驱动移相全桥同步整流电路中次级侧同步整流管的驱动信号。
逻辑控制电路包含一个与门AND1、两个非门NOT1和NOT2、一个或门OR1、一个JK触发器D1。第一驱动信号PWMA和与门AND1的第一输入端相连,第一非门NOT1的输出端和与门AND1的第二输入端相连,第二驱动信号PWMB和非门NOT1输入端相连,第一驱动信号PWMA和或门OR1的第一输入端相连,第二驱动信号PWMB和或门OR1的第二输入端相连,或门OR1的输出端和第二非门NOT2的输入端相连,与门AND1的输出端和触发器D1的第一输入端J相连,第二非门NOT2的输出端与触发器D1的第二输入端K相连,DSP控制器的时钟脉冲信号输出端与触发器D1的时钟输入端相连。
第一驱动信号PWMA和第二驱动信号PWMB具有相同的频率ƒ,并且两者之间具有可调的移相角α。时钟脉冲信号CLK的频率为(2N-1)ƒ/(1+2α)倍,N取能整除1000的任意正整数。当第一驱动信号PWMA以及第二驱动信号PWMB同时为低电平时,驱动信号SQ在下一个时钟信号的下降沿变为低电平,其他情况均为高电平。
DSP处理器可采用德州仪器公司TMS320C2000系列DSP(包括C28xx、C24xx、C2xx等)控制器。
本发明提供用于移相全桥同步整流电路的驱动电路。实施方式的移相全桥同步整流电路如图4所示,移相全桥同步整流电路初级侧四个开关管(M1、M2、M3、M4)的驱动信号分别由DSP控制器提供(图中只标示斜对角驱动信号PWMA和PWMB),其中第一开关管M1的驱动信号与第三开关管M3的驱动信号互补,第二开关管M2的驱动信号与第四开关管M4的驱动信号互补,此外驱动信号PWMA与PWMB的相位相差一个α角。倘若第一开关管M1和第四开关管M4导通,对应的第一同步整流管SR1导通,同理第二开关管M2和第三开关管M3导通时,对应的第二同步整流管SR2导通。当初级测四个开关管都关断时,第一、第二同步整流管(SR1、SR2)同时导通。
图5是实施方式的逻辑驱动电路图。
图6为实施方式的时钟脉冲信号波形图。该时钟脉冲信号可使移相全桥同步整流电路初级侧的一组斜对角开关管与对应的同步整流管导通时刻只相差半个时钟脉冲周期时间,而关断时刻相同。
本实施方式的全桥同步整流包含以下运行步骤:
以PWMA和PWMB的半周期为例,当第一开关管M1导通时,驱动信号PWMA为高电平,此时正处于时钟脉冲信号的上升沿,经过半个时钟脉冲周期后,第一同步整流管SR1导通,此时电感电流仍处于续流阶段。经过移相角α后,第四开关管M4导通,驱动信号PWMB为高电平,第一同步整流管SR1继续保持导通,直至PWMB为低电平,此刻时钟脉冲信号处于下降沿,驱动第一同步整流管SR1关断。后半周期的运行步骤类似,在此不再详述。
本领域技术人员可以在不违背本发明的原理和实质的前提下对本具体实施例做出各种修改或补充或者采用类似的方式替代,但是这些改动均落入本发明的保护范围。因此本发明技术范围不局限于上述实施例。

Claims (7)

1.用于移相全桥同步整流电路的驱动电路,其特征在于,该电路包括逻辑控制电路和DSP控制器,所述DSP控制器产生用于移相全桥同步整流电路中初级侧一组斜对角开关管的第一驱动信号(PWMA)以及第二驱动信号(PWMB)和用于逻辑控制电路的时钟脉冲信号(CLK),所述的逻辑控制电路输出用于驱动移相全桥同步整流电路中次级侧同步整流管的驱动信号(SQ)。
2.根据权利要求1所述的用于移相全桥同步整流电路的驱动电路,其特征在于逻辑控制电路包含一个与门(AND1)、两个非门(NOT1和NOT2)、一个或门(OR1)、一个JK触发器(D1);第一驱动信号(PWMA)和与门(AND1)的第一输入端相连,第一非门(NOT1)的输出端和与门(AND1)的第二输入端相连,第二驱动信号(PWMB)和非门(NOT1)输入端相连,第一驱动信号(PWMA)和或门(OR1)的第一输入端相连,第二驱动信号(PWMB)和或门(OR1)的第二输入端相连,或门(OR1)的输出端和第二非门(NOT2)的输入端相连,与门(AND1)的输出端和触发器(D1)的第一输入端(J)相连,第二非门(NOT2)的输出端与触发器(D1)的第二输入端(K)相连,DSP控制器的时钟脉冲信号输出端与触发器(D1)的时钟输入端相连。
3.根据权利要求1所述的用于移相全桥同步整流电路的驱动电路,其特征在于第一驱动信号(PWMA)和第二驱动信号(PWMB)具有相同的频率ƒ,并且两者之间具有可调的移相角α。
4.根据权利要求1所述的用于移相全桥同步整流电路的驱动电路,其特征在于当第一驱动信号(PWMA)以及第二驱动信号(PWMB)同时为低电平时,驱动信号(SQ)在下一个时钟信号的下降沿变为低电平,否则均为高电平。
5.根据权利要求1所述的用于移相全桥同步整流电路的驱动电路,其特征在于时钟脉冲信号(CLK)的频率为(2N-1)ƒ/(1+2α)倍,N取能整除1000的任意正整数。
6.根据权利要求1所述的用于移相全桥同步整流电路的驱动电路,其特征在于DSP处理器采用德州仪器公司TMS320C2000系列DSP控制器。
7.用于权利要求1~6任一项所述的用于移相全桥同步整流电路的驱动电路的控制方法是:在移相全桥同步整流电路中初级侧一组斜对角开关管的第一驱动信号(PWMA)以及第二驱动信号(PWMB)中,只要有一个信号为高电平,则在下一个时钟脉冲信号的下降沿来临时,逻辑控制电路输出信号(SQ)为高电平;当移相全桥同步整流电路中初级侧一组斜对角开关管的第一驱动信号(PWMA)以及第二驱动信号(PWMB)同时为低电平时,则在下一个时钟脉冲信号的下降沿来临时,逻辑控制电路输出信号(SQ)为低电平。
CN201410135028.6A 2014-07-01 2014-07-01 用于移相全桥同步整流电路的驱动电路及其控制方法 Active CN104167940B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201410135028.6A CN104167940B (zh) 2014-07-01 2014-07-01 用于移相全桥同步整流电路的驱动电路及其控制方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410135028.6A CN104167940B (zh) 2014-07-01 2014-07-01 用于移相全桥同步整流电路的驱动电路及其控制方法

Publications (2)

Publication Number Publication Date
CN104167940A true CN104167940A (zh) 2014-11-26
CN104167940B CN104167940B (zh) 2017-02-15

Family

ID=51911625

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410135028.6A Active CN104167940B (zh) 2014-07-01 2014-07-01 用于移相全桥同步整流电路的驱动电路及其控制方法

Country Status (1)

Country Link
CN (1) CN104167940B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106169872B (zh) * 2015-05-19 2020-01-10 Lg伊诺特有限公司 双向直流至直流变换器
CN113179034A (zh) * 2021-04-26 2021-07-27 长城电源技术有限公司 同步整流控制电路

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060187686A1 (en) * 2005-02-21 2006-08-24 Chaoqun Sun LLC series resonant converter and the driving method for the synchronous rectification power switches thereof
CN101588138A (zh) * 2009-06-22 2009-11-25 英飞特电子(杭州)有限公司 适用于中心抽头结构整流的同步整流驱动电路
CN203166766U (zh) * 2013-03-25 2013-08-28 苏州朗旭电子科技有限公司 使用数字控制的dc/dc转换器
CN203942461U (zh) * 2014-07-01 2014-11-12 华南理工大学 用于移相全桥同步整流电路的驱动电路

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060187686A1 (en) * 2005-02-21 2006-08-24 Chaoqun Sun LLC series resonant converter and the driving method for the synchronous rectification power switches thereof
CN101588138A (zh) * 2009-06-22 2009-11-25 英飞特电子(杭州)有限公司 适用于中心抽头结构整流的同步整流驱动电路
CN203166766U (zh) * 2013-03-25 2013-08-28 苏州朗旭电子科技有限公司 使用数字控制的dc/dc转换器
CN203942461U (zh) * 2014-07-01 2014-11-12 华南理工大学 用于移相全桥同步整流电路的驱动电路

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
李鹏: "基于单周控制的数控直流电源的研究", 《中国优秀硕士学位论文全文数据库》, no. 7, 15 July 2012 (2012-07-15) *
王浩等: "低电压大电流同步整流技术的现状及发展", 《电源技术应用》, vol. 5, no. 9, 30 September 2002 (2002-09-30) *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106169872B (zh) * 2015-05-19 2020-01-10 Lg伊诺特有限公司 双向直流至直流变换器
CN113179034A (zh) * 2021-04-26 2021-07-27 长城电源技术有限公司 同步整流控制电路

Also Published As

Publication number Publication date
CN104167940B (zh) 2017-02-15

Similar Documents

Publication Publication Date Title
TWI504113B (zh) 返馳式電源轉換器與電子裝置
CN102735914B (zh) 同步整流电路以及过零检测方法
CN103326581B (zh) Llc谐振变换器、控制电路及驱动方法
CN103280995B (zh) 准谐振变换器同步整流电路
TWI474587B (zh) 次級側同步整流控制電路及具有此次級側同步整流控制電路之交換式轉換器
CN104143928B (zh) 交流‑直流转换器中的输出电压动态采样电路
CN103904901A (zh) 一种移相全桥变换电路及控制方法
US9698671B2 (en) Single-stage AC-to-DC converter with variable duty cycle
CN107147302B (zh) 一种同步整流llc变换器的数字控制系统及其控制方法
EP3327920A1 (en) Multi-level inverter
CN103944402A (zh) 一种零电压开关的它激式推挽变换器的控制方法及变换器
US10164543B2 (en) System and method for controlling power converter with adaptive turn-on delay
CN109660109A (zh) 一种适用于开关电源的自适应过零检测电路
Xue et al. A 99%-efficiency 1-MHz 1.6-kW zero-voltage-switching boost converter using normally-off GaN power transistors and adaptive dead-time controlled gate drivers
US9742279B2 (en) Interleaved buck converter
CN104167940A (zh) 用于移相全桥同步整流电路的驱动电路及其控制方法
CN203942461U (zh) 用于移相全桥同步整流电路的驱动电路
CN203911763U (zh) 一种适用于cpu供电的数字电源
CN105375779A (zh) 串联谐振电源零电流检测系统
CN102497092B (zh) 一种零电流开通和零电流关断的同步整流控制电路
CN204465375U (zh) 一种稳定形计算机开关逻辑控制器
CN204156744U (zh) 具有死区时间拓扑结构的自驱动同步整流电路
US9673716B2 (en) Resonant converter with three switches
CN204681251U (zh) 一种降压型转换器
CN204258630U (zh) 一种多相直流转换电路及其数模混合控制电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant