CN104166287B - 阵列基板以及液晶显示装置 - Google Patents

阵列基板以及液晶显示装置 Download PDF

Info

Publication number
CN104166287B
CN104166287B CN201410397922.0A CN201410397922A CN104166287B CN 104166287 B CN104166287 B CN 104166287B CN 201410397922 A CN201410397922 A CN 201410397922A CN 104166287 B CN104166287 B CN 104166287B
Authority
CN
China
Prior art keywords
pixel electrode
substrate
pixel
switch
array base
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201410397922.0A
Other languages
English (en)
Other versions
CN104166287A (zh
Inventor
王金杰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TCL China Star Optoelectronics Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen China Star Optoelectronics Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Technology Co Ltd
Priority to CN201410397922.0A priority Critical patent/CN104166287B/zh
Priority to US14/381,018 priority patent/US20160049131A1/en
Priority to PCT/CN2014/084638 priority patent/WO2016023238A1/zh
Publication of CN104166287A publication Critical patent/CN104166287A/zh
Application granted granted Critical
Publication of CN104166287B publication Critical patent/CN104166287B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Nonlinear Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Liquid Crystal (AREA)
  • Chemical & Material Sciences (AREA)
  • Mathematical Physics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Computer Hardware Design (AREA)
  • Optics & Photonics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Gas-Filled Discharge Tubes (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本发明公开了一种阵列基板以及液晶显示装置,阵列基板包括基板;设置在基板上的多条扫描线、多条数据线、多个像素电极、多个主像素开关、多个次像素开关、多个放电开关以及多个放电电容,每个像素电极包括主像素电极和次像素电极;每个主像素开关分别对应连接一条扫描线、一条数据线以及一个主像素电极,每个次像素开关分别对应连接一条扫描线、一条数据线以及一个次主像素电极,每个放电开关分别对应连接一条扫描线、一个次像素电极以及一个放电电容;位于基板中心的放电开关对其连接的次像素电极所放出的电量少于位于所述基板边缘的放电开关对其连接次像素电极所放出的电量。通过上述方式,能够使整个液晶显示面板的亮度达到预期。

Description

阵列基板以及液晶显示装置
技术领域
本发明涉及液晶显示领域,特别是涉及一种阵列基板以及液晶显示装置。
背景技术
液晶显示装置通常包括阵列基板,彩膜基板,设置于阵列基板、彩膜基板之间的液晶层。液晶显示装置包括多个像素单元,每个像素单元均包括由氧化铟锡薄膜制成的设置于阵列基板上的像素电极及设置于彩膜基板上的公共电极,该像素电极与彩膜基板上的公共电极形成电场,以控制阵列基板与彩膜基板之间的液晶层中的液晶分子发生偏转。
阵列基板一般包括行向设置的扫描线,列向设置且与扫描线交但不导通的数据线,位于扫描线和数据线所分割的多个单元区域内的像素电极以及薄膜晶体管TFT。薄膜晶体管TFT的栅极电连接到扫描线上;薄膜晶体管TFT的源极电连接到同一条最近的数据线上;薄膜晶体管的漏极电连接到同一个单元区域内的像素电极上。
当数据线从数据驱动器获得数据信号和扫描线从扫描驱动器获得扫描信号使得像素电极的电平发生变化,从而使得加在液晶电容之间的电平发生变化时,液晶层中的液晶分子的偏转方向也发生改变,从而控制通过该像素的光通过率,进而控制每个像素的显示亮度。
通常的像素电极都是由一个基准电压Best Vcom通过TFT驱动为所有的像素进行充电。尽管充电时的电源来自于同一个基准电压,但是由于TFT的栅电极线(Gate line)与扫描线连接进行信号传输时,会产生不同程度的RC delay,造成信号的延迟,使同一区域的中心区域的像素电极和靠近周边的像素的充电率不一致,周边区域的充电率会高于中心区域的充电率。而这种充电率的不一致会直接导致像素中心区域的电位值明显小于周边区域像素的电位,致使液晶分子的偏转方向不一致,导致液晶面板显示某些灰阶画面时靠近面板四周边缘的亮度明显要比面板中心位置的亮度更高,造成面板四周边缘画面泛白的现象,并且越靠近边缘位置亮度差越大。
发明内容
本发明主要解决的技术问题是提供一种阵列基板以及液晶显示装置,能够使整个液晶显示面板的亮度达到预期。
为解决上述技术问题,本发明采用的一个技术方案是:提供一种阵列基板,包括:
基板;
设置在所述基板上的多条扫描线以及多条数据线;
设置在所述基板上的多个像素电极,每个所述像素电极包括主像素电极和次像素电极;
设置在所述基板的多个主像素开关、多个次像素开关、多个放电开关以及多个放电电容;
其中,每个所述主像素开关的控制端、第一端以及第二端分别对应连接一条所述扫描线、一条数据线以及一个所述主像素电极,每个所述次像素开关的控制端、第一端以及第二端分别对应连接一条所述扫描线、一条数据线以及一个所述次像素电极,每个所述放电开关的控制端、第一端以及第二端分别对应连接一条扫描线、一个所述次像素电极以及一个所述放电电容;
至少在对应显示过程中,位于所述基板中心的放电开关对其连接的所述次像素电极所放出的电量少于位于所述基板边缘的放电开关对其连接所述次像素电极所放出的电量。
其中,所述放电电容的大小从所述基板的中心到边缘逐渐增大。
其中,所述放电开关通道的大小从所述基板的中心到边缘逐渐增大。
为解决上述技术问题,本发明采用的另一个技术方案是:提供一种阵列基板,包括:
基板;
设置在所述基板上的多条扫描线以及多条数据线;
设置在所述基板上的多个像素电极,每个所述像素电极包括第一像素电极和第二像素电极;
设置在所述基板的多个第一像素开关、多个第二像素开关、多个放电开关以及多个放电电容;
其中,每个所述第一像素开关的控制端、第一端以及第二端分别对应连接一条所述扫描线、一条数据线以及一个所述第一像素电极,每个所述第二像素开关的控制端、第一端以及第二端分别对应连接一条所述扫描线、一条数据线以及一个所述第二像素电极,每个所述放电开关的控制端、第一端以及第二端分别对应连接一条扫描线、一个所述第二像素电极以及一个所述放电电容;
至少在对应部分显示过程中,所述阵列基板上各个所述放电开关对其连接的所述第二像素电极进行放电操作后,至少部分所述像素电极之间的总电容不同,以使得所述阵列基板对应的显示亮度分布符合预期亮度分布。
其中,位于所述基板中心的放电开关对其连接的所述第二像素电极所放出的电量少于位于所述基板边缘的放电开关对其连接所述第二像素电极所放出的电量,以使得所述阵列基板对应的显示亮度均匀分布。
其中,所述放电电容的大小从所述基板的中心到边缘逐渐增大。
其中,所述放电开关通道的大小从所述像素区域的中心到边缘逐渐增大。
为解决上述技术问题,本发明采用的另一个技术方案是:提供一种液晶显示装置,所述液晶显示装置包括阵列基板,
所述阵列基板包括基板;
设置在所述基板上的多条扫描线以及多条数据线;
设置在所述基板上的多个像素电极,每个所述像素电极包括主像素电极和次像素电极;
设置在所述基板的多个主像素开关、多个次像素开关、多个放电开关以及多个放电电容;
其中,每个所述主像素开关的控制端、第一端以及第二端分别对应连接一条所述扫描线、一条数据线以及一个所述主像素电极,每个所述次像素开关的控制端、第一端以及第二端分别对应连接一条所述扫描线、一条数据线以及一个所述次像素电极,每个所述放电开关的控制端、第一端以及第二端分别对应连接一条扫描线、一个所述次像素电极以及一个所述放电电容;
至少在对应显示过程中,位于所述基板中心的放电开关对其连接的所述次像素电极所放出的电量少于位于所述基板边缘的放电开关对其连接所述次像素电极所放出的电量。
为解决上述技术问题,本发明采用的另一个技术方案是:提供一种液晶显示装置,所述液晶显示装置包括阵列基板,
所述阵列基板包括基板;
设置在所述基板上的多条扫描线以及多条数据线;
设置在所述基板上的多个像素电极,每个所述像素电极包括第一像素电极和第二像素电极;
设置在所述基板的多个第一像素开关、多个第二像素开关、多个放电开关以及多个放电电容;
其中,每个所述第一像素开关的控制端、第一端以及第二端分别对应连接一条所述扫描线、一条数据线以及一个所述第一像素电极,每个所述第二像素开关的控制端、第一端以及第二端分别对应连接一条所述扫描线、一条数据线以及一个所述第二像素电极,每个所述放电开关的控制端、第一端以及第二端分别对应连接一条扫描线、一个所述第二像素电极以及一个所述放电电容;
至少在对应部分显示过程中,所述阵列基板上各个所述放电开关对其连接的所述第二像素电极进行放电操作后,至少部分所述像素电极之间的总电容不同,以使得所述阵列基板对应的显示亮度分布符合预期亮度分布。
其中,位于所述基板中心的放电开关对其连接的所述第二像素电极所放出的电量少于位于所述基板边缘的放电开关对其连接所述第二像素电极所放出的电量,以使得所述阵列基板对应的显示亮度均匀分布。
本发明的有益效果是:区别于现有技术的情况,本发明使位于基板中心位置的放电开关对其连接的次像素电极所放出的电量少于位于基板边缘的放电开关对其连接的次像素电极所放出的电量,进而使在某些情况下基板中心位置较暗的状况由于基板中心位置像素电极电量保持够多而改善此区域的亮度,能够使整个液晶显示面板的亮度达到预期。
在具体实施方式中,能够逐步增加基板中心位置次像素电极的像素的电量,增加液晶显示面板中心位置的显示亮度;或者能够从基板中心位置到边缘位置逐步降低次像素电极的像素的电量,降低液晶显示面板边缘位置的显示亮度,进一步地使得整个液晶显示面板的亮度达到一致,提高液晶显示面板的均匀度。
附图说明
图1是本发明阵列基板一实施方式的结构示意图;
图2是本发明阵列基板一实施方式的电路结构示意图;
图3是本发明阵列基板另一实施方式的电路结构示意图
图4是本发明液晶显示装置一实施方式的结构示意图;
图5是本发明液晶显示装置另一实施方式的结构示意图。
具体实施方式
参阅图1,图1是本发明阵列基板一实施方式的结构示意图。
如图1所示,本实施方式的阵列基板包括基板100,设置在基板上的多条扫描线101以及多条数据线102,其中,相交的扫描线与数据线电绝缘。阵列基板还包括设置在所述基板100上的多个像素电极103(图中仅示出一个),进一步的参阅图2,图2是本发明阵列基板一实施方式的电路结构示意图。
如图2所示,本实施方式的阵列基板包括基板200,基板200上的每个像素电极包括主像素电极205和次像素电极207;
阵列基板还包括设置在基板200的多个主像素开关201、多个次像素开关202、多个放电开关203以及多个放电电容204。如图2所示,每个主像素开关201的控制端、第一端以及第二端分别对应连接一条所述扫描线209、一条数据线210以及一个所述主像素电极205,每个次像素开关202的控制端、第一端以及第二端分别对应连接一条所述扫描线209、一条数据线210以及一个所述次像素电极207,每个放电开关203的控制端、第一端以及第二端分别对应连接一条扫描线209、一个所述次像素电极208以及一个所述放电电容204。
进一步的参阅图2,本实施方式的阵列基板还包括与扫描线209连接的扫描驱动器211,与数据线210相连接的数据驱动器212。上述扫描驱动器211用于为扫描线209提供扫描信号,上述数据驱动器212用于为数据线提供数据信号。
工作时,扫描驱动器211输出扫描信号给扫描线209,主像素电极205相连接的主像素开关201、与次像素电极207相连接的次像素开关202均打开,数据驱动器212输出的数据信号通过数据线210分别给主像素电极205、次像素电极207充电。充电完毕后,主像素开关201以及次像素开关202关闭。此时,扫描驱动器211输出扫描信号给放电开关203使其打开,对次像素电极207进行放电。并且,至少在对应显示过程中,位于基板200中心的放电开关203对其连接的次像素电极207所放出的电量少于位于基板200边缘的放电开关203对其连接所述次像素电极208所放出的电量。本实施方式中,放电电容204的容量大小从基板200的中心到边缘逐渐增大。通过设置逐步增大基板从中心到边缘的放电电容的容量来逐步增加基板中心位置次像素电极的像素的电量,进一步增加液晶显示面板中心位置的显示亮度;或者能够从基板中心位置到边缘位置逐步降低次像素电极的像素的电量,降低液晶显示面板边缘位置的显示亮度,提高液晶显示面板的均匀度,使整个液晶显示面板的亮度达到预期。
在其他实施方式中,也可以使放电开关203通道的大小从基板200的中心到边缘的位置逐渐增大,确保在相同的放电时间内,边缘位置的次像素电极207放出较多的电量,以使位于基板200中心的次像素电极207的电压略高于所述位于基板200边缘位置的次像素电极208的电压。
区别于现有技术的情况,本发明使位于基板中心位置的放电开关对其连接的次像素电极所放出的电量少于位于基板边缘的放电开关对其连接的次像素电极所放出的电量,进而使在某些情况下基板中心位置较暗的状况由于基板中心位置像素电极电量保持够多而改善此区域的亮度,能够使整个液晶显示面板的亮度达到预期。
在具体实施方式中,能够从基板边缘位置到中心位置逐步增加基板中心位置次像素电极的像素的电量,增加液晶显示面板中心位置的显示亮度;或者能够从基板中心位置到边缘位置逐步降低次像素电极的像素的电量,降低液晶显示面板边缘位置的显示亮度,进一步地使得整个液晶显示面板的亮度达到一致,提高液晶显示面板的均匀度。
如图3所示,图3为本发明阵列基板另一实施方式的电路结构示意图。
本实施方式的阵列基板300包括基板,设置在基板上的多条扫描线309以及多条数据线310;
阵列基板还包括设置在基板300上的多个像素电极,每个所述像素电极包括第一像素电极305和第二像素电极307;
设置在所述基板的多个第一像素开关301、多个第二像素开关302、多个放电开关303以及多个放电电容304;
每个第一像素开关301的控制端、第一端以及第二端分别对应连接一条所述扫描线309、一条数据线310以及一个第一像素电极306,每个所述第二像素开关302的控制端、第一端以及第二端分别对应连接一条所述扫描线306、一条数据线310以及一个第二像素电极308,每个所述放电开关的控制端、第一端以及第二端分别对应连接一条扫描线309、一个所述第二像素电极308以及一个所述放电电容304。
本实施方式的阵列基板还包括与扫描线309连接的扫描驱动器311,与数据线310相连接的数据驱动器312。上述扫描驱动器311用于为扫描线309提供扫描信号,上述数据驱动器312用于为数据线提供数据信号。
工作时,扫描驱动器311输出扫描信号给扫描线309,第一像素开关301、与第二像素电极308相连接的第二像素开关302均打开,数据驱动器312输出的数据信号通过数据线310分别给第一像素电极305以及第二像素电极307充电。充电完毕后,第一像素开关301以及第二像素开关302关闭。此时,扫描驱动器311输出扫描信号给放电开关303使其打开,对第二像素电极308进行放电。
阵列基板上各个放电开关303对其连接的所述第二像素电极307进行放电操作后,至少部分像素电极之间的总电容不同,以使得所述阵列基板对应的显示亮度分布符合预期亮度分布。
在一个具体实施方式中,位于所述基板300中心的放电开关303对其连接的第二像素电极307所放出的电量少于位于基板300边缘的放电开关303对其连接所述第二像素电极308所放出的电量,以使得所述阵列基板对应的显示亮度均匀分布。
而要使得位于所述基板300中心的放电开关303对其连接的第二像素电极307所放出的电量少于位于基板300边缘的放电开关303对其连接所述第二像素电极308所放出的电量,可以使放电电容304的大小从基板300的中心到边缘逐渐增大,来使得位于所述基板300中心的放电开关303对其连接的第二像素电极307所放出的电量少于位于基板300边缘的放电开关303对其连接所述第二像素电极308所放出的电量。
或者,放电开关303放电的能力比如开关通道的大小从基板300的中心到边缘的位置逐渐增大,也能够使在相同的放电时间内,使得位于所述基板300中心的放电开关303对其连接的第二像素电极307所放出的电量少于位于基板300边缘的放电开关303对其连接所述第二像素电极308所放出的电量,以使位于基板300中心的第二像素电极308的电压略高于所述位于基板300边缘位置的次像素电极308的电压。
需要说明的是,此处的第一像素电极305和第二像素电极307的总电量不同,并不仅仅局限于上面提到的增加基板中心位置第二像素电极的像素的电量,在其他需要的实施方式中,也可以通过该方式,增加基板边缘位置像素的电量,只要通过改变第二像素电极的像素的电量来提高液晶显示面板的均匀度,使整个液晶显示面板的亮度达到预期的方案都属于本发明的保护范围。
区别于现有技术的情况,本发明使位于基板中心位置的放电开关对其连接的第二像素电极所放出的电量少于位于基板边缘的放电开关对其连接的第二像素电极所放出的电量,进而使在某些情况下基板中心位置较暗的状况由于基板中心位置像素电极电量保持够多而改善此区域的亮度,能够使整个液晶显示面板的亮度达到预期。
在具体实施方式中,能够逐步增加基板中心位置第二像素电极的像素的电量,增加液晶显示面板中心位置的显示亮度;或者能够从基板中心位置到边缘位置逐步降低第二像素电极的像素的电量,降低液晶显示面板边缘位置的显示亮度,进一步地使得整个液晶显示面板的亮度达到一致,提高液晶显示面板的均匀度。
参阅图4,图4是本发明液晶显示装置一实施方式的结构示意图,本实施方式的液晶显示装置包括阵列基板401,上述阵列基板为前述任何本发明阵列基板实施方式中的一种,例如是图2中的阵列基板。阵列基板上对应设置图2所述的像素电极4011,上述阵列基板还包括与上述阵列基板401相对设置的彩膜基板402,以及填充在阵列基板401与彩膜基板402之间的液晶分子403。
结合图2和图4,液晶显示装置工作后,扫描驱动器211输出扫描信号给扫描线209,各个主像素开关201与次像素开关202均打开,所有的放电开关203关闭,数据驱动器212输出的数据信号通过数据线210分别给主像素电极205、次像素电极207充电。充电完毕后,各个主像素开关201与次像素开关202关闭,扫描驱动器211输出扫描信号给放电开关203使其打开,放电开关203对与之相连接的次像素电极207进行放电,位于所述基板200中心的放电开关203对其连接的次像素电极207所放出的电量少于位于基板200边缘的放电开关203对其连接所述次像素电极207所放出的电量。
阵列基板401上的像素电极4011与彩膜基板402上的公共电极(图中未示出)之间形成电场,由于经过上述对次像素电极207的放电处理,基板200上的各个像素电极的所存储的电量都已经与其所处的基板位置相对应,因而,在上述电场的作用下,填充在阵列基板401与彩膜基板402之间的液晶分子403发生方向一致的偏转,如图5所示,进一步地使得整个液晶显示面板的亮度达到一致,提高液晶显示面板的均匀度。
区别于现有技术的情况,本发明使位于基板中心位置的放电开关对其连接的次像素电极所放出的电量少于位于基板边缘的放电开关对其连接的次像素电极所放出的电量,进而使在某些情况下基板中心位置较暗的状况由于基板中心位置像素电极电量保持够多而改善此区域的亮度,能够使整个液晶显示面板的亮度达到预期。
在具体实施方式中,能够逐步增加基板中心位置次像素电极的像素的电量,增加液晶显示面板中心位置的显示亮度;或者能够从基板中心位置到边缘位置逐步降低次像素电极的像素的电量,降低液晶显示面板边缘位置的显示亮度,进一步地使得整个液晶显示面板的亮度达到一致,提高液晶显示面板的均匀度。
在另一个实施方式中,液晶显示装置包括的阵列基板为如图3中的阵列基板,本实施方式中的阵列基板上各个放电开关对其连接的所述第二像素电极进行放电操作后,至少部分像素电极中第一像素电极和第二像素电极的总电容不同,以使得所述阵列基板对应的显示亮度分布符合预期亮度分布。
区别于现有技术的情况,本发明使位于基板中心位置的放电开关对其连接的第二像素电极所放出的电量少于位于基板边缘的放电开关对其连接的第二像素电极所放出的电量,进而使在某些情况下基板中心位置较暗的状况由于基板中心位置像素电极电量保持够多而改善此区域的亮度,能够使整个液晶显示面板的亮度达到预期。
在具体实施方式中,能够逐步增加基板中心位置第二像素电极的像素的电量,增加液晶显示面板中心位置的显示亮度;或者能够从基板中心位置到边缘位置逐步降低第二像素电极的像素的电量,降低液晶显示面板边缘位置的显示亮度,进一步地使得整个液晶显示面板的亮度达到一致,提高液晶显示面板的均匀度。
以上所述仅为本发明的实施方式,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。

Claims (10)

1.一种阵列基板,其特征在于,包括:
基板;
设置在所述基板上的多条扫描线以及多条数据线;
设置在所述基板上的多个像素电极,每个所述像素电极包括主像素电极和次像素电极;
设置在所述基板的多个主像素开关、多个次像素开关、多个放电开关以及多个放电电容;
其中,每个所述主像素开关的控制端、第一端以及第二端分别对应连接一条所述扫描线、一条数据线以及一个所述主像素电极,每个所述次像素开关的控制端、第一端以及第二端分别对应连接一条所述扫描线、一条数据线以及一个所述次像素电极,每个所述放电开关的控制端、第一端以及第二端分别对应连接一条扫描线、一个所述次像素电极以及一个所述放电电容;
至少在对应显示过程中,位于所述基板中心的放电开关对其连接的所述次像素电极所放出的电量少于位于所述基板边缘的放电开关对其连接所述次像素电极所放出的电量。
2.根据权利要求1所述的阵列基板,其特征在于,所述放电电容的大小从所述基板的中心到边缘逐渐增大。
3.根据权利要求2所述的阵列基板,其特征在于,所述放电开关通道的大小从基板的中心到边缘逐渐增大。
4.一种阵列基板,其特征在于,包括:
基板;
设置在所述基板上的多条扫描线以及多条数据线;
设置在所述基板上的多个像素电极,每个所述像素电极包括第一像素电极和第二像素电极;
设置在所述基板的多个第一像素开关、多个第二像素开关、多个放电开关以及多个放电电容;
其中,每个所述第一像素开关的控制端、第一端以及第二端分别对应连接一条所述扫描线、一条数据线以及一个所述第一像素电极,每个所述第二像素开关的控制端、第一端以及第二端分别对应连接一条所述扫描线、一条数据线以及一个所述第二像素电极,每个所述放电开关的控制端、第一端以及第二端分别对应连接一条扫描线、一个所述第二像素电极以及一个所述放电电容;
至少在对应部分显示过程中,所述阵列基板上各个所述放电开关对其连接的所述第二像素电极进行放电操作后,至少部分所述像素电极之间的总电容不同,以使得所述阵列基板对应的显示亮度分布符合预期亮度分布。
5.根据权利要求4所述的阵列基板,其特征在于,位于所述基板中心的放电开关对其连接的所述第二像素电极所放出的电量少于位于所述基板边缘的放电开关对其连接所述第二像素电极所放出的电量,以使得所述阵列基板对应的显示亮度均匀分布。
6.根据权利要求5所述的阵列基板,其特征在于,所述放电电容的大小从所述基板的中心到边缘逐渐增大。
7.根据权利要求5所述的阵列基板,其特征在于,所述放电开关通道的大小从所述像素区域的中心到边缘逐渐增大。
8.一种液晶显示装置,其特征在于,所述液晶显示装置包括阵列基板,
所述阵列基板包括基板;
设置在所述基板上的多条扫描线以及多条数据线;
设置在所述基板上的多个像素电极,每个所述像素电极包括主像素电极和次像素电极;
设置在所述基板的多个主像素开关、多个次像素开关、多个放电开关以及多个放电电容;
其中,每个所述主像素开关的控制端、第一端以及第二端分别对应连接一条所述扫描线、一条数据线以及一个所述主像素电极,每个所述次像素开关的控制端、第一端以及第二端分别对应连接一条所述扫描线、一条数据线以及一个所述次像素电极,每个所述放电开关的控制端、第一端以及第二端分别对应连接一条扫描线、一个所述次像素电极以及一个所述放电电容;
至少在对应显示过程中,位于所述基板中心的放电开关对其连接的所述次像素电极所放出的电量少于位于所述基板边缘的放电开关对其连接所述次像素电极所放出的电量。
9.一种液晶显示装置,其特征在于,所述液晶显示装置包括阵列基板,所述阵列基板包括
基板;
设置在所述基板上的多条扫描线以及多条数据线;
设置在所述基板上的多个像素电极,每个所述像素电极包括第一像素电极和第二像素电极;
设置在所述基板的多个第一像素开关、多个第二像素开关、多个放电开关以及多个放电电容;
其中,每个所述第一像素开关的控制端、第一端以及第二端分别对应连接一条所述扫描线、一条数据线以及一个所述第一像素电极,每个所述第二像素开关的控制端、第一端以及第二端分别对应连接一条所述扫描线、一条数据线以及一个所述第二像素电极,每个所述放电开关的控制端、第一端以及第二端分别对应连接一条扫描线、一个所述第二像素电极以及一个所述放电电容;
至少在对应部分显示过程中,所述阵列基板上各个所述放电开关对其连接的所述第二像素电极进行放电操作后,至少部分所述像素电极之间的总电容不同,以使得所述阵列基板对应的显示亮度分布符合预期亮度分布。
10.根据权利要求9所述的液晶显示装置,其特征在于,位于所述基板中心的放电开关对其连接的所述第二像素电极所放出的电量少于位于所述基板边缘的放电开关对其连接所述第二像素电极所放出的电量,以使得所述阵列基板对应的显示亮度均匀分布。
CN201410397922.0A 2014-08-13 2014-08-13 阵列基板以及液晶显示装置 Expired - Fee Related CN104166287B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201410397922.0A CN104166287B (zh) 2014-08-13 2014-08-13 阵列基板以及液晶显示装置
US14/381,018 US20160049131A1 (en) 2014-08-13 2014-08-18 Array substrate and liquid crystal display
PCT/CN2014/084638 WO2016023238A1 (zh) 2014-08-13 2014-08-18 阵列基板以及液晶显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410397922.0A CN104166287B (zh) 2014-08-13 2014-08-13 阵列基板以及液晶显示装置

Publications (2)

Publication Number Publication Date
CN104166287A CN104166287A (zh) 2014-11-26
CN104166287B true CN104166287B (zh) 2016-11-16

Family

ID=51910172

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410397922.0A Expired - Fee Related CN104166287B (zh) 2014-08-13 2014-08-13 阵列基板以及液晶显示装置

Country Status (2)

Country Link
CN (1) CN104166287B (zh)
WO (1) WO2016023238A1 (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106249499B (zh) * 2016-10-18 2019-07-23 深圳市华星光电技术有限公司 曲面显示面板及曲面显示装置
CN107818770A (zh) * 2017-10-25 2018-03-20 惠科股份有限公司 显示面板的驱动装置及方法
CN108319086B (zh) * 2018-03-28 2020-05-08 惠科股份有限公司 显示面板及显示装置

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100499139C (zh) * 2006-12-27 2009-06-10 友达光电股份有限公司 薄膜晶体管阵列基板及其像素结构
CN100573247C (zh) * 2007-04-06 2009-12-23 群康科技(深圳)有限公司 垂直配向型液晶显示装置的驱动电路及驱动方法
KR101348754B1 (ko) * 2007-05-03 2014-01-07 삼성디스플레이 주식회사 액정 표시 장치
WO2010089820A1 (ja) * 2009-02-03 2010-08-12 シャープ株式会社 アクティブマトリクス基板、液晶パネル、液晶表示ユニット、液晶表示装置、テレビジョン受像機
CN102879966B (zh) * 2012-10-18 2015-09-02 深圳市华星光电技术有限公司 一种阵列基板及液晶显示装置
CN103323990B (zh) * 2013-06-28 2016-02-03 深圳市华星光电技术有限公司 一种液晶显示面板及液晶显示装置
CN103777423B (zh) * 2014-01-24 2016-02-24 深圳市华星光电技术有限公司 液晶面板及其像素结构

Also Published As

Publication number Publication date
WO2016023238A1 (zh) 2016-02-18
CN104166287A (zh) 2014-11-26

Similar Documents

Publication Publication Date Title
CN105372892B (zh) 阵列基板及液晶显示面板
CN109061975A (zh) 一种显示装置及其显示面板
CN110082970A (zh) 液晶显示面板及显示装置
CN105789256A (zh) 一种 oled 双面显示基板、制作方法及显示器
CN104297969A (zh) 液晶显示面板及其放电方法和显示装置
CN202049315U (zh) 阵列基板像素结构、阵列基板、液晶面板及显示设备
CN107153488A (zh) 一种单层触控显示面板及装置
CN104965339B (zh) 一种彩色滤光板和液晶显示面板
CN103353697A (zh) 一种阵列基板及液晶显示面板
CN204515309U (zh) 显示面板
CN105278194A (zh) 一种阵列基板及其制备方法、显示装置及其控制方法
CN105093602B (zh) 一种液晶显示面板及其驱动方法
CN107817631A (zh) 一种液晶面板
CN105278192A (zh) 像素驱动电路、阵列基板及液晶面板
CN109658895A (zh) 液晶显示面板及其驱动方法
CN104166287B (zh) 阵列基板以及液晶显示装置
CN105280150A (zh) 像素驱动电路、阵列基板及液晶面板
CN106019735B (zh) 一种显示面板、显示装置及其控制方法
CN111812897A (zh) 液晶显示装置
CN102346341B (zh) 阵列基板和制造方法、液晶面板、液晶显示器和驱动方法
CN102799035A (zh) 一种阵列基板、液晶面板和显示装置
CN104330936B (zh) 显示面板及显示装置
CN109283755A (zh) 一种像素结构、像素单元及显示面板
CN108766237A (zh) 驱动基板和显示面板
CN110068968A (zh) 显示面板及显示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20161116