CN104050120A - 单芯片网络转多串口装置 - Google Patents

单芯片网络转多串口装置 Download PDF

Info

Publication number
CN104050120A
CN104050120A CN201410257860.3A CN201410257860A CN104050120A CN 104050120 A CN104050120 A CN 104050120A CN 201410257860 A CN201410257860 A CN 201410257860A CN 104050120 A CN104050120 A CN 104050120A
Authority
CN
China
Prior art keywords
chip
fpga
network
serial port
interface circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201410257860.3A
Other languages
English (en)
Inventor
曹学磊
王增志
曹学良
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Individual
Original Assignee
Individual
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Individual filed Critical Individual
Priority to CN201410257860.3A priority Critical patent/CN104050120A/zh
Publication of CN104050120A publication Critical patent/CN104050120A/zh
Pending legal-status Critical Current

Links

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Bus Control (AREA)

Abstract

本发明公开了一种单芯片网络转多串口装置,由ARM9处理器、FPGA、网络接口电路逻辑集成在一个芯片上构成,ARM9处理器和FPGA通过AXI总线连接;FPGA内置多串口并与多串口接口连接。所述网络接口电路采用百兆、千兆自适应网络电路。所述芯片为xilinxZYNQ的SOC芯片。本发明将MCU和接口芯片所实现的功能在一颗单芯片上完成,从而将原本在外部的芯片与芯片之间的总线迁移到单芯片的内部,获得更高的数据交换速度和带宽;同时引入千兆以太网络接口,提供更高的上下行数据通路和数据吞吐量;硬件设计简单、功耗低、稳定性高、系统延迟低、高速网络。

Description

单芯片网络转多串口装置
技术领域
本发明涉及一种单芯片网络转多串口装置,适用于需要大量串口数据采集的场合或者需要大量串口接口设备控制的场合。
背景技术
现有的网络多串口服务器均采用“MCU+接口芯片”,或者“MCU+FPGA"的实现方式,至少要用两颗芯片或两颗以上芯片方可实现所需的功能,如使用串口接口芯片或者FPGA芯片,类似16550芯片,完成串口接口的扩展功能,MCU则部分负责网络数据传输,同时和接口芯片或者FPGA进行串口数据交互,该设计方法由于存在多颗芯片连接并且协作完成,芯片与芯片之间必须通过电路板上的外部走线进行连接,连接速度、带宽成为整个设计的瓶颈,导致扩展的串口数量受限,同时影响系统稳定性。
发明内容
为克服现有技术中存在的问题,本发明的目的在于提供一种单芯片网络转多串口装置。
为了实现上述目的,本发明所采用的技术手段是:一种单芯片网络转多串口装置,由ARM9处理器、FPGA、网络接口电路逻辑集成在一个芯片上构成,ARM9处理器和FPGA通过AXI总线连接;FPGA内置多串口并与多串口接口连接。
所述网络接口电路采用百兆、千兆自适应网络电路。
所述芯片为xilinx ZYNQ 的SOC芯片。
本发明具有以下优点:将MCU和接口芯片所实现的功能在一颗单芯片上完成,从而将原本在外部的芯片与芯片之间的总线迁移到单芯片的内部,获得更高的数据交换速度和带宽;同时引入千兆以太网络接口,提供更高的上下行数据通路和数据吞吐量;硬件设计简单、功耗低、稳定性高、系统延迟低、高速网络。
附图说明
下面结合附图和实施例对本发明作进一步的阐述。
图1 为本发明的设计架构框图。
具体实施方式
如图1所示的一种单芯片网络转多串口装置,由ARM9处理器、FPGA、网络接口电路逻辑集成在一个芯片上构成,ARM9处理器和FPGA通过AXI总线连接;FPGA内置多串口并与多串口接口连接。
所述网络接口电路采用百兆、千兆自适应网络电路。
所述芯片为xilinx ZYNQ 的SOC芯片,该芯片是整个方案的关键,该芯片将双核ARM9处理器和FPGA逻辑集成在一个芯片上。在ARM9运行linux操作系统,在linux系统上实现需要个各种软件功能,包括网口数据传输,串口数据收发,串口波特率配置等,串口波特率配置通过。
需要扩展的串口逻辑直接在FPGA上实现,然后通过芯片内部的AXI总线和ARM9系统直接连接。AXI总线是ARM公司的标准总线,它是面向高性能、高带宽、低延迟的片内总线。它的地址/控制和数据相位是分离的,支持不对齐的数据传 输,同时在突发传输中,只需要首地址,同时分离的读写数据通道、并支持显著传输访问和乱序访问,并更加容易进行时序收敛。
    以上所述仅是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明技术原理的前提下,还可以做若干改进和替换,这些改进和替换也应视为本发明的保护范围。

Claims (3)

1.一种单芯片网络转多串口装置,其特征在于:由ARM9处理器、FPGA、网络接口电路逻辑集成在一个芯片上构成,ARM9处理器和FPGA通过AXI总线连接;FPGA内置多串口并与多串口接口连接。
2.根据权利要求1所述的单芯片网络转多串口装置,其特征在于:所述网络接口电路采用百兆、千兆自适应网络电路。
3.根据权利要求1所述的单芯片网络转多串口装置,其特征在于:所述芯片为xilinx ZYNQ 的SOC芯片。
CN201410257860.3A 2014-06-12 2014-06-12 单芯片网络转多串口装置 Pending CN104050120A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201410257860.3A CN104050120A (zh) 2014-06-12 2014-06-12 单芯片网络转多串口装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410257860.3A CN104050120A (zh) 2014-06-12 2014-06-12 单芯片网络转多串口装置

Publications (1)

Publication Number Publication Date
CN104050120A true CN104050120A (zh) 2014-09-17

Family

ID=51502992

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410257860.3A Pending CN104050120A (zh) 2014-06-12 2014-06-12 单芯片网络转多串口装置

Country Status (1)

Country Link
CN (1) CN104050120A (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107770196A (zh) * 2017-11-28 2018-03-06 天津光电通信技术有限公司 基于无线通信模块和soc芯片的网络数据单向处理平台
CN109449142A (zh) * 2018-10-30 2019-03-08 天津津航计算技术研究所 一种多协议可配置智能串口通讯芯片

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1992610A (zh) * 2005-12-31 2007-07-04 中国科学院计算技术研究所 具有硬件加速功能的智能以太网卡
CN103412619A (zh) * 2013-07-30 2013-11-27 中国科学院上海技术物理研究所 一种异构多核的红外图像处理系统及方法
CN103714024A (zh) * 2013-12-18 2014-04-09 国核自仪系统工程有限公司 一种基于SoC FPGA的多串口并行处理架构

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1992610A (zh) * 2005-12-31 2007-07-04 中国科学院计算技术研究所 具有硬件加速功能的智能以太网卡
CN103412619A (zh) * 2013-07-30 2013-11-27 中国科学院上海技术物理研究所 一种异构多核的红外图像处理系统及方法
CN103714024A (zh) * 2013-12-18 2014-04-09 国核自仪系统工程有限公司 一种基于SoC FPGA的多串口并行处理架构

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
常轶松等: "《ACSemu:一种面向超大规模SoC验证的可扩展FPGA模拟平台》", 《第十七届计算机工程与工艺年会暨第三届微处理器技术论坛论文集》 *

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107770196A (zh) * 2017-11-28 2018-03-06 天津光电通信技术有限公司 基于无线通信模块和soc芯片的网络数据单向处理平台
CN107770196B (zh) * 2017-11-28 2024-01-30 天津光电通信技术有限公司 基于无线通信模块和soc芯片的网络数据单向处理平台
CN109449142A (zh) * 2018-10-30 2019-03-08 天津津航计算技术研究所 一种多协议可配置智能串口通讯芯片

Similar Documents

Publication Publication Date Title
CN202870808U (zh) 一种spi串口模块的fpga实现装置
CN105183680B (zh) 实现PCIe接口转CF卡接口的FPGA芯片及方法
CN103412841B (zh) VxWorks操作系统下CPCI总线RS422通信模块的驱动器及驱动方法
CN103440219A (zh) 一种新型的通用总线转换桥ip核
CN104780333A (zh) 基于fpga的高带宽视频源接口适配装置
CN104991880B (zh) 一种基于pci‑e接口的fc‑ae‑asm通讯板卡
CN109885526A (zh) 一种基于OpenVPX总线的信息处理平台
CN108021525B (zh) 一种基于pcie总线多主互连的冗余交换系统
CN104636300A (zh) 基于soc fpga的串行收发器及数据接收发送方法
CN102752180A (zh) Can总线网络节点的实现方法
Guo et al. FPGA implementation of VLC communication technology
CN104050133A (zh) 一种基于fpga实现dsp与pc借助pcie总线进行通信的通信装置与通信方法
CN204178172U (zh) 一种基于dsp和fpga的嵌入式通用总线控制设备
CN104050120A (zh) 单芯片网络转多串口装置
CN103617145B (zh) 一种自定义总线及其实现方法
CN204044809U (zh) 单芯片网络转多串口装置
CN103246623A (zh) Soc计算设备扩展系统
CN104898775A (zh) 计算装置、存储装置、网络交换设备及计算机体系架构
CN103116560B (zh) 可编程刀片服务器结构
CN204390237U (zh) 一种基于pci-e总线技术的加解密卡
CN104035913A (zh) 基于高性能bw100芯片的sar并行处理方法及装置
CN103744817B (zh) 用于Avalon总线向Crossbar总线的通讯转换桥设备及其通讯转换方法
CN103810142B (zh) 可重构系统及其构建方法
CN203102265U (zh) 一种ssd控制芯片
CN206282271U (zh) 一种基于fpga的串口扩展系统

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20140917