CN104049714A - 具有用于高温事件下的有保证操作的操作频率信息的处理器 - Google Patents

具有用于高温事件下的有保证操作的操作频率信息的处理器 Download PDF

Info

Publication number
CN104049714A
CN104049714A CN201410095710.7A CN201410095710A CN104049714A CN 104049714 A CN104049714 A CN 104049714A CN 201410095710 A CN201410095710 A CN 201410095710A CN 104049714 A CN104049714 A CN 104049714A
Authority
CN
China
Prior art keywords
processor
information
environment temperature
state
guaranteed
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201410095710.7A
Other languages
English (en)
Other versions
CN104049714B (zh
Inventor
A·万玛
R·A·斯坦恩布瑞切
S·F·史密斯
S·阿户加
V·加吉
T·托马斯
K·V·西斯特拉
C·普艾里耶
M·M·T·罗兰德
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Intel Corp
Original Assignee
Intel Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Intel Corp filed Critical Intel Corp
Publication of CN104049714A publication Critical patent/CN104049714A/zh
Application granted granted Critical
Publication of CN104049714B publication Critical patent/CN104049714B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/16Constructional details or arrangements
    • G06F1/20Cooling means
    • G06F1/206Cooling means comprising thermal management
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/324Power saving characterised by the action undertaken by lowering clock frequency
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3287Power saving characterised by the action undertaken by switching off individual functional units in the computer system
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/16Constructional details or arrangements
    • G06F1/20Cooling means
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • Power Sources (AREA)

Abstract

描述了具有用于高温事件下的有保证操作的操作频率信息的处理器。描述了一种具有半导体芯片的处理器,该半导体芯片具有非易失性存储电路。该非易失性存储电路具有标识针对对应于极端热事件的环境温度处理器的操作在其下得到保证的最大操作频率的信息。

Description

具有用于高温事件下的有保证操作的操作频率信息的处理器
技术领域
本发明领域总地涉及计算系统,更具体地涉及具有有保证操作的最大温度信息的处理器。
背景技术
由于计算系统的功耗已成为一大有关事项,因此多数当今系统包括复杂的功率管理功能。一种公共架构定义计算机系统的处理器(它可包括多个处理内核)的“性能”状态和“功率”状态两者。处理器的性能是其在设定的时间周期内工作的能力。处理器的性能越高,它在设定的时间周期内能完成更多的工作。如此,处理器的功耗随着其性能增加而增加。
可通过改变其内部时钟速度和电压电平在运行时间期间调整处理器的性能。由此,处理器的不同性能状态对应于不同的时钟设定和内部电压设定以影响不同的性能相对于功耗的权衡。根据高级配置和电源接口(AC PI)标准,不同的性能状态用不同的“P号”标示:P0,P1,P2……P_R,其中P0代表最高性能和功耗状态,而P_R代表处理器能在这之下进行工作的最低功耗水平。“P_R”中的项“R”表示不同的处理器可被配置成具有不同数量性能状态的这一事实。
相比性能状态而言,功率状态很大程度上旨在定义处理器的不同“睡眠模式”。根据AC PI标准,CO状态是处理器可在其下工作的唯一功率状态。如此,对于进入任一性能状态(P0至P_R)的处理器而言,处理器必须处于CO功率状态。当没有工作要完成并且处理器处于睡眠时,处理器可进入数种不同功率状态C1,C2……C_S中的任何一种,其中每种功率状态表示不同程度的睡眠,并相应地需要不同量的时间来转变回到可工作C0功率状态。这里,不同程度的睡眠表示在处理器睡眠时不同的功率节省。
较深程度的睡眠因此对应于较慢的内部时钟频率和/或较低的内部电源电压和/或接收较慢时钟频率和/或较低电源电压的更多逻辑块。增加C数量对应于较深程度的睡眠。因此,作为示例,C2功率状态下的处理器相比C1状态下的处理器具有较低内部电源电压和被切断的较多逻辑块。由于较深的功率状态对应于较高的频率和/或电压摆动和/或为返回C0状态需要被导通的较大数量的逻辑块,因此较深的功率状态也花费更长的时间量以返回到C0状态。
附图简述
在附图各图中通过示例而非限制说明了本发明,其中相同标记指示相同元件,且其中:
图1示出表征一处理器的过程;
图2示出使处理器的操作保持在有保证状态下的过程;
图3示出因变于环境温度和冷却系统状态关联最大处理器性能状态以保证处理器操作的表;
图4示出利用例如图3的表信息的表信息的过程;
图5示出具有嵌入于其中的表征信息的处理器。
具体实施方式
系统设计者目前对于解决“有保证”处理器性能和热系统成本之间的权衡尚且具有麻烦。具体地说,在计算系统的寿命过程中,对于系统的处理器表现出极端环境温度事件并非不可能。例如,冷却风扇可能在不寻常的高温日子出故障,或者系统可工作在没有空调的沙漠地带。系统设计者当前面临窘迫设计针对这些可能性的冷却系统。能使处理器在这些情形下保持“足够冷却”的冷却系统将会过于昂贵,假设现实中经历这类情形的系统数量很少并且相隔很远和/或这些极端温度时段很短暂(如果经历的话)。
使这个问题变得复杂是有保证处理器操作的打算,尤其是在极端高温状况下(例如风扇突然故障)。当前,处理器制造者提供最大额定电源电压、操作频率和温度规范。这里,“有保证操作”表示不期望处理器发生不可接受的操作错误。然而,这些额定值本身具有一些裕量(margin)和/或某种程度上是保守的。如此,至少一些安装(shipped)部件能够在这些额定值以外正常地工作。对于具体处理器的“真实”最大额定值——其中该处理器的操作是受保证的——对系统设计者是单纯未知的。
因此,至少一些系统设计者可能希望抱着仅构筑标称冷却系统(以使冷却系统成本降低)但提高处理器的功率管理控制的想法,以使处理器的性能状态响应于极端温度事件而下降,在这种情形下,处理器的操作在降低的状态下仍然得以保证。这里,考虑到部件正式额定的值相对于该部件在有限量的时间(例如在突然热事件的情形下)实际能够承受的操作条件之间可能存在某些裕量,可允许使该部件运行在其正式额定值以外同时仍然提供有保证操作。
从物理上说,可根据处理器的管芯(die)温度保证其操作。这里,操作故障机制被理解为很大程度地关联于半导体芯片物理组成内的改变,这种改变发生在芯片变得过热时。处理器管芯的温度因变于管芯的功耗、管芯的封装、作用于封装的冷却系统以及环境温度。处理器管芯的功耗(它很大程度地对应于管芯的“性能”)是管芯汲取的电流乘以其电源电压。在特定电源电压下由管芯汲取的电流因变于处理器管芯的时钟频率和工作负载。
由此,当将特定电源电压、时钟频率和工作负载作用于管芯时,管芯的温度将上升至某一水平,随着冷却系统变得越来越先进和环境温度降低,温度上升的水平减小。换句话说,如果特定电源电压、时钟频率和工作负载被作用于管芯并且没有任何类型的冷却被作用于管芯的封装件,则管芯的温度将上升至由管芯的物理性质、管芯无冷却的封装件和环境温度规定的某一水平。随着更先进/有能力的冷却被作用于管芯的封装件和/或随着周围温度降低,对于相同作用的电源电压、时钟频率和工作负载,管芯的温度只会到达越来越低的程度。
因此有用的是,处理器制造者对每个处理器提供一个或多个操作频率,这些频率可在极端热状况下作用于处理器,在这些极端热状况下处理器的性能保持为有保证的。可以想象,这些操作频率可使处理器超出其正式的最大额定值。在一个实施例中,这些特定操作频率被理解为仅暂时地作用(例如作用几小时或几天)——如果这些频率对应于超出处理器的标称最大额定值的操作。在实践中,系统设计者设计他们的功率管理功能以响应于极端热事件将处理器的操作频率的上限设定为这些频率中的一个。在又一实施例中,因变于不同环境温度提供不同频率以对不同的热环境背离(excursions)有效地指定适合的操作频率。
在一个实施例中,为了提供这类操作频率,处理器制造者确定每个处理器的管芯温度,在该温度下可保证特定处理器的操作并确定特定处理器当工作在最大允许温度时的最大允许功耗。标称电源电压和冷却系统随后由处理器制造者假设以将这些参数转换成因变于特定环境温度的特定处理器操作频率。系统设计者可基于它们本身的电源电压和冷却系统技术调整这些操作频率和/或温度。例如,选择比所假定的冷却系统更先进的冷却系统的系统设计者可使用比由处理器制造者针对特定环境温度提供的操作频率更高的操作频率,或者可标识更高的环境温度。通过这种信息,系统设计者可实现例如响应于极端热事件自动降低处理器操作频率的功率管理方案,以使管芯工作在其最大允许温度和功耗下,由此将管芯保持在有保证操作范围内。
图1示出由处理器制造者执行的过程,该过程本质上通过因变于环境温度信息的最大操作频率信息——其中仍能保证处理器的操作——表征每个安装的处理器101。在各实施例中,该特征信息在逐处理器基础上针对每个处理器。
该表征信息可例如通过在每个制造的处理器上运行表征测试来获得。这里,可在封装前测试单个管芯,和/或可表征构成完整处理器的经封装管芯。可直接地测量管芯温度(例如在未封装的管芯的情形下或通过由一个或多个嵌入式热传感器中的任何一个的(封装或未经封装的)管芯的情形下)或计算管芯温度(例如通过测量封装管芯的壳体和环境温度并基于管芯封装的理论热特征确定管芯温度)。
也可采集将管芯的温度有效地映射至其功耗的表征数据的第二部分。这里,例如可采集多个数据点,这些数据点例如从有保证操作的最大允许管芯温度和最大允许功耗开始,并使功耗和管芯温度逐渐下降。替代地,可确定和提供一方程,该方程将管芯温度的下降关联于降低的功耗。
横跨一时钟频率范围和对应的管芯功耗级别有效地将管芯的功耗映射至其时钟频率(例如在最大电源电压下和当处理器管芯中的所有逻辑块被启用时)的表征数据的第三部分也可被提供。这里,例如可采集数个数据点,这些数据点例如在最大电源电压下和启用处理器内的所有逻辑块的工作负载下,开始于最大允许功耗和时钟频率并使时钟频率和相应功耗逐渐下降下。替代地,可确定和提供第二方程,该方程将管芯功耗的下降关联于降低的时钟频率。
然后结合在管芯封装件之外的假设系统电源电压和冷却系统分析表征数据以根据管芯封装件环境温度确定处理器的特定操作频率。在该替代中,可以最大性能状态的形式提供操作频率。
然后将该信息关联于特定处理器102。在一个实施例中,频率和环境温度信息被嵌入到处理器的管芯中。例如,可将数据写入到管芯的非易失性存储电路中(例如嵌入在管芯上的熔丝存储电路,其中熔丝被熔断以数字地存储表征数据)。替代地,频率和环境温度信息可关联于管芯,而不是嵌入到其中。例如,大量处理器的消费者可下载或以其它方式接收由其相应序列号表示的每个管芯的信息。
消费者/系统设计者,在知道系统的实际冷却系统及其理论操作的情况下,能确定其冷却系统相比于处理器制造者的假设冷却系统在面对极端环境温度时能多好地冷却处理器管芯。如果两者是基本相同的,则系统制造者能针对任何特定的极端环境温度直接使用处理器制造者提供的操作频率。换句话说,如果制造者已提供描述因变于环境温度的最大处理器操作频率——其中操作仍得以保证的——的信息,系统设计者103可响应于特定极端环境温度(如果假设的冷却和电源电压是相称的)直接使用制造者提供的操作频率或“微调”它们(如果实际系统与假设系统有偏差)。
系统设计者/制造者配置系统的功率管理功能104以基于制造者提供的信息根据环境温度降低处理器的时钟频率,其中降低的时钟频率将处理器的操作保持在有保证操作范围内。
如此,例如参见图2,如果检测到201极端热事件,则基于处理器制造者提供的操作频率响应于操作频率降低202处理器的时钟频率,从而有效地降低管芯温度以使处理器保持在可保证操作的状态下。如果处理器制造者已为该特定环境温度下的这个操作频率规定了一时限,则在逼近该时限的情况下系统设计者可再次降低处理器频率。
根据一种可能的时限,系统设计者进一步将该信息直接分解到处理器的功率状态管理表中。功率状态管理表可进一步被分解以标识处理器对于具体故障事件(或没有具体故障事件)和环境温度的具体功率状态。
图3示出一个例子。如图3中所示,维持有保证操作的具体最大允许处理器性能状态关联于冷却系统301的特定状态和环境温度302。根据该示例性解说,系统设计者已确定即便处理器工作在P1性能状态(并且其最大数量的逻辑块被启用并工作在P1状态的最大时钟频率下),如果环境温度低于或等于35℃并且至少一个风扇正在工作,则仍然能保证处理器操作。然而,如果第二风扇出现故障,则处理器的最大允许性能状态需要下降至P3状态。
同样,处理器的最大允许功率状态随着环境温度升高进一步降低,并且如果一个或多个风扇出现故障则再次降低。
图4示出构造和利用例如图3中看到的表之类的表的过程。如图4所示,对于一表确定一些条目,这些条目概述因变于冷却系统状态和环境温度保证处理器操作的最大允许处理器性能状态401。这里,处理器制造者提供的信息与冷却系统设计的设计者知识以及个体处理器性能状态定义结合,以针对不同条件关联不同处理器性能状态。由此,对于管芯被集成在其中的特定系统,表格信息是在逐管芯基础上被确定的。如此,由于处理器制造者提供的管芯具体信息,具有相同型号的处理器的相同型号系统可依然具有不同的条目。
一旦表的条目被确定,它们被存储在例如非易失性存储器中,在所述非易失性存储器中保存系统的BIOS系统固件。在每次对系统上电时,表信息被加载402入系统的功率管理情报(intelligenee)中,该功率管理情报可实现为软件、硬件或其组合。如此,可将条目载入到处理器的寄存器空间或系统的系统存储器的区域内(或甚至保留在固件中)。
在系统运行期间,传感器收集指示环境温度和冷却系统的状态的各种信息403。基于冷却系统的当前状态和环境温度,表信息指示其中处理器操作得到保证的处理器最大性能状态404。使功率管理逻辑清楚当前状况下的最大性能状态并拒绝将处理器的性能状态上升超过由表信息规定的最大值(但可取决于其它功率管理协议而降低它)。
通过传感器403的信息收集是连续的并标识与可应用表位置中的改变相对应的冷却系统状态或环境温度的任何改变,并将最大允许处理器性能状态的任何结果的改变传达给功率管理逻辑情报。如果处理器的性能状态需要立刻改变(例如从其当前性能状态降低至较低的性能状态),则功率管理逻辑情报可以这样做,例如通过对处理器的寄存器空间(例如特定型号的寄存器空间)进行写入以影响功率状态改变。被写入寄存器空间的信息可直接指定性能状态,或对应于与新处理器性能状态相对应的一种或多种设定(例如时钟频率设定、逻辑块启用/禁用设定)来指定。
如果由处理器制造者提供的最大操作频率也具有相关的时限(例如几日、几小时),则图4的方法将自动地使处理器操作频率下降(例如下降至一甚低功率状态)——如果极端环境温度事件逼近该时限的话。
图5示出示例性多核处理器500的架构。如图5观察到的那样,该处理器包括:1)多处理核501_1-501_N;2)互连网络502;3)最后一级高速缓存系统503;4)存储器控制器504和I/O中枢505。这些处理内核中的每一个包含一个或多个指令执行流水线以执行程序代码指令。互连网络502用来将每个内核501_1-501_N与其它组件503、504、505彼此互连。最后一级高速缓存系统503充当在指令和/或数据被驱逐至系统存储器506之前处理器中的高速缓存的最后一层。相应的内核一般包括其本身的一个或多个高速缓存级。
存储器控制器504读/写数据和指令自/至系统存储器506。I/O中枢505管理处理器和“I/O”设备(例如非易失性存储设备和/或网络接口)之间的通信。端口507起源于互连网络502以链接多个处理器,以实现具有N个以上核的系统。图形处理器508执行图形计算。功率管理电路509作为整体(封装级)地管理处理器的性能和功率状态以及处理器中的各单元(例如各内核501_1-501_N,图形处理器508等)的性能和功率状态的各个方面。其它重要的功能块(例如锁相环(PPL)电路)为方便起见未在图5中绘出。
尤其,图5的处理器也具有嵌入式存储电路550,其中存储与对于特定极端环境温度能保证处理器工作的处理器最大工作温度有关的信息。
由于前面教示的任何过程可通过软件实现,因此这些过程可通过诸如机器可执行指令的程序代码来实现,所述程序代码使机器执行这些指令来实现某些功能。由前述内容教示的过程也可通过被设计成实现这些过程(或其一部分)的电子电路(代替执行程序代码或结合程序代码的执行)来实现。
相信由前述内容教示的过程也可描述在多种面向对象或非面向对象的计算机编程语言中的源层次程序代码中。可使用一产品来存储程序代码。存储程序代码的产品可被表示为,但不仅限于,一个或多个存储器(例如一个或多个闪存存储器、随机存取存储器(静态的、动态的或其它))、光盘、CD-ROM、DVD-ROM、EPROM、EEPROM、磁卡或光卡或适于存储电子指令的其它类型机器可读介质。也可借助内嵌在传播介质(例如经由通信链路(例如网络连接))的数据信号将程序代码从远程计算机(例如服务器)下载至请求计算机(例如客户机)。
在上述说明书中,已经参照本发明的特定示例性实施例描述了本发明。然而,显然可对这些实施例作出各种修改和改变,而不背离如所附权利要求所述的本发明的更宽泛精神和范围。因此,应当以说明性而非限制性的意义看待说明书和附图。

Claims (20)

1.一种处理器,包括:
半导体芯片,所述半导体芯片具有非易失性存储电路,所述非易失性存储电路具有标识针对对应于极端热事件的环境温度处理器的操作在其下得到保证的所述处理器的最大操作频率的信息。
2.如权利要求1所述的处理器,其特征在于,所述最大操作频率对应于所述半导体芯片的最大管芯温度。
3.如权利要求1所述的处理器,其特征在于,所述处理器的操作在有限的时间内得到保证。
4.如权利要求1所述的处理器,其特征在于,所述时间是以小时计的。
5.如权利要求1所述的处理器,其特征在于,所述时间对应于数天。
6.如权利要求1所述的处理器,其特征在于,所述处理器也具有标称最大额定值并且在所述环境温度下的所述最大操作频率对应于超出所述标称最大额定值。
7.一种方法,包括:
获得处理器的信息,所述信息标识在特定环境温度下所述处理器的最大操作频率,在所述最大操作频率下所述处理器的操作得到保证,所述环境温度对应于极端热事件;
从所述信息确定因变于环境温度和冷却系统的状态的所述处理器的性能状态,在所述性能状态中所述处理器的操作得到保证;
将所述信息和所述处理器纳入计算机系统。
8.如权利要求7所述的方法,其特征在于,所述信息被纳入到所述计算机系统的BIOS中。
9.如权利要求7所述的方法,其特征在于,所述信息被纳入到所述计算机系统的非易失性存储中。
10.如权利要求7所述的方法,其特征在于,一旦所述计算机系统上电,所述信息就从所述非易失性存储中被读出并被加载入所述计算机系统的系统存储器。
11.如权利要求7所述的方法,其特征在于,一旦所述计算机系统上电,所述信息从所述非易失性存储中被读出并被加载入所述处理器的寄存器空间。
12.一种方法,包括:
确定处理器的环境温度和处理器的冷却系统的状态,所述环境温度对应于极端热事件;
通过参照标识因变于所述处理器的环境温度和所述冷却系统的状态的所述处理器的性能状态——在所述性能状态下所述处理器的操作得到保证———的信息来确定在其下所述处理器的操作得到保证的所述处理器的性能状态;
将所述处理器配置在所述性能状态下。
13.如权利要求12所述的方法,其特征在于,所述信息在计算系统的系统存储器内,所述处理器被整合到素数计算系统。
14.如权利要求13所述的方法,其特征在于,所述配置由所述计算系统的功率管理情报执行。
15.如权利要求12所述的方法,其特征在于,还包括一旦所述计算系统上电就将所述信息装载入所述计算系统的系统存储器中。
16.一种具有存储的程序代码的机器可读存储介质,当所述存储的程序代码由计算系统处理时使所述计算系统执行一种方法,包括:
确定处理器的环境温度和处理器的冷却系统的状态,所述环境温度对应于极端热事件;
通过参照标识因变于所述处理器的环境温度和所述冷却系统的状态的所述处理器的性能状态——在所述性能状态下所述处理器的操作得到保证———的信息来确定在其下所述处理器的操作得到保证的所述处理器的性能状态;
将所述处理器配置在所述性能状态下。
17.如权利要求16所述的机器可读存储介质,其特征在于,所述信息在计算系统的系统存储器中,所述处理器被整合到所述计算系统。
18.如权利要求17所述的机器可读存储介质,其特征在于,所述配置由所述计算系统的功率管理情报执行。
19.如权利要求16所述的机器可读存储介质,其特征在于,所述方法还包括一旦所述计算系统上电就将所述信息装载入所述计算系统的系统存储器中。
20.如权利要求16所述的机器可读存储介质,其特征在于,所述所确定的环境温度和所述冷却系统的状态中的一者是经改变的环境温度和/或经改变的所述冷却系统的状态,并且所述确定性能状态包括标识在其下所述处理器的操作得到保证的新性能状态。
CN201410095710.7A 2013-03-15 2014-03-14 具有用于高温事件下的有保证操作的操作频率信息的处理器 Active CN104049714B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US13/843,855 2013-03-15
US13/843,855 US9494996B2 (en) 2013-03-15 2013-03-15 Processor having frequency of operation information for guaranteed operation under high temperature events

Publications (2)

Publication Number Publication Date
CN104049714A true CN104049714A (zh) 2014-09-17
CN104049714B CN104049714B (zh) 2017-08-25

Family

ID=50634808

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410095710.7A Active CN104049714B (zh) 2013-03-15 2014-03-14 具有用于高温事件下的有保证操作的操作频率信息的处理器

Country Status (6)

Country Link
US (1) US9494996B2 (zh)
JP (2) JP5902218B2 (zh)
KR (1) KR101579373B1 (zh)
CN (1) CN104049714B (zh)
DE (1) DE102014003666B4 (zh)
GB (1) GB2512745B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109213300A (zh) * 2017-07-07 2019-01-15 慧与发展有限责任合伙企业 处理器功率调整

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9396360B2 (en) * 2013-06-27 2016-07-19 Advanced Micro Devices, Inc. System and method for secure control over performance state
US9582012B2 (en) 2014-04-08 2017-02-28 Qualcomm Incorporated Energy efficiency aware thermal management in a multi-processor system on a chip
EP3308178B1 (en) * 2015-07-17 2019-11-06 Hewlett-Packard Enterprise Development LP Operating frequency determination
CN108509018B (zh) * 2018-03-27 2021-02-19 联想(北京)有限公司 一种控制方法及电子设备、存储介质
US11137807B2 (en) 2018-03-28 2021-10-05 Intel Corporation System, apparatus and method for controllable processor configuration based on a temperature specification
US11182100B2 (en) * 2018-11-07 2021-11-23 Intel Corporation SSD temperature control technique
CN112882819B (zh) * 2019-11-29 2022-03-08 上海商汤智能科技有限公司 芯片工作频率的设置方法和装置

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030110423A1 (en) * 2001-12-11 2003-06-12 Advanced Micro Devices, Inc. Variable maximum die temperature based on performance state
US20070118774A1 (en) * 1994-06-20 2007-05-24 Thomas C D Thermal and power management for computer systems
CN101030095A (zh) * 2006-03-02 2007-09-05 联想(新加坡)私人有限公司 发热量的控制方法以及计算机
CN101241392A (zh) * 2007-03-01 2008-08-13 威盛电子股份有限公司 根据工作温度的变化来动态改变功耗的微处理器及方法
CN101281415A (zh) * 2007-04-06 2008-10-08 上海摩飞电子科技有限公司 电源管理技术中的动态电压频率调整方法
CN101334688A (zh) * 2007-06-28 2008-12-31 英特尔公司 便于动态功率管理的核活动检测器的方法、系统和设备

Family Cites Families (37)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5109503A (en) 1989-05-22 1992-04-28 Ge Fanuc Automation North America, Inc. Apparatus with reconfigurable counter includes memory for storing plurality of counter configuration files which respectively define plurality of predetermined counters
FR2675602B1 (fr) 1991-04-16 1995-04-14 Hewlett Packard Co Procede et dispositif de protection d'un systeme informatique.
US6311287B1 (en) 1994-10-11 2001-10-30 Compaq Computer Corporation Variable frequency clock control for microprocessor-based computer systems
US5606710A (en) 1994-12-20 1997-02-25 National Semiconductor Corporation Multiple chip package processor having feed through paths on one die
JP3049051B1 (ja) 1999-03-31 2000-06-05 新潟日本電気株式会社 中央処理装置の温度制御回路
US6823516B1 (en) 1999-08-10 2004-11-23 Intel Corporation System and method for dynamically adjusting to CPU performance changes
KR20010100624A (ko) 2000-05-04 2001-11-14 구자홍 냉각 수단 구동 제어 장치
US20020087904A1 (en) * 2000-12-28 2002-07-04 Zhong-Ning (George) Cai Method and apparatus for thermal sensitivity based dynamic power control
US6714890B2 (en) * 2000-12-29 2004-03-30 Intel Corporation Method, apparatus, and machine-readable medium to enhance microprocessor performance
US6711526B2 (en) 2000-12-29 2004-03-23 Intel Corporation Operating system-independent method and system of determining CPU utilization
US6704877B2 (en) 2000-12-29 2004-03-09 Intel Corporation Dynamically changing the performance of devices in a computer platform
US20030074591A1 (en) 2001-10-17 2003-04-17 Mcclendon Thomas W. Self adjusting clocks in computer systems that adjust in response to changes in their environment
US6813719B2 (en) * 2001-11-16 2004-11-02 Apple Computer, Inc. Method and apparatus for increasing the operating frequency of an electronic circuit
US7774627B2 (en) 2002-10-03 2010-08-10 Via Technologies, Inc. Microprocessor capable of dynamically increasing its performance in response to varying operating temperature
US7467318B2 (en) * 2003-09-29 2008-12-16 Ati Technologies Ulc Adaptive temperature dependent feedback clock control system and method
US7174471B2 (en) 2003-12-24 2007-02-06 Intel Corporation System and method for adjusting I/O processor frequency in response to determining that a power set point for a storage device has not been reached
US7400167B2 (en) 2005-08-16 2008-07-15 Altera Corporation Apparatus and methods for optimizing the performance of programmable logic devices
US20060161375A1 (en) 2004-12-30 2006-07-20 Allen Duberstein Optimizing processing speed based on measured temperatures
US7661003B2 (en) * 2005-01-21 2010-02-09 Hewlett-Packard Development Company, L.P. Systems and methods for maintaining performance of an integrated circuit within a working power limit
US7610497B2 (en) 2005-02-01 2009-10-27 Via Technologies, Inc. Power management system with a bridge logic having analyzers for monitoring data quantity to modify operating clock and voltage of the processor and main memory
US8374730B2 (en) 2005-08-25 2013-02-12 Apple Inc. Methods and apparatuses for dynamic thermal control
US7412353B2 (en) 2005-09-28 2008-08-12 Intel Corporation Reliable computing with a many-core processor
US7519839B2 (en) * 2005-09-30 2009-04-14 Intel Corporation Method for optimizing platform power delivery
US7650527B2 (en) * 2006-02-07 2010-01-19 Broadcom Corporation MIPS recovery technique
JP2009230670A (ja) 2008-03-25 2009-10-08 Fuji Xerox Co Ltd プロセッサシステム
US8301742B2 (en) 2008-04-07 2012-10-30 International Business Machines Corporation Systems and methods for coordinated management of power usage and runtime performance in performance-managed computing environments
JP5278433B2 (ja) * 2008-08-14 2013-09-04 富士通株式会社 冷却方法及び計算機
US8060766B2 (en) 2009-03-06 2011-11-15 Oracle America, Inc. Microprocessor performance and power optimization through inductive voltage droop monitoring and correction
JP4811485B2 (ja) 2009-03-25 2011-11-09 ブラザー工業株式会社 ネットワーク装置
EP2435914B1 (en) * 2009-05-26 2019-12-11 Telefonaktiebolaget LM Ericsson (publ) Method and scheduler in an operating system
US8458499B2 (en) 2009-08-07 2013-06-04 International Business Machines Corporation Method for reducing power state in a computer system out-of-band when a request for reducing the power state is not immediately serviceable in band according to a priority of the request
US8271812B2 (en) 2010-04-07 2012-09-18 Apple Inc. Hardware automatic performance state transitions in system on processor sleep and wake events
US8793512B2 (en) 2010-10-29 2014-07-29 Advanced Micro Devices, Inc. Method and apparatus for thermal control of processing nodes
US8984305B2 (en) 2010-12-21 2015-03-17 Intel Corporation Method and apparatus to configure thermal design power in a microprocessor
US8769316B2 (en) 2011-09-06 2014-07-01 Intel Corporation Dynamically allocating a power budget over multiple domains of a processor
CN104011644B (zh) 2011-12-22 2017-12-08 英特尔公司 用于产生按照数值顺序的相差恒定跨度的整数的序列的处理器、方法、系统和指令
US9037840B2 (en) 2012-06-29 2015-05-19 Intel Corporation Mechanism to provide workload and configuration-aware deterministic performance for microprocessors

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070118774A1 (en) * 1994-06-20 2007-05-24 Thomas C D Thermal and power management for computer systems
US20030110423A1 (en) * 2001-12-11 2003-06-12 Advanced Micro Devices, Inc. Variable maximum die temperature based on performance state
CN101030095A (zh) * 2006-03-02 2007-09-05 联想(新加坡)私人有限公司 发热量的控制方法以及计算机
CN101241392A (zh) * 2007-03-01 2008-08-13 威盛电子股份有限公司 根据工作温度的变化来动态改变功耗的微处理器及方法
CN101281415A (zh) * 2007-04-06 2008-10-08 上海摩飞电子科技有限公司 电源管理技术中的动态电压频率调整方法
CN101334688A (zh) * 2007-06-28 2008-12-31 英特尔公司 便于动态功率管理的核活动检测器的方法、系统和设备

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109213300A (zh) * 2017-07-07 2019-01-15 慧与发展有限责任合伙企业 处理器功率调整
CN109213300B (zh) * 2017-07-07 2022-05-31 慧与发展有限责任合伙企业 用于处理器功率调整的方法和系统、及存储介质

Also Published As

Publication number Publication date
KR20140113601A (ko) 2014-09-24
US20140281445A1 (en) 2014-09-18
JP2014182806A (ja) 2014-09-29
JP2016136411A (ja) 2016-07-28
US9494996B2 (en) 2016-11-15
JP5902218B2 (ja) 2016-04-13
DE102014003666B4 (de) 2019-08-01
GB2512745B (en) 2016-07-20
CN104049714B (zh) 2017-08-25
GB2512745A (en) 2014-10-08
KR101579373B1 (ko) 2015-12-21
JP6376567B2 (ja) 2018-08-22
DE102014003666A1 (de) 2014-09-18
GB201404613D0 (en) 2014-04-30

Similar Documents

Publication Publication Date Title
CN104049714A (zh) 具有用于高温事件下的有保证操作的操作频率信息的处理器
CN110058666B (zh) 存储器资源的热监测
US9323304B2 (en) Dynamic self-correcting power management for solid state drive
CN109313473B (zh) 处理设备的基于电压的热控制
US8380942B1 (en) Managing data storage
CN108693938A (zh) 存储器设备的热节流
US20040215912A1 (en) Method and apparatus to establish, report and adjust system memory usage
US9712054B2 (en) Voltage and current limits for electronic device based on temperature range
CN110999056A (zh) 集成电路芯片的电压调节器
CN111810432A (zh) 一种风扇调速方法、装置、设备及机器可读存储介质
CN108983922A (zh) 工作频率调节方法、装置及服务器
US9472085B2 (en) Ambient and processor temperature difference comparison
US9117511B2 (en) Control circuits for asynchronous circuits
US7313500B2 (en) Method to increase the maximum allowable ambient temperature rating of an electronic device
US11164806B2 (en) Temperature calculation based on non-uniform leakage power
CN109669840A (zh) 一种风扇监测装置
CN115793835A (zh) 一种调节负载线的方法、装置、设备及存储介质
CN109213422B (zh) 分层存储方法、分层存储装置及计算机可读存储介质
CN113900718B (zh) 一种bmc与bios资产信息的解耦方法、系统及装置
TW201931141A (zh) 記憶體控制裝置與記憶體控制方法
CN116360519A (zh) 一种温度控制方法、装置、设备及介质
US11614786B2 (en) Power limit alterations of component types
US20220309212A1 (en) Simulation device, simulation method, and computer readable medium
CN118244865A (zh) 内存安全保护系统、方法、计算机设备及存储介质
JP2020042336A (ja) 消費電力制御装置、システム、方法およびプログラム

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant