CN103997320B - 具有双端口从锁存器的正边缘复位触发器 - Google Patents

具有双端口从锁存器的正边缘复位触发器 Download PDF

Info

Publication number
CN103997320B
CN103997320B CN201410056689.XA CN201410056689A CN103997320B CN 103997320 B CN103997320 B CN 103997320B CN 201410056689 A CN201410056689 A CN 201410056689A CN 103997320 B CN103997320 B CN 103997320B
Authority
CN
China
Prior art keywords
signal
control
output
latch
phase inverter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201410056689.XA
Other languages
English (en)
Other versions
CN103997320A (zh
Inventor
史蒂文·巴特林
苏丹舒·康纳
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Texas Instruments Inc
Original Assignee
Texas Instruments Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Texas Instruments Inc filed Critical Texas Instruments Inc
Publication of CN103997320A publication Critical patent/CN103997320A/zh
Application granted granted Critical
Publication of CN103997320B publication Critical patent/CN103997320B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/353Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of field-effect transistors with internal or external positive feedback
    • H03K3/356Bistable circuits
    • H03K3/3562Bistable circuits of the master-slave type
    • H03K3/35625Bistable circuits of the master-slave type using complementary field-effect transistors

Landscapes

  • Logic Circuits (AREA)

Abstract

本申请案涉及具有双端口从锁存器的正边缘复位触发器。在本发明的实施例中,一种触发器电路含有2输入多路复用器、主锁存器、传送门及从锁存器。所述多路复用器的扫描启用控制信号SE及SEN确定将数据还是扫描数据输入到所述主锁存器。时钟信号CKT及CLKZ以及保持控制信号RET及RETN确定何时锁存所述主锁存器。所述从锁存器经配置以接收所述主锁存器的输出、第二数据位D2、所述时钟信号CKT及CLKZ、所述保持控制信号RET及RETN、从控制信号SS及SSN。所述信号CKT、CLKZ、RET、RETN、SS、SSN及PREN确定在所述从锁存器中锁存所述主锁存器的所述输出还是所述第二数据位D2。控制信号RET及RETN确定在保持模式期间何时将数据存储于所述从锁存器中。

Description

具有双端口从锁存器的正边缘复位触发器
相关申请案交叉参考
本申请案主张对2013年2月19日申请的第61/766,228号临时申请案的优先权。
技术领域
本申请案涉及触发器电路。
背景技术
目前在半导体及电子器件工业中存在数个趋势。不断地使装置更小、更快且需要更少电力。这些趋势的一个原因是,正在制作更个人的装置,其为相对小且便携的,借此依赖于电池作为其主要供应。举例来说,蜂窝式电话、个人计算装置及个人音响系统为消费者市场上需求量很大的装置。甚至在不向电子装置供应电力时也保持这些装置上的数据也为重要的。通常使用非易失性存储器电路及非易失性逻辑电路来满足这些要求。
非易失性逻辑实施方案通常需要从在循序元件(例如触发器)外部的源(例如非易失性存储器)更新所述循序元件。当实施非易失性逻辑电路以允许更新循序元件时,期望非易失性逻辑电路的实施方案不显着减慢循序元件的操作。
发明内容
一实施例揭示一种触发器电路,其包括:
多路复用器,其经配置以接收第一数据位(D1)、扫描数据位(SD)、扫描启用控制信号(SE)及所述扫描启用控制信号(SE)的二进制逻辑补数信号(SEN),其中所述扫描启用控制信号(SE)及(SEN)确定所述多路复用器的数据输出(MXO)是数据位(D1)的二进制补数还是扫描数据位(SD)的二进制补数;
主锁存器,其经配置以接收所述多路复用器的所述数据输出(MXO)、时钟信号(CKT)、所述时钟信号(CKT)的二进制逻辑补数信号(CLKZ)、保持控制信号(RET)、所述保持控制信号(RET)的二进制逻辑补数信号(RETN)及预设信号(PREN),其中信号(CKT)、(CLKZ)、(RET)、(RETN)、(RE)及(REN)确定何时在所述主锁存器的输出(MLO)上呈现所述数据输出(MXO)的二进制逻辑值及何时在所述主锁存器中锁存所述主锁存器的所述输出(MLO);
传送门,其中所述传送门在所述时钟信号(CKT)从低逻辑值转变到逻辑高值时将数据从所述主锁存器的所述输出(MLO)传送到所述传送门的输出;
从锁存器,其经配置以接收所述传送门的所述输出、第二数据位(D2)、所述时钟信号(CKT)、所述时钟信号(CKT)的所述二进制逻辑补数信号(CLKZ)、所述保持控制信号(RET)、所述保持控制信号(RET)的所述二进制逻辑补数信号(RETN)、从控制信号(SS)及所述从控制信号(SS)的二进制逻辑补数信号(SSN),其中信号(CKT)、(CLKZ)、(RET)、(RETN)、(SS)及(SSN)确定在所述从锁存器中锁存所述传送门的所述输出还是所述第二数据位(D2);其中所述传送门的所述输出为(QN)。
另一实施例揭示一种触发器电路,其包括:
第一反相器,其经配置以接收数据位(D1)且输出所述数据位(D1)的二进制逻辑补数(D1N);
主锁存器,其经配置以接收所述二进制逻辑补数(D1N)、时钟信号CKT、所述时钟信号(CKT)的二进制逻辑补数信号(CLKZ)、保持控制信号(RET)、所述保持控制信号(RET)的二进制逻辑补数信号(RETN)、复位信号(RE)及复位信号(REN),其中信号CKT、CLKZ、RET、RETN及PREN确定何时在所述主锁存器的输出(MLO)上呈现所述数据位(D1)的二进制逻辑值及何时在所述主锁存器中锁存所述主锁存器的所述输出(MLO);
传送门,其中所述传送门在所述时钟信号CKT从低逻辑值转变到逻辑高值时将数据从所述主锁存器的所述输出(MLO)传送到所述传送门的输出;
从锁存器,其经配置以接收所述传送门的所述输出、第二数据位(D2)、所述时钟信号(CKT)、所述时钟信号(CKT)的所述二进制逻辑补数信号(CLKZ)、所述保持控制信号(RET)、所述保持控制信号(RET)的所述二进制逻辑补数信号(RETN)、从控制信号(SS)及所述从控制信号(SS)的二进制逻辑补数信号(SSN),其中信号(CKT)、(CLKZ)、(RET)、(RETN)、(SS)及(SSN)确定在所述从锁存器中锁存所述传送门的所述输出还是所述第二数据位(D2);其中所述传送门的所述输出为(QN)。
又一实施例揭示一种触发器电路,其包括:
第一反相器,其经配置以接收数据位(D1)且输出所述数据位(D1)的二进制逻辑补数(D1N);其中所述第一反相器包括PMOS晶体管及NMOS晶体管,其中所述PMOS晶体管的源极电连接到第一电力供应VDD1,所述PMOS及NMOS晶体管的栅极电连接到数据位(D1),所述PMOS及NMOS晶体管的漏极电连接到所述二进制逻辑补数数据位D1N且所述NMOS晶体管的源极电连接到接地;
主锁存器,其经配置以接收所述二进制逻辑补数(D1N)、时钟信号CKT、所述时钟信号(CKT)的二进制逻辑补数信号(CLKZ)、保持控制信号(RET)、所述保持控制信号(RET)的二进制逻辑补数信号(RETN)及预设控制信号(PREN),其中信号CKT、CLKZ、RET、RETN、RE及REN确定何时在所述主锁存器的输出(MLO)上呈现数据输出(MXO)的二进制逻辑值及何时在所述主锁存器中锁存所述主锁存器的所述输出(MLO);其中所述主锁存器包括:
第一时控反相器,所述第一时控反相器具有数据输入、三个控制输入及数据输出,其中所述数据输入电连接到所述数据输出(MXO),第一控制输入电连接到CKT且第二控制输入连接到CLKZ;
第一三态反相器,所述第一三态反相器具有数据输入、三个控制输入及数据输出,其中所述数据输入电连接到所述第一时控反相器的所述数据输出,第一控制输入电连接到RET,第二控制输入连接到RETN且第三控制输入连接到(REN);
第二时控反相器,所述第二时控反相器具有数据输入、三个控制输入及数据输出,其中所述数据输入电连接到所述第一三态反相器的所述数据输出,第一控制输入电连接到CKT,第二控制输入连接到CLKZ,第三控制输入连接到RE,且所述第二时控反相器的所述输出电连接到所述第一时控反相器的所述输出且电连接到所述第一三态反相器的所述输入;
从锁存器,其经配置以接收所述主锁存器的所述输出(MXO)、第二数据位(D2)、所述时钟信号(CKT)、所述时钟信号(CKT)的所述二进制逻辑补数信号(CLKZ)、所述保持控制信号(RET)、所述保持控制信号(RET)的所述二进制逻辑补数信号(RETN)、从控制信号(SS)及所述从控制信号(SS)的二进制逻辑补数信号(SSN),其中信号CKT、CLKZ、RET、RETN、SS及SSN确定在所述从锁存器中锁存所述主锁存器的所述输出(MLO)的二进制逻辑值还是所述第二数据位(D2);其中所述从锁存器包括:
第二三态反相器,所述第二三态反相器具有数据输入、两个控制输入及数据输出,其中所述数据输入电连接到所述主锁存器的所述输出(MXO),第一控制输入电连接到所述控制信号SS,且第二控制输入连接到控制信号SSN;
第三三态反相器,所述第三三态反相器具有数据输入、两个控制输入及数据输出,其中所述数据输入电连接到所述第二数据位(D2),第一控制输入电连接到控制信号SS,且第二控制输入连接到控制信号SSN,且所述第二及第三三态反相器的所述输出彼此电连接;
第三时控反相器,所述第三时控反相器具有数据输入、四个控制输入及数据输出,其中所述数据输入电连接到所述第二及第三三态反相器的所述数据输出,第一控制输入电连接到CKT,第二控制输入连接到CLKZ,第三控制输入电连接到RET,第四控制输入电连接到RETN,且所述第三时控反相器的所述输出电连接到所述第二三态反相器的所述输入;
传送门,其中所述传送门在所述时钟信号CKT从低逻辑值转变到逻辑高值时将数据从所述主锁存器的所述输出(MLO)传送到所述从锁存器;其中所述传送门包括:
NMOS晶体管,其具有栅极、漏极及源极,其中所述NMOS晶体管的所述栅极电连接到CKT;
PMOS晶体管,其具有栅极、漏极及源极,其中所述PMOS晶体管的所述栅极电连接到CLKZ、所述NMOS及PMOS晶体管的所述漏极电连接,且所述NMOS及PMOS晶体管的所述源极电连接。
附图说明
图1是根据本发明的实施例具有双端口从锁存器的可扫描正边缘复位触发器的框图。
图2是根据本发明的实施例的2对1多路复用器的示意图。(现有技术)
图3是根据本发明的实施例的主锁存器的示意图。(现有技术)
图4是传送门的示意。(现有技术)
图5是根据本发明的实施例的多端口从锁存器的示意图。
图6是根据本发明的实施例的时控反相器的示意图。(现有技术)
图7是根据本发明的实施例的时控反相器的示意图。(现有技术)
图8是根据本发明的实施例的三态反相器的示意图。(现有技术)
图9是根据本发明的实施例的三态反相器的示意图。(现有技术)
图10是根据本发明的实施例的时控反相器的示意图。(现有技术)
图11是根据本发明的实施例的三态反相器的示意图。(现有技术)
图12是根据本发明的实施例具有双端口从锁存器的正边缘复位触发器的框图。
图13是展示根据本发明的实施例的数据位D1、MXO、时钟信号CKT、MLO、QN及触发器的输出Q的时序图。
图14是展示根据本发明的实施例的扫描数据位SD、MXO、时钟信号CKT、MLO、QN及触发器的输出Q的时序图。
图15是展示根据本发明的实施例的信号D2、SS、SX、QN及Q的时序图。
图16是展示根据本发明的实施例的信号RET、D2、SS、SX、QN及Q的时序图。
图17是根据本发明的实施例的内部时钟产生电路的示意图。
具体实施方式
在本发明的实施例中,一种触发器电路含有2输入多路复用器、主锁存器、传送门及从锁存器。所述多路复用器经配置以接收第一数据位D1、扫描数据位SD、扫描启用控制信号SE及所述扫描启用控制信号SE的二进制逻辑补数信号SEN。所述扫描启用控制信号SE及SEN确定所述多路复用器的数据输出MXO是数据位D1还是扫描数据位SD的补数。所述主锁存器经配置以接收来自所述多路复用器的所述数据输出MXO、时钟信号CKT、所述时钟信号CKT的二进制逻辑补数信号CLKZ、保持控制信号RET、所述保持控制信号RET的二进制逻辑补数信号RETN、复位信号RE及所述复位信号RE的二进制逻辑补数REN。所述信号CKT、CLKZ、RET、RETN、RE及REN确定何时在所述锁存器的输出MLO上呈现来自所述多路复用器的数据输出MXO的二进制逻辑值及何时在所述主锁存器中锁存所述主锁存器的MLO或MLO何时为三态的或被保持为高。
传送门在所述时钟信号CKT从低逻辑值转变到逻辑高值时将数据从所述主锁存器的所述输出MLO传送到所述从锁存器。所述从锁存器经配置以接收所述传送门的所述输出、第二数据位D2、所述时钟信号CKT、所述时钟信号CKT的所述二进制逻辑补数信号CLKZ、所述保持控制信号RET、所述保持控制信号RET的所述二进制逻辑补数信号RETN、从控制信号SS及所述从控制信号SS的二进制逻辑补数信号SSN。所述信号CKT、CLKZ、RET、RETN、SS及SSN确定在所述从锁存器中锁存传送门的所述输出的二进制逻辑值还是所述第二数据位(D2)。
非易失性逻辑实施方案通常需要从外部源(例如,非易失性存储器)更新循序元件(例如,触发器)。在本发明的实施例中,所述从锁存器包含第二数据输入(端口)。所述第二数据输入用于插入来自外部源的数据。将三态反相器添加到所述从锁存器以适应所述第二数据输入。在说明书中稍后将更详细地对此进行解释。当需要将外部数据插入到从锁存器中时,启用三态反相器。在此时间期间,通过借助与前一三态反相器相反的控制信号致使前向反相器成为三态而停用锁存器反馈。
用于将第二输入添加到从锁存器的所添加电路并非触发器的关键时序路径的部分。因此,对触发器的常规性能的改变为可忽略的。
图1是根据本发明的实施例具有双端口从锁存器108的可扫描正边缘复位触发器100的框图。在功能(即,正常)操作模式中,将扫描启用信号SE驱动到逻辑低电平且使SE的二进制补数信号SEN保持在逻辑高电平下。由于触发器100正在功能模式中操作,因此保持模式信号RET保持于逻辑低电平下,信号RET的二进制补数信号RETN保持于逻辑高电平下,从控制信号SS保持于逻辑低电平下,从控制信号SS的二进制补数信号SSN保持于逻辑高电平下,且RE保持于逻辑低电平下且REN为高的。功能模式操作需要电力,因此向触发器100施加电力供应VDD1及电力供应VDD2。
图13是展示在功能操作模式期间的数据位D1、时钟信号CKT及触发器的输出Q的时序图。由于扫描信号SE为低,因此将D1的二进制逻辑补数传递到多路复用器的输出MXO。图2图解说明2对1多路复用器102的实施例。接着将信号输出MXO呈现给主锁存器104的输入IN。图3是根据本发明的实施例的主锁存器104的示意图。主锁存器104包含第一时控反相器302(对于第一时控反相器302的实施例参见图6)、第二时控反相器304(对于第二时控反相器304的实施例参见图7)及具有三态控制RET及RETN的三态反相器306(对于三态反相器306的实施例参见图8)。从外部时钟CLK及RE产生时钟信号CKT及CLKZ(参见图17)。
当时钟信号CKT从高逻辑电平转变到低逻辑电平时,在主锁存器104的节点308上呈现主锁存器104的输入IN上的数据的的逻辑补数。由于触发器100正在功能模式中操作,因此三态反相器306为作用的且将主锁存器104的输出MLO驱动到与主锁存器104的输入MXO相同的逻辑值。当时钟信号CKT从低逻辑电平转变到高逻辑电平(即,CKT的正边缘)时,锁存节点308上的逻辑电平且主锁存器104的输出MLO上的逻辑电平由传送门106传送到QN。反相器110将主锁存器的输出MLO的补数传递到输出Q。在本发明的此实施例中,从多路复用器102的输入D1到反相器110的Q输出的总体信号路径在从锁存器108中为非反相的。然而,在其它实施例中,所述总体信号路径可为反相的。
图4是传送门的实施例的示意图。
图5是根据本发明的实施例的双端口从锁存器108的示意图。从锁存器108包含具有三态控制SS及SSN的第一三态反相器502(对于第一三态反相器502的实施例参见图9)、具有控制RET及RETN的时控反相器504(对于时控反相器504的实施例参见图10)及具有三态控制SS及SSN的第二三态反相器506(对于第二三态反相器506的实施例参见图11)。
由于触发器100正在功能模式中操作,因此三态反相器502为作用的且将从锁存器108的节点SX驱动到与从锁存器108的QN互补的逻辑值。当时钟信号CKT从高逻辑电平转变到低逻辑电平时,QN上的逻辑电平由时控反相器504锁存。在本发明的此实施例中,反相器110用于缓冲从锁存器108的QN。然而,也可使用非反相缓冲器。三态反相器506在此模式中为三态的,因为SS为逻辑低电平且SSN为逻辑高电平。因此,D2不被传送到节点SX。
然而,在另一功能操作模式期间,可将数据D2直接写入到从锁存器108(参见图15)。在此功能模式期间,时钟信号CKT保持于低逻辑电平下且CLKZ保持于高逻辑电平下,其中控制信号SS保持于逻辑高电平下且控制信号SSN保持于逻辑低电平下。从装置108的所有其它输入均为无关的。
当控制信号SS保持于逻辑高电平下且控制信号SSN保持于逻辑低电平下时,三态反相器506能够将D2的互补值驱动到从锁存器108的节点SX上。由于CKT及RET保持于逻辑低电平下且CLKZ及RETN保持于逻辑高电平下,因此时控反相器504为作用的且将节点QN驱动到D2的逻辑值。反相器110接着将节点QN上的逻辑值反相为其补数。在此实例中,在节点Q上呈现D2的补数。必须保持数据信号D2达周期t3以确保锁存D2的正确值。此外,控制信号SS必须保持于逻辑高值下达时间t2以确保锁存正确值D2。
当将控制信号SS从逻辑高电平驱动到逻辑低电平且将SSN从逻辑低电平驱动到逻辑高电平时,三态反相器506为三态的且三态反相器502变为作用的,从而在从锁存器108的节点QN上锁存逻辑值。
在扫描(即,测试)操作模式中,将扫描启用信号SE驱动到高逻辑电平且SE的二进制补数信号SEN保持于逻辑低电平下。由于触发器100正在扫描模式中操作,因此保持模式信号RET保持于逻辑低电平下,信号RET的二进制补数信号RETN保持于逻辑高电平下,从控制信号SS保持于逻辑低电平下,从控制信号的二进制补数信号SSN保持于逻辑高电平下,RE保持于逻辑低电平下且REN保持于逻辑高电平下。功能扫描操作需要电力,因此向触发器100施加电力供应VDD1及电力供应VDD2。
图14是展示扫描操作模式期间的扫描数据位SD、时钟信号CKT及触发器100的输出Q的时序图。在2对1多路复用器102的输入处接收扫描数据位SD。由于扫描信号SE为高,因此将SD的二进制逻辑补数传递到多路复用器的输出MXO。当在扫描模式中时,主锁存器104、传送门106及从锁存器108以与其在先前所描述的功能模式期间所做的方式相同的方式进行操作。
触发器100还可经操作以将数据保持(RET模式)在从锁存器108中(电力供应VDD2为作用的),同时2对1多路复用器102、主锁存器104及反相器110被断电(即,电力供应VDD1被去激活)。在RET操作模式中,SE、SEN、REN及RE的值无关紧要。由于触发器100正在RET模式中操作,因此保持模式信号RET保持于逻辑高电平下且信号RET的二进制补数信号RETN保持于逻辑低电平下。在此实施例中,从控制信号SS保持于逻辑低电平下,且从控制信号的二进制补数信号SSN保持于逻辑高电平下。时钟信号CKT及CLKZ的值无关紧要。如较早所陈述,通过电力供应VDD2仅向从锁存器108供应电力。
由于不向2对1多路复用器102及主锁存器104供应电力,因此保证呈现给传送门106的输入IN的数据不具有经由在主锁存器104中的三态反相器306中体现的RET及RETN功能性到VDD或接地(VSS)的路径。以此方式,正保持于从锁存器108中的数据将不会被到三态反相器308的输入的不确定值(所述输入为不确定的是因为供应VDD1为不作用的或浮动的)无意地毁坏。
由于触发器100正在保持模式中操作,因此三态反相器502为作用的且将从锁存器108的节点SX驱动到存储于从锁存器108的QN上的值的互补逻辑值。由于RET为逻辑高值且RETN为逻辑低值,因此时控反相器504在QN上锁存逻辑值。三态反相器506在此模式中为三态的,因为SS为逻辑低电平且SSN为逻辑高电平。因此,D2上的逻辑值不被传送到节点SX。
然而,在另一保持操作模式期间,可将数据D2直接写入到从锁存器108。在此保持模式期间,在RET被驱动到逻辑高值之后,将从控制信号SS驱动到逻辑高电平(参见图16)。在此实施例中,时钟信号CKT及CLKZ以及扫描启用信号SE及SEN在此操作模式中为无关的。在时间t1之前,D2不必被驱动到逻辑电平(即,D2可为逻辑“1”、逻辑“0”、浮动或三态的)。在控制信号SS从逻辑“0”转变到逻辑“1”之前的某一时间t1,必须将D2驱动到逻辑“1”或逻辑“0”。在控制信号SS从逻辑“0”转变到逻辑“1”之前的某一时间t4,D2必须为有效的数据。
由于在RET被驱动到逻辑高值之后将从控制信号SS驱动到逻辑高电平,因此三态反相器502为三态的且不驱动从锁存器108的节点SX。由于从控制信号SS被驱动到逻辑高且从控制信号SSN被驱动到逻辑低值,因此三态反相器506为作用的且将节点SX驱动到在D2上呈现的互补值。由于RET为逻辑高值且RETN为逻辑低值,因此时控反相器504为作用的且驱动节点QN。当从控制信号SS返回到逻辑低电平且SSN返回到逻辑高电平时,在三态反相器506为三态时,在三态反相器502与时控反相器504之间锁存存储于节点QN上的值。必须保持数据信号D2达周期t3以确保锁存D2的正确值。此外,控制信号SS必须保持于逻辑高值下达时间t2以确保锁存正确值D2。在此条件下,在保持模式期间从D2写入的数据保持锁存于从锁存器108中。
图12是根据本发明的实施例具有双端口从锁存器108的正边缘复位触发器1200的框图。在此实施例中,正边缘触发器不可出于测试目的而扫描。触发器的其余部分如先前针对图1所描述而发挥作用。
当在功能模式期间异步地对本发明的实施例进行复位(即,不管时钟信号的逻辑值如何可在任何时间发出复位信号,且将对触发器的主级及从级进行复位)时,可通过将RE驱动到逻辑“1”且将REN驱动到逻辑“0”而将图1及12中所展示的主锁存器104在其输出MLO上初始化到逻辑“1”。由于RE被驱动到逻辑“1”,因此图17中所展示的时钟产生器电路将信号CLKZ驱动到逻辑“0”且将CKT驱动到逻辑“1”。因此,时控反相器302的输出为三态的。由于RE被驱动到逻辑“1”且时控反相器302的输出为三态的,因此将主锁存器104的节点308驱动到逻辑“0”。因此,将反相器306的输出驱动到逻辑“1”。
可在本发明的实施例中使用在触发器100及1200内部的反相器来对信号SE、RET、SS及RE进行反相。
己出于图解说明及描述的目的而呈现了前文描述。此描述并非打算为穷尽性的或将本发明限制于所揭示的精确形式,且鉴于上文教示可做出其它修改及变化形式。选择并描述所述实施例以便最佳地解释适用原理及其实际应用以借此使得所属领域的其他技术人员能够最佳地利用适合于所预期的特定用途的各种实施例及各种修改形式。打算将所附权利要求书解释为包含其它替代实施例,受现有技术限制的除外。

Claims (13)

1.一种触发器电路,其包括:
多路复用器,其经配置以接收第一数据位、扫描数据位、扫描启用控制信号(SE)及所述扫描启用控制信号的二进制逻辑补数信号,其中所述扫描启用控制信号以及所述扫描启用控制信号的二进制逻辑补数信号确定所述多路复用器的数据输出是所述第一数据位的二进制补数还是扫描数据位的二进制补数;
主锁存器,其经配置以接收所述多路复用器的所述数据输出、时钟信号、所述时钟信号的二进制逻辑补数信号、保持控制信号、所述保持控制信号(RET)的二进制逻辑补数信号、复位信号以及所述复位信号的二进制逻辑补数信号,其中所述时钟信号、所述时钟信号的二进制逻辑补数信号、所述保持控制信号、所述保持控制信号的二进制逻辑补数信号、所述复位信号以及所述复位信号的二进制逻辑补数信号确定何时在所述主锁存器的输出上呈现所述多路复用器的所述数据输出的二进制逻辑值及何时在所述主锁存器中锁存所述主锁存器的所述输出;
传送门,其中所述传送门在所述时钟信号从低逻辑值转变到逻辑高值时将数据从所述主锁存器的所述输出传送到所述传送门的输出;
从锁存器,其经配置以接收所述传送门的所述输出、第二数据位、所述时钟信号、所述时钟信号的所述二进制逻辑补数信号、所述保持控制信号、所述保持控制信号的所述二进制逻辑补数信号、从控制信号及所述从控制信号(SS)的二进制逻辑补数信号(SSN),其中所述时钟信号、所述时钟信号的二进制逻辑补数信号、所述保持控制信号、所述保持控制信号的所述二进制逻辑补数信号、所述从控制信号以及所述从控制信号的二进制逻辑补数信号确定在所述从锁存器中锁存所述传送门的所述输出还是所述第二数据位。
2.根据权利要求1所述的触发器电路,其进一步包括第一反相器,其中所述第一反相器接收来自所述从锁存器的所述输出,且所述第一反相器输出来自所述从锁存器的所述输出的二进制逻辑补数。
3.根据权利要求1所述的触发器电路,其进一步包括缓冲器,其中所述缓冲器接收所述从锁存器的输出且所述缓冲器输出与所述从锁存器的所述输出相同的逻辑值。
4.根据权利要求1所述的触发器电路,其中所述多路复用器及所述主锁存器从第一电力供应接收电力;其中所述从锁存器从第二电力供应接收电力。
5.根据权利要求4所述的触发器电路,其中在保持模式的操作期间,所述第一电力供应关断且所述第二电力供应接通;其中仅向所述从锁存器供应电力。
6.根据权利要求1所述的触发器电路,其中所述保持控制信号、所述保持控制信号的二进制逻辑补数信号、所述从控制信号、所述从控制信号的二进制逻辑补数信号、所述复位信号以及所述复位信号的二进制逻辑补数信号在所述触发器的外部被控制,以防止所述传送门的所述输出与所述第二数据位之间的数据争用。
7.根据权利要求1所述的触发器电路,其中所述主锁存器包括:
第一时控反相器,所述第一时控反相器具有数据输入、两个控制输入及数据输出,其中所述第一时控反相器的所述数据输入电连接到所述多路复用器的所述数据输出,所述第一时控反相器的第一控制输入电连接到所述时钟信号且所述第一时控反相器的第二控制输入连接到所述时钟信号的二进制逻辑补数信号;
三态反相器,所述三态反相器具有数据输入、三个控制输入及数据输出,其中所述三态反相器的所述数据输入电连接到所述第一时控反相器的所述数据输出,所述三态反相器的第一控制输入电连接到所述保持控制信号,所述三态反相器的第二控制输入连接到所述保持控制信号的二进制逻辑补数信号且第三控制输入连接到所述复位信号的二进制逻辑补数信号;
第二时控反相器,所述第二时控反相器具有数据输入、三个控制输入及数据输出,其中所述第二时控反相器的所述数据输入电连接到所述三态反相器的所述数据输出,所述第二时控反相器的第一控制输入电连接到所述时钟信号,所述第二时控反相器的第二控制输入连接到所述时钟信号的二进制逻辑补数信号,且所述第二时控反相器的所述输出电连接到所述第一时控反相器的所述输出且电连接到所述三态反相器的所述数据输入。
8.根据权利要求1所述的触发器电路,其中所述传送门包括:
NMOS晶体管,其具有栅极、漏极及源极,其中所述NMOS晶体管的所述栅极电连接到所述时钟信号;
PMOS晶体管,其具有栅极、漏极及源极,其中所述PMOS晶体管的所述栅极电连接到所述时钟信号的二进制逻辑补数信号,所述NMOS及PMOS晶体管的所述漏极电连接,且所述NMOS及PMOS晶体管的所述源极电连接。
9.根据权利要求1所述的触发器电路,其中所述从锁存器包括:
第一三态反相器,所述第一三态反相器具有数据输入、两个控制输入及数据输出,其中所述第一三态反相器的所述数据输入电连接到所述传送门的所述输出,所述第一三态反相器的第一控制输入电连接到所述从控制信号且所述第一三态反相器的第二控制输入连接到所述从控制信号的二进制逻辑补数信号;
第二三态反相器,所述第二三态反相器具有数据输入、两个控制输入及数据输出,其中所述第二三态反相器的所述数据输入电连接到所述第二数据位(D2),所述第二三态反相器的第一控制输入电连接到所述从控制信号,且所述第二三态反相器的第二控制输入连接到所述从控制信号的所述二进制逻辑补数信号,且所述第一及第二三态反相器的所述输出彼此电连接;
时控反相器,所述时控反相器具有数据输入、四个控制输入及数据输出,其中所述时控反相器的所述数据输入电连接到所述第一及第二三态反相器的所述数据输出,所述时控反相器的第一控制输入电连接到所述时钟信号,所述时控反相器的第二控制输入连接到所述时钟信号的二进制逻辑补数信号,所述时控反相器的第三控制输入电连接到所述保持控制信号,所述时控反相器的第四控制输入电连接到所述保持控制信号的二进制逻辑补数信号,且所述时控反相器的所述输出电连接到所述第一三态反相器的所述数据输入。
10.根据权利要求1所述的触发器电路,其进一步包括第二反相器,其中所述第二反相器接收所述时钟信号,且所述第二反相器输出所述时钟信号的二进制逻辑补数信号。
11.根据权利要求1所述的触发器电路,其进一步包括第三反相器,其中所述第三反相器接收所述保持控制信号,且所述第三反相器输出所述保持控制信号的二进制逻辑补数信号。
12.根据权利要求1所述的触发器电路,其进一步包括第四反相器,其中所述第四反相器接收所述从控制信号,且所述第四反相器输出所述从控制信号的二进制逻辑补数信号。
13.根据权利要求1所述的触发器电路,其进一步包括第五反相器,其中所述第五反相器接收所述扫描启用控制信号,且所述第五反相器输出所述扫描启用控制信号的二进制逻辑补数信号。
CN201410056689.XA 2013-02-19 2014-02-19 具有双端口从锁存器的正边缘复位触发器 Active CN103997320B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201361766228P 2013-02-19 2013-02-19
US61/766,228 2013-02-19
US13/875,438 US8803582B1 (en) 2013-02-19 2013-05-02 Positive edge reset flip-flop with dual-port slave latch
US13/875,438 2013-05-02

Publications (2)

Publication Number Publication Date
CN103997320A CN103997320A (zh) 2014-08-20
CN103997320B true CN103997320B (zh) 2018-07-03

Family

ID=51267284

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410056689.XA Active CN103997320B (zh) 2013-02-19 2014-02-19 具有双端口从锁存器的正边缘复位触发器

Country Status (2)

Country Link
US (1) US8803582B1 (zh)
CN (1) CN103997320B (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9099998B2 (en) * 2013-02-19 2015-08-04 Texas Instruments Incorporated Positive edge preset reset flip-flop with dual-port slave latch
US20140232443A1 (en) * 2013-02-19 2014-08-21 Texas Instruments Incorporated Negative edge preset flip-flop with dual-port slave latch
US9007111B2 (en) * 2013-02-20 2015-04-14 Texas Instruments Incorporated Negative edge reset flip-flop with dual-port slave latch
KR102386907B1 (ko) * 2015-09-10 2022-04-14 삼성전자주식회사 반도체 집적 회로
US10705934B2 (en) * 2017-06-30 2020-07-07 Taiwan Semiconductor Manufacturing Co., Ltd. Scan synchronous-write-through testing architectures for a memory device

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5668490A (en) * 1996-05-01 1997-09-16 Sun Microsystems, Inc. Flip-flop with full scan capability
CN1691509A (zh) * 2004-04-28 2005-11-02 精工爱普生株式会社 差分电流型相位/频率检测器电路

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6753714B2 (en) * 2002-10-22 2004-06-22 Texas Instruments Incorporated Reducing power and area consumption of gated clock enabled flip flops
US7375567B2 (en) * 2005-06-30 2008-05-20 Texas Instruments Incorporated Digital storage element architecture comprising dual scan clocks and preset functionality
US7768331B1 (en) * 2007-01-30 2010-08-03 Marvell International Ltd. State-retentive master-slave flip flop to reduce standby leakage current

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5668490A (en) * 1996-05-01 1997-09-16 Sun Microsystems, Inc. Flip-flop with full scan capability
CN1691509A (zh) * 2004-04-28 2005-11-02 精工爱普生株式会社 差分电流型相位/频率检测器电路

Also Published As

Publication number Publication date
US8803582B1 (en) 2014-08-12
US20140232440A1 (en) 2014-08-21
CN103997320A (zh) 2014-08-20

Similar Documents

Publication Publication Date Title
CN103997320B (zh) 具有双端口从锁存器的正边缘复位触发器
JP5274670B2 (ja) 不揮発性状態保持ラッチ
CN103973268B (zh) 具有双端口从锁存器的正边沿触发器
US9252754B2 (en) Scan flip-flop, method thereof and devices having the same
US8242826B2 (en) Retention flip-flop
US7743297B2 (en) Electronic circuit and integrated circuit including scan testing circuit, and power consumption reducing method used for integrated circuit
US9099998B2 (en) Positive edge preset reset flip-flop with dual-port slave latch
US9160314B2 (en) Negative edge flip-flop with dual-port slave latch
CN103997319B (zh) 具有双端口从锁存器的正边缘预设触发器
US8836400B2 (en) Positive edge preset flip-flop with dual-port slave latch
TW201438402A (zh) 小面積低功率資料保存正反器
US7944285B1 (en) Method and apparatus to detect manufacturing faults in power switches
US9013218B2 (en) Dual-port negative level sensitive reset data retention latch
US9018976B2 (en) Dual-port positive level sensitive reset preset data retention latch
JP5703605B2 (ja) 半導体集積回路
US9270257B2 (en) Dual-port positive level sensitive reset data retention latch
US9007091B2 (en) Dual-port positive level sensitive preset data retention latch
US20150042390A1 (en) Dual-port positive level sensitive data retention latch
US20150070061A1 (en) Dual-port negative level sensitive reset preset data retention latch
US9013217B2 (en) Dual-port negative level sensitive data retention latch
US20150054557A1 (en) Dual-port negative level sensitive preset data retention latch

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant