CN103984669A - 一种用于图像处理的系统和方法 - Google Patents

一种用于图像处理的系统和方法 Download PDF

Info

Publication number
CN103984669A
CN103984669A CN201310049390.7A CN201310049390A CN103984669A CN 103984669 A CN103984669 A CN 103984669A CN 201310049390 A CN201310049390 A CN 201310049390A CN 103984669 A CN103984669 A CN 103984669A
Authority
CN
China
Prior art keywords
video card
processing unit
central processing
image data
separately
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201310049390.7A
Other languages
English (en)
Inventor
林茂疆
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nvidia Corp
Original Assignee
Nvidia Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nvidia Corp filed Critical Nvidia Corp
Priority to CN201310049390.7A priority Critical patent/CN103984669A/zh
Priority to DE201310114886 priority patent/DE102013114886A1/de
Priority to TW102148648A priority patent/TWI545520B/zh
Priority to US14/175,925 priority patent/US9704212B2/en
Publication of CN103984669A publication Critical patent/CN103984669A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T1/00General purpose image data processing
    • G06T1/20Processor architectures; Processor configuration, e.g. pipelining
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/50Allocation of resources, e.g. of the central processing unit [CPU]
    • G06F9/5061Partitioning or combining of resources
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2209/00Indexing scheme relating to G06F9/00
    • G06F2209/50Indexing scheme relating to G06F9/50
    • G06F2209/509Offload

Abstract

本发明公开了一种用于图像处理的系统和方法。该系统包括主计算设备和副计算设备。其中,主计算设备包括主显卡和主中央处理单元;副计算设备包括副显卡和副中央处理单元;主计算设备配置为检测副计算设备;主中央处理单元配置为向副中央处理单元发送共同处理原始图像数据的请求以及在接收来自副中央处理单元的响应后向主显卡和副显卡分配原始图像数据;以及主显卡和副显卡配置为根据主中央处理单元的分配进行图像处理。本发明所提供的上述用于图像处理的系统和方法可以充分利用位于不同计算设备中的显卡并通过使这些显卡一起工作来加速图像处理。

Description

一种用于图像处理的系统和方法
技术领域
本发明涉及图像处理领域,尤其涉及一种用于图像处理的系统和方法。
背景技术
现在,很多家庭都有不止一个计算设备,例如台式计算机、笔记本计算机、平板计算机等。每个计算设备都具有各自的显卡。通常情况下,人们使用家里的计算设备进行文本编辑、收发邮件、欣赏音乐等等。但有时候,也可能有一些特殊的需求,例如,需要在其中一个计算设备上运行视频处理软件,此时就希望计算设备的显卡能够加强以处理一些复杂的重负荷的图像处理。显然,为了这样的暂时需要而为计算设备更换一个更强的显卡是不经济的,也是不必要的。而且,家里可能还有其它计算设备处于空闲状态,这样其实造成了资源浪费。
发明内容
在发明内容部分中引入了一系列简化形式的概念,这将在具体实施方式部分中进一步详细说明。本发明的发明内容部分并不意味着要试图限定出所要求保护的技术方案的关键特征和必要技术特征,更不意味着试图确定所要求保护的技术方案的保护范围。
为了解决上述问题,需要提供一种用于图像处理的系统和方法。
本发明公开了一种用于图像处理的系统。该系统包括主计算设备和一个或多个副计算设备。其中,所述主计算设备包括主显卡和主中央处理单元;所述一个或多个副计算设备的每一个均包括副显卡和副中央处理单元;所述主计算设备配置为检测所述一个或多个副计算设备;所述主中央处理单元配置为在所述主计算设备检测到所述一个或多个副计算设备后向所述一个或多个副计算设备各自的副中央处理单元发送共同处理原始图像数据的请求以及在接收来自所述一个或多个副计算设备各自的副中央处理单元的响应后向所述主显卡和所述一个或多个副计算设备各自的副显卡分配所述原始图像数据;所述一个或多个副计算设备各自的副中央处理单元配置为根据所述请求向所述主中央处理单元做出所述响应;所述主显卡配置为处理所分配的所述原始图像数据的部分图像数据,接收处理后的其余图像数据且合并处理后的部分图像数据和所述处理后的其余图像数据;以及所述一个或多个副计算设备各自的副显卡配置为处理所分配的所述原始图像数据的其余图像数据并将所述处理后的其余图像数据发送至所述主显卡。
在本发明一个优选实施例中,所述主计算设备和所述一个或多个副计算设备的每一个分别进一步包括显卡测试模块,其配置为分别对其对应的显卡的性能进行测试;所述一个或多个副计算设备各自的副中央处理单元进一步配置为将所述一个或多个副计算设备各自的副显卡的测试结果发送给所述主中央处理单元;所述主中央处理单元进一步配置为基于所述主显卡的测试结果和所述一个或多个副计算设备各自的副显卡的测试结果分配所述原始图像数据。
可选地,所述主中央处理单元进一步配置为当所述主中央处理单元接收到大于n个所述响应时向前(n+1)个性能更佳的副显卡分配所述其余图像数据,其中n为正整数。
在本发明一个优选实施例中,所述性能选自包括显卡频率、显存容量和显存位宽的组。
在本发明一个优选实施例中,所述主中央处理单元进一步配置为向所述主显卡和所述一个或多个副计算设备各自的副显卡平均分配所述原始图像数据。
可选地,所述主中央处理单元进一步配置为当所述主中央处理单元接收到大于n个所述响应时向与前(n+1)个更早响应的副中央处理单元对应的副显卡分配所述其余图像数据,其中n为正整数。
在本发明一个优选实施例中,所述主中央处理单元进一步配置为基于所述原始图像数据的帧的时间顺序或帧中宏块的位置分配所述原始图像数据。
在本发明一个优选实施例中,所述主计算设备和所述一个或多个副计算设备配置为经由连接线通信。
在本发明一个优选实施例中,所述主计算设备和所述一个或多个副计算设备分别进一步包括各自的无线网卡并且配置为经由所述各自的无线网卡无线通信。
在本发明一个优选实施例中,所述主计算设备和所述一个或多个副计算设备分别进一步包括各自的蓝牙模块并且配置为经由所述各自的蓝牙模块蓝牙通信。
在本发明一个优选实施例中,所述主显卡和所述一个或多个副计算设备各自的副显卡均是独立显卡。
根据本发明另一方面,还提供了一种用于图像处理的方法,包括:由主计算设备检测一个或多个副计算设备,其中所述主计算设备包括主显卡和主中央处理单元,所述一个或多个副计算设备的每一个均包括副显卡和副中央处理单元;在所述主计算设备检测到所述一个或多个副计算设备后,由所述主中央处理单元向所述一个或多个副计算设备各自的副中央处理单元发送共同处理原始图像数据的请求;由所述一个或多个副计算设备各自的副中央处理单元根据所述请求向所述主中央处理单元做出响应;由所述主中央处理单元接收来自所述一个或多个副计算设备各自的副中央处理单元的所述响应并向所述主显卡和所述一个或多个副计算设备各自的副显卡分配所述原始图像数据;由所述主显卡处理所分配的所述原始图像数据的部分图像数据,且由所述一个或多个副计算设备各自的副显卡处理所分配的所述原始图像数据的其余图像数据;由所述一个或多个副计算设备各自的副显卡将处理后的其余图像数据发送给所述主显卡;以及由所述主显卡接收所述处理后的其余图像数据且合并处理后的部分图像数据和所述处理后的其余图像数据。
在本发明一个优选实施例中,由显卡测试模块分别对其对应的显卡的性能进行测试,其中所述显卡测试模块分别包括在所述主计算设备和所述一个或多个副计算设备的每一个中;以及由所述一个或多个副计算设备各自的副中央处理单元将所述一个或多个副计算设备各自的副显卡的测试结果发送给所述主中央处理单元;所述分配所述原始图像数据为由所述主中央处理单元基于所述主显卡的测试结果和所述一个或多个副计算设备各自的副显卡的测试结果分配所述原始图像数据。
可选地,当所述主中央处理单元接收到大于n个所述响应时,所述分配所述原始图像数据包括向前(n+1)个性能更佳的副显卡分配所述其余图像数据,其中n为正整数。
在本发明一个优选实施例中,所述性能选自包括显卡频率、显存容量和显存位宽的组。
在本发明一个优选实施例中,所述分配所述原始图像数据为向所述主显卡和所述一个或多个副计算设备各自的副显卡平均分配所述原始图像数据。
可选地,当所述主中央处理单元接收到大于n个所述响应时,所述分配所述原始图像数据包括向与前(n+1)个更早响应的副中央处理单元对应的副显卡分配所述其余图像数据,其中n为正整数。
在本发明一个优选实施例中,所述分配所述原始图像数据是基于所述原始图像数据的帧的时间顺序或帧中宏块的位置。
在本发明一个优选实施例中,所述主计算设备和所述一个或多个副计算设备有线地通信。
在本发明一个优选实施例中,所述主计算设备和所述一个或多个副计算设备无线通信。
本发明所提供的上述用于图像处理的系统和方法可以充分利用位于不同计算设备中的显卡并通过使这些显卡一起工作来加速图像处理。
附图说明
为了使本发明的优点更容易理解,将通过参考在附图中示出的具体实施例更详细地描述上文简要描述的本发明。可以理解这些附图只描绘了本发明的典型实施例,因此不应认为是对其保护范围的限制,通过附图以附加的特性和细节描述和解释本发明。
图1示出了根据本发明一个优选实施例的用于图像处理的系统的结构框图;以及
图2示出了根据本发明一个优选实施例的用于图像处理的方法的流程图。
具体实施方式
在下文的讨论中,给出了细节以便提供对本发明更为彻底的理解。然而,本领域技术人员可以了解,本发明可以无需一个或多个这些细节而得以实施。在特定的示例中,为了避免与本发明发生混淆,对于本领域公知的一些技术特征未进行详尽地描述。
根据本发明的一方面,提供了一种用于图像处理的系统。图1示出了根据本发明一个优选实施例的用于图像处理的系统100的结构框图。如图1所示,该用于图像处理的系统100包括主计算设备101和一个或多个副计算设备102。为了描述简单,图1中只示出一个副计算设备102。本领域普通技术人员可以理解,当存在多个副计算设备102时,这些副计算设备102并不一定完全相同。其中,主计算设备101包括主显卡1012和主中央处理单元1011,副计算设备102的每一个均包括副显卡1022和副中央处理单元1021。主计算设备101和副计算设备102可以是任意计算设备,诸如台式计算机、笔记本计算机、智能终端等等。主计算设备101配置为检测一个或多个副计算设备102。主中央处理单元1011配置为在主计算设备101检测到一个或多个副计算设备102后向一个或多个副计算设备102的各自的副中央处理单元1021发送共同处理原始图像数据的请求,以及在接收来自一个或多个副计算设备102各自的副中央处理单元1021的响应后向主显卡1012和一个或多个副计算设备102各自的副显卡1022分配原始图像数据。一个或多个副计算设备102的各自的副中央处理单元1021配置为根据主中央处理单元1011发送的请求向主中央处理单元1011做出响应。主显卡1012配置为处理所分配的原始图像数据的部分图像数据,接收处理后的其余图像数据且合并处理后的部分图像数据和处理后的其余图像数据。一个或多个副计算设备102各自的副显卡1022配置为处理所分配的原始图像数据的其余图像数据并将处理后的其余图像数据发送至主显卡1012。
通过根据本发明一个优选实施例的用于图像处理的系统100,可以使位于不同计算设备上的显卡一起进行图像处理,相对于使用一个计算设备上的显卡进行图像处理的情况,提高了图像处理能力,加快了图像处理速度。并且,无需将现有显卡更换为具有更强处理能力的显卡,更经济更有效。
本领域普通技术人员可以理解,主计算设备101和一个或多个副计算设备102之间存在多次通信,包括主计算设备101对一个或多个副计算设备102的检测、主中央处理单元1011和一个或多个副计算设备102各自的副中央处理单元1021之间的通信、主中央处理单元1011向一个或多个副计算设备102各自的副显卡1022分配其余图像数据以及一个或多个副计算设备102各自的副显卡1022向主显卡1012发送处理后的其余图像数据。
根据本发明的一个优选实施例,主计算设备101和一个或多个副计算设备102可以配置为经由连接线通信。通过连接线通信可以保证通信速度和质量。这里,连接线可以为网线、通用串行总线(USB)等等。优选地,连接线为USB3.0。USB3.0具有高速带宽接口,使用USB3.0连接主计算设备101和一个或多个副计算设备102可以使它们之间的数据传输速率达到4.8Gbps。
根据本发明的另一个优选实施例,主计算设备101和一个或多个副计算设备102可以分别进一步包括各自的无线网卡(未在图1中示出)并且配置为经由各自的无线网卡无线通信。
根据本发明的又一个优选实施例,主计算设备101和一个或多个副计算设备102可以分别进一步包括各自的蓝牙模块(未在图1中示出)并且配置为经由各自的蓝牙模块蓝牙通信。
主计算设备101和一个或多个副计算设备102使用无线网卡或者蓝牙模块进行无线通信可以降低系统成本、并且系统扩展性好,维护容易。值得注意的是,当副计算设备102的数目大于1时,所有的副计算设备102都和主计算设备101通信。主计算设备101和副计算设备102之间可以形成星型拓扑结构。
根据本发明的一个优选实施例,主显卡1012和一个或多个副计算设备102各自的副显卡1022可以均是独立显卡。相对于集成显卡,独立显卡具备单独的显存,不占用系统内存,而且技术上领先于集成显卡,能够提供更好的显示效果和运行性能。并且,由于一起进行图像处理的两个或两个以上的显卡分别位于不同的计算设备上,因此显卡无需像位于一个计算设备上的双显卡一样在型号或类型方面具有特定限定。
根据本发明的一个优选实施例,主计算设备101和一个或多个副计算设备102的每一个可以分别进一步包括显卡测试模块(未在图1中示出),其配置为分别对其对应的显卡的性能进行测试。一个或多个副计算设备102各自的副中央处理单元1021可以进一步配置为将一个或多个副计算设备102各自的副显卡1022的测试结果发送给主中央处理单元1011。主中央处理单元1011进一步配置为基于主显卡1012的测试结果和一个或多个副计算设备102各自的副显卡1022的测试结果分配原始图像数据。
例如,当只有一个副计算设备102时,通过主计算设备101和副计算设备102的显卡测试模块,可以分别测试出主显卡1012和副显卡1022的性能。根据主显卡1012的和副显卡1022各自的测试结果,如果主显卡性能较好,主中央处理单元1011会向主显卡1012分配较多的图像数据,而向副显卡1022分配较少的图像数据,反之亦然。例如,经测试,主显卡1012的型号为GTX580,副显卡1022的型号为GTX470。GTX580的性能要高于GTX470,因此主中央处理单元1011会向主显卡1012分配较多的图像数据,而向副显卡1022分配较少的图像数据。优选地,主显卡1012的和副显卡1022各自的测试结果可以量化到具体的数字。这样,主中央处理单元1011可以精确地按照主显卡1012的和副显卡1022的性能好坏的比例分别向其分配原始图像数据。
优选地,显卡测试模块所测试的显卡的性能可以选自显卡频率、显存容量和显存位宽的组。显卡频率是图形处理单元的工作频率,其在一定程度上可以反映出图形处理单元的性能。显存容量是显卡上显存的容量,其大小决定着显存临时存储数据的能力,在一定程度上会影响显卡的性能。显存位宽是显存在一个时钟周期内所能传送数据的位数,位数越大则瞬间所能传输的数据量越大,一般情况下,显存位宽越高,其性能也越好。因此,显卡频率、显存容量和显存位宽可以在一定程度上反映显卡性能的好坏。在本发明的一个优选实施例中,显卡测试模块可以配置为将显卡频率、显存容量和显存位宽加权求和来将被测显卡的性能量化为具体的数字以作为分配原始图像数据的依据。本领域普通技术人员可以理解,如果副计算设备102有两个,测试出来主显卡1012和两个副显卡1022的测试结果之比为a1:a2:a3,其中,a1,a2和a3均为任意实数,那么主中央处理单元1011就根据a1:a2:a3的比例向主显卡和两个副计算设备102各自的副显卡1022分配原始图像数据。根据主、副显卡的各自的性能进行图像数据的分配可以最有效地利用位于不用计算设备上的显卡,加快总体的图像处理速度并提高图像处理的质量。本领域普通技术人员可以理解,还可以采用其他性能参数,例如显卡的型号。
可选地,主中央处理单元1011可以进一步配置为当主中央处理单元1011接收到大于n个响应时向前(n+1)个性能更佳的副显卡1022分配其余图像数据。其中,n为正整数。本领域普通技术人员,可以根据主计算设备101和副计算设备102之间的通信质量以及待处理的原始图像数据的总量来确定n的大小。优选的,n等于1、2或3。例如,n等于2且副计算设备102的数目是4个,此时,主中央处理单元1011将接收到4个响应,但经这4个副计算设备102各自的显卡测试模块测试后主中央处理单元1011只选择前3个性能更佳的副计算设备102的副显卡1022用于和主显卡1012一起进行图像处理。当副计算设备102过多时,主计算设备101和副计算设备102之间需要进行更大量的数据传输并且主显卡1012所执行的合并操作也更加复杂。为避免大量的数据传输可能带来的错误,优选在这些副计算设备102中选择几个性能更佳的副显卡1022来和主显卡1012一起工作。
根据本发明的另一个优选实施例,主中央处理单元1011也可以进一步配置为主显卡1012和一个或多个副计算设备102各自的副显卡1022平均分配原始图像数据。不论副计算设备102有几个,也不论主、副计算设备102各自的显卡性能如何,直接根据显卡的数量平均分配原始图像数据实现简单,快捷。
可选地,主中央处理单元1011可以进一步配置为当主中央处理单元1011接收到大于n个响应时向与前(n+1)个更早响应的副中央处理单元1021对应的副显卡1022分配其余图像数据。其中n为正整数。本领域普通技术人员,可以根据主计算设备101和副计算设备102之间的通信质量以及待处理的原始图像数据的总量来确定n的大小。优选地,n等于1、2或3。上面已经提到,当副计算设备102过多时,主计算设备101和副计算设备102之间需要进行更大量的数据传输并且主显卡1012所执行的合并操作也更加复杂。主中央处理单元1011可以选择较早响应的几个副中央处理单元1021对应的副显卡1022和主显卡1012一起进行图像处理以避免图像处理错误。
根据本发明的又一个优选实施例,主中央处理单元1011可以进一步配置为基于原始图像数据的帧的时间顺序或帧中宏块的位置分配原始图像数据。例如,当只有一个副计算设备102时,主中央处理单元1011可以按照帧的时间顺序将奇数帧分配给主显卡1012,将偶数帧分配给副显卡1022。替代地,当只有一个副计算设备102时,主中央处理单元1011可以按照帧中宏块的位置,将一帧的上半部分画面分配给主显卡1012,将该帧的下半部分画面分配给副显卡1022。当副计算设备102的数目大于1时,例如,有两个副计算设备102,主中央处理单元1011可以按照帧的时间顺序将第一帧分配为主显卡1012,第二帧分配给其中一个副计算设备102的副显卡1022,第三帧分配为另一个副计算设备102的副显卡1022。根据帧的时间顺序或者帧中宏块的位置分配原始图像数据可以使得图像处理更加有序。
根据本发明的另一方面,还提供了一种用于图像处理的方法。图2示出了根据本发明一个优选实施例的用于图像处理的方法200的流程图。如图2所示,该用于图像处理的方法200可以包括以下步骤:
在步骤201,由主计算设备检测一个或多个副计算设备,其中主计算设备包括主显卡和主中央处理单元,一个或多个副计算设备的每一个均包括副显卡和副中央处理单元。
在步骤202,在所述主计算设备检测到所述一个或多个副计算设备后,由主中央处理单元向一个或多个副计算设备各自的副中央处理单元发送共同处理原始图像数据的请求。
在步骤203,由一个或多个副计算设备各自的副中央处理单元根据请求向主中央处理单元做出响应。
在步骤204,由主中央处理单元接收来自一个或多个副计算设备各自的副中央处理单元的响应并向主显卡和一个或多个副计算设备各自的副显卡分配原始图像数据。
在步骤205,由主显卡处理所分配的原始图像数据的部分图像数据,且由一个或多个副计算设备各自的副显卡处理所分配的原始图像数据的其余图像数据。
在步骤206,由一个或多个副计算设备各自的副显卡将处理后的其余图像数据发送给主显卡。
在步骤207,由主显卡接收处理后的其余图像数据且合并处理后的部分图像数据和处理后的其余图像数据。
根据本发明的一个优选实施例,在步骤203之后并且步骤204之前,上述方法还包括由包括在主计算设备和一个或多个副计算设备的每一个中的显卡测试模块分别对其对应的显卡的性能进行测试。并且上述方法还包括由一个或多个副计算设备各自的副中央处理单元将一个或多个副计算设备各自的副显卡的测试结果发送给主中央处理单元。在步骤204,由主中央处理单元基于主显卡的测试结果和一个或多个副计算设备各自的副显卡的测试结果来分配原始图像数据。
可选地,当副计算设备的数目大于两个时,即当主中央处理单元接收到大于n个响应时,分配原始图像数据包括向前(n+1)个性能更佳的副显卡分配其余图像数据。其中n为正整数。优选地,显卡测试模块所测试的显卡的性能选自包括显卡频率、显存容量和显存位宽的组。
根据本发明的另一个优选实施例,在步骤204,由主中央处理单元向主显卡和一个或多个副计算设备各自的副显卡平均分配原始图像数据。优选地,当主中央处理单元接收到大于n个响应时,主中央处理单元向与前(n+1)个更早响应的副中央处理单元对应的副显卡分配其余图像数据。其中n为正整数。
根据本发明的又一个优选实施例,在步骤204,由主中央处理单元基于原始图像数据的帧的时间顺序或帧中宏块的位置来分配原始图像数据。
根据本发明的一个优选实施例,主计算设备和一个或多个副计算设备有线地通信。根据本发明的另一个优选实施例,主计算设备和一个或多个副计算设备无线通信。
为了进行说明,前述描述参照了具体实施例进行描述。然而,上文的示例性的讨论并非意欲是无遗漏地或将本发明限制在所公开的明确形式上。鉴于以上教导,也有可能存在很多变型和变化。选择并描述了实施例,以最好地解释本发明的原理和实际应用,以使本领域的其他技术人员最好地利用本发明以及具有各种变型的各种实施例,以能适用于期望的特定用途。
由此描述了根据本发明的实施例。虽然本公开已在特定实施例中予以描述,但是应当了解,本发明不应理解为由这些实施例所限制,而应根据权利要求进行理解。

Claims (20)

1.一种用于图像处理的系统,包括主计算设备和一个或多个副计算设备,其中,
所述主计算设备包括主显卡和主中央处理单元;
所述一个或多个副计算设备的每一个均包括副显卡和副中央处理单元;
所述主计算设备配置为检测所述一个或多个副计算设备;
所述主中央处理单元配置为在所述主计算设备检测到所述一个或多个副计算设备后向所述一个或多个副计算设备各自的副中央处理单元发送共同处理原始图像数据的请求以及在接收来自所述一个或多个副计算设备各自的副中央处理单元的响应后向所述主显卡和所述一个或多个副计算设备各自的副显卡分配所述原始图像数据;
所述一个或多个副计算设备各自的副中央处理单元配置为根据所述请求向所述主中央处理单元做出所述响应;
所述主显卡配置为处理所分配的所述原始图像数据的部分图像数据,接收处理后的其余图像数据且合并处理后的部分图像数据和所述处理后的其余图像数据;以及
所述一个或多个副计算设备各自的副显卡配置为处理所分配的所述原始图像数据的其余图像数据并将所述处理后的其余图像数据发送至所述主显卡。
2.根据权利要求1所述的系统,其特征在于,
所述主计算设备和所述一个或多个副计算设备的每一个分别进一步包括显卡测试模块,其配置为分别对其对应的显卡的性能进行测试;
所述一个或多个副计算设备各自的副中央处理单元进一步配置为将所述一个或多个副计算设备各自的副显卡的测试结果发送给所述主中央处理单元;以及
所述主中央处理单元进一步配置为基于所述主显卡的测试结果和所述一个或多个副计算设备各自的副显卡的测试结果分配所述原始图像数据。
3.根据权利要求2所述的系统,其特征在于,所述主中央处理单元进一步配置为当所述主中央处理单元接收到大于n个所述响应时向前(n+1)个性能更佳的副显卡分配所述其余图像数据,其中n为正整数。
4.根据权利要求2所述的系统,其特征在于,所述性能选自包括显卡频率、显存容量和显存位宽的组。
5.根据权利要求1所述的系统,其特征在于,所述主中央处理单元进一步配置为向所述主显卡和所述一个或多个副计算设备各自的副显卡平均分配所述原始图像数据。
6.根据权利要求5所述的系统,其特征在于,所述主中央处理单元进一步配置为当所述主中央处理单元接收到大于n个所述响应时向与前(n+1)个更早响应的副中央处理单元对应的副显卡分配所述其余图像数据,其中n为正整数。
7.根据权利要求1所述的系统,其特征在于,所述主中央处理单元进一步配置为基于所述原始图像数据的帧的时间顺序或帧中宏块的位置分配所述原始图像数据。
8.根据权利要求1所述的系统,其特征在于,所述主计算设备和所述一个或多个副计算设备配置为经由连接线通信。
9.根据权利要求1所述的系统,其特征在于,所述主计算设备和所述一个或多个副计算设备分别进一步包括各自的无线网卡并且配置为经由所述各自的无线网卡无线通信。
10.根据权利要求1所述的系统,其特征在于,所述主计算设备和所述一个或多个副计算设备分别进一步包括各自的蓝牙模块并且配置为经由所述各自的蓝牙模块蓝牙通信。
11.根据权利要求1所述的系统,其特征在于,所述主显卡和所述一个或多个副计算设备各自的副显卡均是独立显卡。
12.一种用于图像处理的方法,包括:
由主计算设备检测一个或多个副计算设备,其中所述主计算设备包括主显卡和主中央处理单元,所述一个或多个副计算设备的每一个均包括副显卡和副中央处理单元;
在所述主计算设备检测到所述一个或多个副计算设备后,由所述主中央处理单元向所述一个或多个副计算设备各自的副中央处理单元发送共同处理原始图像数据的请求;
由所述一个或多个副计算设备各自的副中央处理单元根据所述请求向所述主中央处理单元做出响应;
由所述主中央处理单元接收来自所述一个或多个副计算设备各自的副中央处理单元的所述响应并向所述主显卡和所述一个或多个副计算设备各自的副显卡分配所述原始图像数据;
由所述主显卡处理所分配的所述原始图像数据的部分图像数据,且由所述一个或多个副计算设备各自的副显卡处理所分配的所述原始图像数据的其余图像数据;
由所述一个或多个副计算设备各自的副显卡将处理后的其余图像数据发送给所述主显卡;以及
由所述主显卡接收所述处理后的其余图像数据且合并处理后的部分图像数据和所述处理后的其余图像数据。
13.根据权利要求12所述的方法,其特征在于,所述方法还包括:
由显卡测试模块分别对其对应的显卡的性能进行测试,其中所述显卡测试模块分别包括在所述主计算设备和所述一个或多个副计算设备的每一个中;
由所述一个或多个副计算设备各自的副中央处理单元将所述一个或多个副计算设备各自的副显卡的测试结果发送给所述主中央处理单元;以及
所述分配所述原始图像数据为由所述主中央处理单元基于所述主显卡的测试结果和所述一个或多个副计算设备各自的副显卡的测试结果分配所述原始图像数据。
14.根据权利要求13所述的方法,其特征在于,当所述主中央处理单元接收到大于n个所述响应时,所述分配所述原始图像数据包括向前(n+1)个性能更佳的副显卡分配所述其余图像数据,其中n为正整数。
15.根据权利要求13所述的方法,其特征在于,所述性能选自包括显卡频率、显存容量和显存位宽的组。
16.根据权利要求12所述的方法,其特征在于,所述分配所述原始图像数据为向所述主显卡和所述一个或多个副计算设备各自的副显卡平均分配所述原始图像数据。
17.根据权利要求16所述的方法,其特征在于,当所述主中央处理单元接收到大于n个所述响应时,所述分配所述原始图像数据包括向与前(n+1)个更早响应的副中央处理单元对应的副显卡分配所述其余图像数据,其中n为正整数。
18.根据权利要求12所述的方法,其特征在于,所述分配所述原始图像数据是基于所述原始图像数据的帧的时间顺序或帧中宏块的位置。
19.根据权利要求12所述的方法,其特征在于,所述主计算设备和所述一个或多个副计算设备有线地通信。
20.根据权利要求12所述的方法,其特征在于,所述主计算设备和所述一个或多个副计算设备无线通信。
CN201310049390.7A 2013-02-07 2013-02-07 一种用于图像处理的系统和方法 Pending CN103984669A (zh)

Priority Applications (4)

Application Number Priority Date Filing Date Title
CN201310049390.7A CN103984669A (zh) 2013-02-07 2013-02-07 一种用于图像处理的系统和方法
DE201310114886 DE102013114886A1 (de) 2013-02-07 2013-12-27 System und Verfahren zur Bild-Verarbeitung
TW102148648A TWI545520B (zh) 2013-02-07 2013-12-27 影像處理的系統與方法
US14/175,925 US9704212B2 (en) 2013-02-07 2014-02-07 System and method for image processing

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201310049390.7A CN103984669A (zh) 2013-02-07 2013-02-07 一种用于图像处理的系统和方法

Publications (1)

Publication Number Publication Date
CN103984669A true CN103984669A (zh) 2014-08-13

Family

ID=51206010

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310049390.7A Pending CN103984669A (zh) 2013-02-07 2013-02-07 一种用于图像处理的系统和方法

Country Status (4)

Country Link
US (1) US9704212B2 (zh)
CN (1) CN103984669A (zh)
DE (1) DE102013114886A1 (zh)
TW (1) TWI545520B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6192388B1 (en) * 1996-06-20 2001-02-20 Avid Technology, Inc. Detecting available computers to participate in computationally complex distributed processing problem
US20080084419A1 (en) * 2003-11-19 2008-04-10 Reuven Bakalash Computing system capable of parallelizing the operation of multiple graphics processing units supported on external graphics cards connected to a graphics hub device
CN101282478A (zh) * 2008-04-24 2008-10-08 上海华平信息技术股份有限公司 实现高清视频并行编码的方法及系统
CN101354780A (zh) * 2007-07-26 2009-01-28 Lg电子株式会社 图形数据处理设备和方法
CN101576994A (zh) * 2009-06-22 2009-11-11 中国农业大学 遥感图像处理方法及装置

Family Cites Families (61)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5251295A (en) 1988-07-11 1993-10-05 Minolta Camera Kabushiki Kaisha Image processing system having slave processors for controlling standard and optional modules
JP2770598B2 (ja) 1990-06-13 1998-07-02 株式会社日立製作所 図形表示方法およびその装置
AU707588B2 (en) 1995-03-07 1999-07-15 Mobility Electronics, Inc. System and method for expansion of a computer
US5781747A (en) 1995-11-14 1998-07-14 Mesa Ridge Technologies, Inc. Method and apparatus for extending the signal path of a peripheral component interconnect bus to a remote location
US5794016A (en) 1995-12-11 1998-08-11 Dynamic Pictures, Inc. Parallel-processor graphics architecture
US6359624B1 (en) 1996-02-02 2002-03-19 Kabushiki Kaisha Toshiba Apparatus having graphic processor for high speed performance
JP3681026B2 (ja) 1997-03-27 2005-08-10 株式会社ソニー・コンピュータエンタテインメント 情報処理装置および方法
US6109340A (en) 1997-04-30 2000-08-29 Nidec Corporation Heat sink fan
US6134615A (en) 1997-05-13 2000-10-17 Micron Electronics, Inc. System for facilitating the replacement or insertion of devices in a computer system through the use of a graphical user interface
US6141021A (en) 1997-12-12 2000-10-31 Intel Corporation Method and apparatus for eliminating contention on an accelerated graphics port
US5956046A (en) 1997-12-17 1999-09-21 Sun Microsystems, Inc. Scene synchronization of multiple computer displays
US6476816B1 (en) 1998-07-17 2002-11-05 3Dlabs Inc. Ltd. Multi-processor graphics accelerator
US6191800B1 (en) 1998-08-11 2001-02-20 International Business Machines Corporation Dynamic balancing of graphics workloads using a tiling strategy
US6397343B1 (en) 1999-03-19 2002-05-28 Microsoft Corporation Method and system for dynamic clock frequency adjustment for a graphics subsystem in a computer
US6282596B1 (en) 1999-03-25 2001-08-28 International Business Machines Corporation Method and system for hot-plugging a processor into a data processing system
US6711691B1 (en) 1999-05-13 2004-03-23 Apple Computer, Inc. Power management for computer systems
KR100462591B1 (ko) 1999-11-10 2004-12-20 삼성전자주식회사 휴대형 컴퓨터의 도킹 시스템
US6473086B1 (en) 1999-12-09 2002-10-29 Ati International Srl Method and apparatus for graphics processing using parallel graphics processors
US6631474B1 (en) 1999-12-31 2003-10-07 Intel Corporation System to coordinate switching between first and second processors and to coordinate cache coherency between first and second processors during switching
EP1266295B1 (en) 2000-03-23 2011-10-19 Sony Computer Entertainment Inc. Image processing apparatus and method
US6670958B1 (en) 2000-05-26 2003-12-30 Ati International, Srl Method and apparatus for routing data to multiple graphics devices
US6630936B1 (en) 2000-09-28 2003-10-07 Intel Corporation Mechanism and method for enabling two graphics controllers to each execute a portion of a single block transform (BLT) in parallel
US6772265B2 (en) 2000-12-11 2004-08-03 International Business Machines Corporation Docking station for a laptop computer
US6657632B2 (en) 2001-01-24 2003-12-02 Hewlett-Packard Development Company, L.P. Unified memory distributed across multiple nodes in a computer graphics system
DE10110358B4 (de) 2001-02-27 2006-05-04 Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. Anordnung und Verfahren zur räumlichen Visualisierung
US6845008B2 (en) 2001-03-30 2005-01-18 Intel Corporation Docking station to cool a notebook computer
WO2002086745A2 (en) 2001-04-23 2002-10-31 Quantum 3D, Inc. System and method for synchronization of video display outputs from multiple pc graphics subsystems
US7079149B2 (en) 2001-10-09 2006-07-18 Texas Instruments Incorporated System, method, and device for accelerated graphics port linking
US6832269B2 (en) 2002-01-04 2004-12-14 Silicon Integrated Systems Corp. Apparatus and method for supporting multiple graphics adapters in a computer system
US6864891B2 (en) 2002-01-31 2005-03-08 Hewlett-Packard Development Company L.P. Switching between internal and external display adapters in a portable computer system
US6914779B2 (en) 2002-02-15 2005-07-05 Microsoft Corporation Controlling thermal, acoustic, and/or electromagnetic properties of a computing device
KR100448704B1 (ko) 2002-07-08 2004-09-16 삼성전자주식회사 복합 음성 서비스 단말 장치 및 이를 사용하는 방법
US6952214B2 (en) 2002-07-12 2005-10-04 Sun Microsystems, Inc. Method for context switching a graphics accelerator comprising multiple rendering pipelines
US7058829B2 (en) 2002-08-14 2006-06-06 Intel Corporation Method and apparatus for a computing system having an active sleep mode CPU that uses the cache of a normal active mode CPU
US7634668B2 (en) 2002-08-22 2009-12-15 Nvidia Corporation Method and apparatus for adaptive power consumption
US6885376B2 (en) 2002-12-30 2005-04-26 Silicon Graphics, Inc. System, method, and computer program product for near-real time load balancing across multiple rendering pipelines
US7024510B2 (en) 2003-03-17 2006-04-04 Hewlett-Packard Development Company, L.P. Supporting a host-to-input/output (I/O) bridge
US7019752B1 (en) 2003-06-04 2006-03-28 Apple Computer, Inc. Method and apparatus for frame buffer management
US7080181B2 (en) 2003-06-13 2006-07-18 International Business Machines Corporation Hot-pluggable video architecture
US7119808B2 (en) * 2003-07-15 2006-10-10 Alienware Labs Corp. Multiple parallel processor computer graphics system
TWI284275B (en) 2003-07-25 2007-07-21 Via Tech Inc Graphic display architecture and control chip set therein
US7356713B2 (en) 2003-07-31 2008-04-08 International Business Machines Corporation Method and apparatus for managing the power consumption of a data processing system
US7075541B2 (en) * 2003-08-18 2006-07-11 Nvidia Corporation Adaptive load balancing in a multi-processor graphics processing system
US6956579B1 (en) 2003-08-18 2005-10-18 Nvidia Corporation Private addressing in a multi-processor graphics processing system
US7782325B2 (en) 2003-10-22 2010-08-24 Alienware Labs Corporation Motherboard for supporting multiple graphics cards
US6835070B1 (en) 2003-11-14 2004-12-28 Cray Canada Inc. Cooling arrangement for electronic systems
US20050190536A1 (en) 2004-02-26 2005-09-01 Microsoft Corporation Method for expanding PC functionality while maintaining reliability and stability
US7289125B2 (en) 2004-02-27 2007-10-30 Nvidia Corporation Graphics device clustering with PCI-express
US6985152B2 (en) 2004-04-23 2006-01-10 Nvidia Corporation Point-to-point bus bridging without a bridge controller
US20050270298A1 (en) 2004-05-14 2005-12-08 Mercury Computer Systems, Inc. Daughter card approach to employing multiple graphics cards within a system
US7663633B1 (en) 2004-06-25 2010-02-16 Nvidia Corporation Multiple GPU graphics system for implementing cooperative graphics instruction execution
US9087161B1 (en) 2004-06-28 2015-07-21 Nvidia Corporation Asymmetrical scaling multiple GPU graphics system for implementing cooperative graphics instruction execution
US9195428B2 (en) 2006-04-05 2015-11-24 Nvidia Corporation Method and system for displaying data from auxiliary display subsystem of a notebook on a main display of the notebook
TW200809680A (en) 2006-08-02 2008-02-16 Xgi Technology Inc Multi-GPU rendering system
US7876328B2 (en) 2007-02-08 2011-01-25 Via Technologies, Inc. Managing multiple contexts in a decentralized graphics processing unit
US7995003B1 (en) 2007-12-06 2011-08-09 Nvidia Corporation System and method for rendering and displaying high-resolution images
US9075559B2 (en) 2009-02-27 2015-07-07 Nvidia Corporation Multiple graphics processing unit system and method
US9135675B2 (en) 2009-06-15 2015-09-15 Nvidia Corporation Multiple graphics processing unit display synchronization system and method
US9069622B2 (en) 2010-09-30 2015-06-30 Microsoft Technology Licensing, Llc Techniques for load balancing GPU enabled virtual machines
CN102270095A (zh) 2011-06-30 2011-12-07 威盛电子股份有限公司 多重显示器控制方法及其系统
US8570318B2 (en) * 2011-08-25 2013-10-29 Intel Corporation Collaborative graphics rendering using mobile devices to support remote display

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6192388B1 (en) * 1996-06-20 2001-02-20 Avid Technology, Inc. Detecting available computers to participate in computationally complex distributed processing problem
US20080084419A1 (en) * 2003-11-19 2008-04-10 Reuven Bakalash Computing system capable of parallelizing the operation of multiple graphics processing units supported on external graphics cards connected to a graphics hub device
CN101354780A (zh) * 2007-07-26 2009-01-28 Lg电子株式会社 图形数据处理设备和方法
CN101282478A (zh) * 2008-04-24 2008-10-08 上海华平信息技术股份有限公司 实现高清视频并行编码的方法及系统
CN101576994A (zh) * 2009-06-22 2009-11-11 中国农业大学 遥感图像处理方法及装置

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
罗秋明,孙宏元: "集群渲染管理软件的构建技术与框架设计", 《计算机工程》 *

Also Published As

Publication number Publication date
TWI545520B (zh) 2016-08-11
US20140218376A1 (en) 2014-08-07
DE102013114886A1 (de) 2014-08-07
US9704212B2 (en) 2017-07-11
TW201439967A (zh) 2014-10-16

Similar Documents

Publication Publication Date Title
CN109766302B (zh) 设备管理的方法和装置
CN110851387B (zh) 一种接口功能配置方法和电子设备
DE112013004026T5 (de) Vorrichtung, System und Verfahren zur geschalteten Leistungsübertragung zu einer E/A-Schnittstelle
CN105025046A (zh) 一种用于3d打印的云平台、3d打印系统及方法
DE102015102615A1 (de) Kommunikation über eine Identifizierungsleitung
US11671678B2 (en) Method and device, equipment, and storage medium for data processing
CN107659509B (zh) 控制应用流量使用方法、装置、可读存储介质及终端设备
CN109710502B (zh) 日志传输方法、装置及存储介质
CN105630718A (zh) 提供主机即时切换分享通用串行总线电子设备的电子装置
CN102622274B (zh) 计算机装置及其中断任务分配方法
US9483428B2 (en) Storage apparatus, and system and method for executing access operations
CN105323141A (zh) 一种基于图像识别的信息传输方法、系统及移动终端
CN103885910A (zh) 多设备在主模式下进行iic通信的方法及系统
CN103984669A (zh) 一种用于图像处理的系统和方法
CN110351843B (zh) 资源分配指示方法、资源分配获取方法、基站及用户终端
CN104079368B (zh) 一种应用软件的测试数据传输方法及服务器
CN108289165B (zh) 一种基于手机控制相机的实现方法、装置及终端设备
CN105897494A (zh) 网络传输速率的测试方法
CN102346722B (zh) 图像形成控制卡及图像形成设备
CN105262815B (zh) 基于射频的无线传输方法和系统
CN103885813B (zh) 一种虚拟机环境下的抓包方法
CN105306948A (zh) 多进程视频解码的方法和系统
CN105446663A (zh) 一种数据处理方法及电子设备
CN113363986A (zh) 用于以太网络供电的供电系统及其供电方法
CN110971696A (zh) 一种实现虚拟电子卡通讯的系统和方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
WD01 Invention patent application deemed withdrawn after publication
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20140813