CN103885520B - 一种具有静电屏蔽的温度补偿金属电阻器 - Google Patents

一种具有静电屏蔽的温度补偿金属电阻器 Download PDF

Info

Publication number
CN103885520B
CN103885520B CN201410070158.6A CN201410070158A CN103885520B CN 103885520 B CN103885520 B CN 103885520B CN 201410070158 A CN201410070158 A CN 201410070158A CN 103885520 B CN103885520 B CN 103885520B
Authority
CN
China
Prior art keywords
metal forming
temperature
circuit
resistor
subelement
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201410070158.6A
Other languages
English (en)
Other versions
CN103885520A (zh
Inventor
本哈德·海尔姆特·恩格尔
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Analog Equipment International Co ltd
Linear Technology LLC
Original Assignee
Linear Technology LLC
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Linear Technology LLC filed Critical Linear Technology LLC
Priority to CN201410070158.6A priority Critical patent/CN103885520B/zh
Priority claimed from CN200880132107.4A external-priority patent/CN102246115B/zh
Publication of CN103885520A publication Critical patent/CN103885520A/zh
Application granted granted Critical
Publication of CN103885520B publication Critical patent/CN103885520B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Semiconductor Integrated Circuits (AREA)

Abstract

一种具有静电屏蔽的温度补偿金属电阻器。一种用于生成温度补偿基准电压(VREF)的温度基准电路,包括被构造用于生成基本上与温度无关的带隙基准电压(VBGR)和基本上成比例于绝对温度变化的成比例绝对温度基准电压(VPTAT)的带隙基准电路。所述电路包括连接到所述带隙基准电路并且具有作为VREF基础的输出的运算放大器。所述电路还包括连接到所述运算放大器和所述带隙基准电路并且被构造以便使VREF基本上等于VPTAT乘以常数k1减去VBGR乘以常数k2的反馈电路。

Description

一种具有静电屏蔽的温度补偿金属电阻器
本申请是是申请日为2008年11月25日、申请号为200880132107.4的发明名称为“用于半导体芯片内金属电阻器的温度补偿的电路、调修和布图”的专利申请的分案申请。
技术领域
本申请涉及包含在半导体芯片内的金属电阻器的温度补偿。更具体地,本申请涉及用于生成温度补偿基准电压的电路,以及所述电路的布图和调修技术。
背景技术
金属电阻器被应用于半导体芯片内以实现各种目的。在某些应用中,金属电阻器用于感应电路的工作参数,例如当电池正在被充电时被输入电池的电流量,和/或当电池正在被使用时从其中输出的电流量。
金属电阻器的电阻值通常作为温度函数而波动。这种变化的发生通常由于金属电阻器、其它部件,和/或其它热源所产生的热量。这种金属电阻器的电阻值随温度变化的偏差可能对其感应的精确度产生消极影响,并且进而,影响相关电路功能的性能。
解决这一问题的一个方法是对电路中适当的点施加温度补偿电压,以便补偿作为温度函数的金属电阻器电阻值的变化。随着所述电阻值由于温度上升而升高,所述补偿电压也升高。当其被适当地施加时,所述温度补偿电压可以降低误差,所述误差是如果不施加该电压时由电阻值的温度偏差所引起的。
一种典型的用于生成温度补偿电压的方法是使用公知的delta Vbe电压基准电路。这种电路生成与绝对温度成比例变化的电压,即,成比例绝对温度(“PTAT”)电压。然而,PTAT电压一般具有随温度变化的曲线,当外推该曲线时,其在0开尔文(Kelvin)处将达到0伏。另一方面,金属电阻器的电阻值一般具有随温度变化的曲线,当外推该曲线时,其在0开尔文以外的温度达到0欧姆。这种在过零点位置上的差异将会降低PTAT电压精确补偿由于温度变化引起的金属电阻器电阻值偏差的能力。
发明内容
温度补偿电路可以生成温度补偿基准电压(VREF)。所述电路可以包括带隙基准电路,所述带隙基准电路(Bandgap reference circuit)被构造用于生成带隙基准电压(VBGR),该电压基本上是温度无关的。所述带隙基准电路还可以被构造用于生成成比例绝对温度基准电压(VPTAT)(proportional-to-absolute-temperature reference voltage),该电压基本上与绝对温度成比例变化。所述温度补偿电路还可以包括运算放大器,所述运算放大器连接到所述带隙基准电路并且具有作为VREF基准的输出值。所述温度补偿电路还可以包括反馈电路,所述反馈电路连接到所述运算放大器和所述带隙基准电路。所述反馈电路可以被构造用于使VREF基本上等于VPTAT乘以常数K1,减去VBGR乘以常数K2。
温度补偿半导体芯片可以包括在所述半导体芯片内的金属电阻器。温度补偿电路也可以在所述半导体芯片内,所述温度补偿电路被构造用于生成温度补偿基准电压(VREF),该电压基本上补偿作为温度函数的金属电阻器电阻值变化。所述温度补偿电路可以是上面讨论的类型。
一种方法可以调修半导体芯片以补偿所述半导体芯片内金属电阻器电阻值作为温度函数的预期变化。所述半导体芯片可以包括运算放大器和具有调修装置的反馈电路,所述反馈电路连接到所述运算放大器。该方法可以包括调修在反馈电路中的所述调修装置以便最大化基准电压(VREF)的能力以便补偿作为温度函数的所述金属电阻器电阻值的变化。
用于生成温度补偿基准电压(VREF)的温度补偿电路可以包括用于生成基本上温度无关的带隙基准电压(VBGR)和基本上与绝对温度成比例的成比例绝对温度基准电压(VPTAT)的装置。所述电路可以包括用于使VREF基本上等于VPTAT乘以常数k1,减去VBRG乘以常数k2的装置,该装置可以包括连接到运算放大器的反馈电路。
附图说明
附图公开了示例性的实施方式。它们并未举出全部实施方式。其它实施方式可以附加地或替代地加以使用。为了节约篇幅或者为了更有效的解释,显而易见的或者不必要的细节被省略。相反,某些实施方式可以加以实现而不需要此处所公开的全部细节。当相同的附图标记出现在不同的附图中时,其旨在表示相同或类似的部件或步骤。
图1是用于生成温度补偿基准电压的温度补偿电路的框图;
图2是用于生成温度补偿基准电压的温度补偿电路的示意图;
图3是反映带隙基准电路中调修装置设置值与该带隙基准电路中电阻值比率之间对应关系的表格;
图4(a)是反映金属电阻器的温度系数值和带隙基准电路中调修装置设置值、与反馈电路中调修装置设置值之间对应关系的表格;
图4(b)是反映反馈电路中调修装置设置值与所述反馈电路中电阻比率之间对应关系的表格;
图5是被构造用于生成可选电阻比率值的电路;
图6是集成于电池充电器的温度补偿基准电压电路的示意图;
图7是乒乓(ping-pong)型库仑计数器的示意图;
图8是在图7所示的乒乓(ping-pong)型库仑计数器中积分信号的时序图;
图9示出了可以施加到图7所示的乒乓(ping-pong)型库仑计数器的温度补偿信号;
图10是集成于库仑计数器的温度补偿基准电压电路的示意图;
图11示出了用于半导体芯片中的金属电阻器的金属箔图案;
图12示出了图11中所示的金属箔图案的放大局部;
图13示出了用于静电屏蔽的结构;
图14示出了图13中子单元的放大视图。
具体实施方式
在下文中介绍示例性的实施方式。其它实施方式可以附加地或替代地加以使用。为了节约篇幅或者为了更有效的解释,显而易见的或者不必要的细节被省略。相反,某些实施方式可以加以实现而不需要此处所公开的全部细节。
作为温度函数的非磁性金属电阻值的变化可以通过以下公式来估计:
R ( T ) = R ( T Debye ) · T - 0.15 · T Debye 0.85 · T Debye - - - ( Eq . 1 )
其中,T是绝对温度,TDebye是金属的德拜(Debye)温度,即金属的一种不随着温度而改变的材料特性。
溅射金属电阻器可能不严格遵循Eq.(1)。然而,它们的温度系数仍然可能强烈地相关于它们的德拜(Debye)温度,并且任何测量的或固有的Spice TC1s都能够被映射为相应的德拜(Debye)温度,因此上述方法仍然是可行的。
基于欧姆定律,如果施加到电阻器的电压变化与作为温度函数的电阻器的电阻值变化成比例,流经电阻器的电流随温度变化而保持恒定,即VREF(T)~R(T)。基于该定理,Eq.(1)可以被变形以形成:
VREF(T)~T-O.15TDdbye (Eq.2)
将热电压带入公式Eq.(2),其中k是玻尔兹曼(Boltzmann)常数,q是元电荷。
VREF(T)~VTH(T)-O.15VTH(TDebye) (Eq.3)
从Eq.(3)中可以看到,PTAT电压VTH可以产生所需要的补偿基准电压,从PTAT电压VTH中减去一较小固定电压。这是因为对于所讨论的金属而言,0.15*TDebye总是远小于电路所工作的温度T。
所述较小固定电压可以通过用带隙电压VBGR除以系数b生成,并且具有另一个系数a以便相平衡。则Eq.(3)可以被改写为:
V REF ( T ) = a · V TH ( T ) - V BGR b - - - ( Eq . 4 )
其中,VTH(T)表示与绝对温度成比例的PTAT电压,并且其中VBGR表示不论温度变化而基本保持固定的带隙基准电压。
Eq.(4)的实际结果是将温度补偿基准电压(VREF)的理论过零点(zero-crossing point)从绝对零度(0开尔文)向着更高的温度移动。通过控制所述移动的量,可以使作为温度函数的所述温度补偿基准电压(VREF)达到零的温度,基本上与半导体芯片中作为温度函数的金属电阻器电阻值的过零点相匹配,因而增加了所述补偿基准电压(VREF)的有效性。
图1是用于生成温度补偿基准电压的温度补偿电路的框图。如图1所示,带隙基准电路101被构造用于生成基本上与温度无关的带隙基准电压(VBGR)102。它也可以被构造用于生成基本上与绝对温度成比例变化的比例绝对温度基准电压(VPTAT)105。任何类型的带隙基准电路可以被用于达到此目的。
运算放大器103可以具有连接到带隙基准电路101,并且具体地,连接到VPTAT105的非反相输入107。所述运算放大器103可以具有作为所述温度补偿基准电压(VREF)基础的输出109。所述输出109可以被连接到反馈电路113的输入111。所述反馈电路113的另一个输入115可以被连接到所述带隙基准电路101,并且具体地,连接到VBGR102。反馈电路113的输出117可以被连接到所述运算放大器103的反相输入119。
所述反馈电路113可以被构造用于形成所述带隙基准电压VBGR102和温度补偿电压VREF109的加权平均。所述反馈电路113可以被构造为使VREF基本上等于VPTAT乘以一常数k1,再减去VBGR乘以一常数k2。换言之,所述反馈电路113可以被构造为使图1所示的整个电路来执行上述公式Eq.(4)。
图2是用于生成温度补偿基准电压的温度补偿电路的示意图。它是可以实现图1所示框图的一种电路的示例。多种其它类型电路也可以实现图1所示的框图。
如图2所示,带隙基准电路201可以生成不论温度波动而基本固定的带隙基准电压VBGR203,以及与绝对温度成比例变化的比例绝对温度电压VPTAT205。所述带隙基准电路201的这些方面可以与图1中的带隙基准电路101的相应方面相符合。
任意类型的带隙基准电路可以被用于实现该目的。例如,图2所示的带隙基准电路是布罗考(Brokaw)型带隙基准电路。所述布罗考(Brokaw)型带隙基准电路可以利用晶体管207的PN结的电流密度和晶体管组209的,即一组并联的晶体管组的PN结的电流密度之间的变化而工作。
所述晶体管207和晶体管组209的成员可以具有基本上相同的特性并且可以通过使用电流镜像以基本相同的电流加以驱动。所述密度差可以通过在晶体管组209中使用的晶体管的数量加以控制,该数量在图2中以符号“N”来表示。
所述带隙基准电路201可以有效地将晶体管207的基极到发射极的电压叠加到VPTAT205的上端以便生成VBGR203。一组串联电阻器,如与电阻器213串联的电阻器211,可以被选择以便将VPTAT205限制在期望值。电阻器213的幅值可以通过调修装置215调整,以便使所述带隙基准电路201能够被设置到其“魔力电压”,即,使VBGR203作为温度函数变化最小的电压。
特定带隙电路的“魔力电压”可以根据经验由特定温度而确定,例如由室温确定。相同带隙电压基准电路的全部实例的所述“魔力电压”可以是相同的。因此,一旦某一特定电路的“魔力电压”被确定,在相同的室温下该电路的所有复制品可以通过将它们调至这一相同电压而加以最优化调节。
任意装置可以被用作所述调修装置215。当在硅芯片上实现时,所述调修装置215可以采用如多晶硅融合(polysilicon fusing)、齐纳-扎普(Zener zap)修正,非易失性存储器和/或任何其它类型的调修技术。
如图2所示,所述调修装置215可以被设置为将电阻器213调节到16个十六进制值0至F的任意一个。或者可以采用其它数量的调节选项。
运算放大器217可以对应于图1中的运算放大器103。一组串联的电阻器,如可调电阻器结构219,可以被用作图1所示的反馈电路113。调修装置224可以被用于控制可调电阻器结构219上的调节点。所述调修装置224可以采用任意类型,如上述连接调修装置215的类型中的任意一种。
所述可调电阻器结构219可以定义一组串联电阻器,例如与电阻器223有效串联的电阻器221。或者,串联电阻器221和223可以是彼此分离的电阻器,其中之一具有由所述调修装置224控制的调节档位。
如图2所示,所述调修装置224可以被设置为以0到7之间任意可选的整数值来调节所述可调电阻器结构219。或者可以提供不同数量的调节选项。
公式Eq.(4)和图2所示电路之间的关系可以用下面的公式来描述:
V REF ( T ) = ( 1 + R 223 R 221 ) · V PTAT - R 223 R 221 · V BGR - - - ( Eq . 5 )
通过限定电阻器223与电阻器221之间的比率,并且通过以适当控制电阻器211与电阻器213之间的比率来限定VPTAT,运算放大器217的输出,VREF,可以被限定为能够有效地补偿绝大多数类型的金属电阻器的温度偏移,例如铜、铝和/或金制电阻器,这些通常在集成电路中用作连线(interconnect)。
尽管公式Eq.5中VPTAT和VBGR的系数表现为相关并且因而是非独立的,它们可以通过将运算放大器217的非反相输入220连接到串联电阻器211和213的适当的调节档位,和/或通过提高VBGR来消除彼此的相互影响。然而,对于上面介绍的金属,这一措施是不必要的,因为电阻器223和221之间的要求比率通常低于0.2,例如在0.04到0.1的范围内。
尽管图2中示出的运算放大器217的非反相输入被连接到电阻器211和电阻器213之间的节点,在其它实施方式中它可以被直接连接到晶体管组209的各发射极。
改变电阻器223和211的比率可以有效改变运算放大器217的增益,从而有效控制带隙基准电压VBGR203的幅度。最终,这可以有效控制VREF达到零的外推温度以便使其与金属电阻器电阻值也达到零的温度重合,从而增强了温度补偿基准电压VREF的有效性。
对于其中晶体管组209包括8个晶体管的带隙基准电路,所述“魔力电压”可以是大约1.23伏。为了达到该电压,电阻器213与电阻器211的比值可能需要在5.19到5.52的范围内。
图3是反映带隙基准电路201中调修装置215设置值与该带隙基准电路201中电阻器213与电阻器211比率之间对应关系的表格。它示出一组比率值,所述调修装置215可以被构造为与电阻器211和213的选择相关加以选择。圈301表示,例如,对于电路中电阻器213与电阻器211的比率为5.34的实施方式,所述调修装置215可以符合可选设置“7”。
电阻器223和电阻器221之间所需要的比率,随着通过所述调修装置224进行的精细调节,除了金属电阻器的温度特性之外,可以决定于所述调修装置215的设置。为了便于在大规模生产中对可调电阻器结构219的调修,可以生成表格,所述表格表示基于需要补偿的金属电阻器的温度特性的所述调修装置224的设置和所述调修装置215的最佳调修设置。下面介绍所述表格的示例性设置。
图4(a)是反映金属电阻器的温度系数值和调修装置215设置值、与反馈电路113中调修装置224设置值之间对应关系的表格。在该表格中的第一列被标为“TC1@300K[ppm/K]”。这表示由Spice仿真确定的金属电阻器的第一顺序温度系数。例如,特定金属电阻器可以具有3900ppm/K的TC1,如横向的圈401所示,表示温度系数值。虽然未示出,该金属电阻器的德拜(Debye)温度TDebye可以附加或者替代标为“TC1@300K[ppm/K]”的列而列出。
在该表中其余的列罗列了可能的调修装置215的“魔力电压”调修位(trimbit)设置。在调修装置215被设置生成如上面所述的“魔力电压”后,表示该设置的列可以在表中找到。圈403示出了在设置值为“7”的情况下所述设置的示例。
在每个选中的行和列交叉处的单元则包含调修装置224的适当设置。在上面讨论的示例中,该调修设置可以是“2”。
图4(b)是反映反馈电路113中调修装置224设置值与所述电阻器221至223比率之间对应关系的表格。继续上面的示例,调修设置值为“2”的行被圈405高亮突出,其指向相应比率13.42。
图5是被构造用于生成可选电阻比率值的电路。图4(a)中被找到的调修设置值被施加于模拟乘法器503的输入501以便生成电阻器221和223的校正值,与图4(b)中示出的所期望的比率值一致。为了使模拟乘法器503达到这一点,具有电阻值“R”的固定电阻可以被连接到该模拟乘法器503,如图5所示。
图3、4(a)和4(b)中示出的值,以及图5中所示的电路,仅仅是示例。在其它结构中,所述的值和电路都可以是显著不同的。
与图1和2中所示的电路相连接的为之生成所述温度补偿基准电压VREF的金属电阻器可以用于任意目的。例如,所述金属电阻器可以用于感应工作参数并且位于半导体芯片内。所述金属电阻器可以被构造用于感应的一个上述工作参数是电池连接到电池充电器时被输入电池的电荷,和/或是当电池作为电源使用时被输出电池的电荷。
图6是集成于电池充电器的温度补偿基准电压电路的示意图。如图6所示,电压源601可以被构造为为电池603充电。所述充电电流可以被P型MOSFET605调节并且被金属感应电阻器607所感应。所述金属感应电阻器607两端的电压可以被放大器609放大并且被运算放大器611用来与来自温度补偿电路613的温度补偿基准电压相比较。比较结果可以被用于控制所述P型MOSFET605的门极,从而更有效地调节充电电流。
除了电源601和电池603,图6中所示的所有部件均可以位于同一个硅芯片上。
温度补偿电路613可以是任意类型的,如上面所述的图1和/或图2所示的电路中的任意一个。所述温度补偿电路613可以被构造用于生成基准电压,使用调修技术,如上面结合图1和2所介绍的调修技术,使所述基准电压作为温度的函数与金属感应电阻器607的电阻值变化成比例。
热耦615可以将温度补偿电路613的关键的、温度敏感部件,例如如图2中所示的晶体管207和晶体管组209,热耦合到金属感应电阻器607。其可以确保由温度补偿电路613生成的温度补偿基准电压可靠地跟踪金属感应电阻器607的电阻变化,所述电阻变化是金属感应电阻器607的温度变化的函数。现在可以明白,本设计的变型将被适应于线性电流限制和开关模式电压调节器。
图7是通过凌力尔特有限公司(Linear Technology Corporation component)LTC4150来实现的乒乓(ping-pong)型库仑计数器的示意图。公知的,库仑计数器保持表示电池中总电荷的计数。它通过追踪被输入和被输出电池的电荷加以实现。所述电路通过积分由感应电阻器测量的电流,并且通过将积分值转换为电荷的整数计数来工作,在图7中所述感应电阻器表示为RSENSE。
这种类型的库仑计数器可以使用高基准电压和低基准电压,图7中表示为REFHI和REFLO。这些电压可以用于设置积分反向的点,如图8所示。这些阈值,最终,将影响计数的间隔尺寸。
图7所示电路被设计为具有外置于半导体芯片的RSENSE。然而,在其它实施方式中RSENSE可以替代地被置于所述半导体芯片内。在这种结构中,对作为温度函数的RSENSE的值的变化的补偿也可以或者替代地通过使用用作REFLO的固定电压或者互补绝对温度(“CTAT”)电压加以提供,如图9所示。
当在库仑计数器中所述感应电阻器被移到硅芯片上时,所述温度补偿电路,如图1和2所示以及上面所述的电路之一,可以方便地用于完成温度补偿。
图10是与库仑计数器集成的温度补偿基准电压电路的示意图。如图10所示,温度补偿电路1001可以热耦合于金属电阻器1003,该金属电阻器1003作为用于对电池1013充电或者放电的库仑计数器1005的感应电阻器。
所述温度补偿电路1001可以是图1和2所示的类型之一。该电路的所述温度敏感部分,如图2所示晶体管207和晶体管组209,可以通过热耦1015热耦合于金属电阻器1003。温度补偿电路1001的输出可以被限定到适当值,作为库仑计数器1005所要求的VREFHI和VREFLO,如图7中所示的库仑计数器中所要求的REFHI和REFLO。这可以通过使用合适的电阻器阶梯网络来实现,如电阻器1007、1009和1011。图10所示的所有这些组件可以被包括在同一个硅芯片上,当然除了电池1013以外。
温度补偿基准电压VREF的有效性可以通过金属电阻器和温度补偿电路的温度敏感部分之间的强热耦合来加强。为了达到这一目的,在所述金属电阻器的布图中可以提供散热结构。可以设置这些结构以便流经所述散热结构的电流是零或者至少比在主电流路径中流过电阻器的总电流低。
图11示出了在半导体芯片中金属电阻器的金属箔图案。如图11所示,一个或者更多的焊盘1101可以被用于将金属电阻器接入电路。在所述焊盘之间可以布置一系列平行金属线,其全部用于承载电阻器两侧焊盘1101之间的电流。所述金属电阻器的电阻值可以通过改变这些金属线的数量和宽度来加以控制。通常该区域的电阻值为50毫欧。
图12示出了图11所示的金属箔图案的放大局部1103。如图12所示,所述金属箔图案包括承载电流部分1201和1203以及非承载电流部分1205和1207。非承载电流部分可以有利于改善金属电阻器和温度补偿电路的温度敏感部件的热耦615。
非承载电流部分可以是任意形状。例如,并且如图12所示,它们可以基本上是矩形的,并且可以被连接于承载电流部分的点之间,所述承载电流部分可能处于相同的电势,因此确保电流不会流经所述非承载电流部分。同时,非承载电流部分可以表示金属电阻器的总表面的相当大的一部分,并且可以均一地分布在其中。尽管图12示出的基本上是矩形的,所述非承载电流部分可以是任何其它形状的。
所述温度补偿基准电压电路可以设置在被补偿的金属电阻器的上面或者下面。在某些应用中,当金属电阻器在开关功率电源或者库仑计数器中作为电流感应电阻器时,所述感应电流的AC分量的电气干扰可能馈入所述温度补偿电路的敏感点。一静电(法拉第“Faraday”)屏蔽可以被置于金属电阻器和温度补偿电路之间以便帮助降低这种干扰。
使用固体金属板作为此种屏蔽可能引起机械应力和关键晶体管的削弱匹配(impairmatching),可能影响电路的精确性。图13示出了静电屏蔽的不同结构。图14示出了图13中子单元1301的放大视图。所述静电屏蔽可以由导体金属制成,例如铝。如图13和14所示,所述静电屏蔽可以包括基本上沿表面延伸的金属箔图案,但是没有完整的金属箔线性路径在整个表面上延伸。
金属箔的图案可以包括相互连接的子单元的矩阵,如子单元1301。在子单元中所述金属箔的图案如下:一组子单元被设置为没有完整的金属线性路径在子单元组中延伸。尽管基于两个互锁的U形金属箔延伸的类似谜宫的图案在图13和14中示出,其它类型的图案的变形也可以附加地或替代地使用。尽管图13和14所示图案包括一组彼此以直角结合的矩形金属箔部分,其它形状的部分也可以加以使用并且可以以不同的角度加以结合,这些角度并不是全部为相同的值。
所述静电屏蔽可以用任何方法来制作。例如,在三金属层方法中,所述温度补偿电路可以使用金属层一和多晶硅互连,而金属层二可以用于屏蔽,而金属层三用于感应电阻器。其它类型的结构和方式也可以附加地或替代地使用。
上述部件、步骤、特征、目标、益处和优点均完全是示例性的。它们及与其相关的介绍均不作为对保护范围的任何限制。多种其它实施方式可以被考虑,包括具有更少、更多或者不同部件、步骤、特征、目标、益处和优点的实施方式。所述部件和步骤也可以以不同顺序设置或安排。
例如,开关电容电路可以被用于代替或者补充图2所示的电阻器网络从而用于图1所示的所述反馈电路113。
温度补偿电路可以采用单PN结或者单晶体管作为其温度敏感部分,这些元件可以顺序地在至少两个不同的电流水平上工作,并且在单PN结上所述至少两个不同的电流水平之间的电压差被放大以产生PTAT电压,并且所述PTAT电压进而被加入所述PN结电压以产生带隙非独立基准电压,该电压基本上是与温度无关而保持固定的。
在温度补偿基准电路中所述放大和加法运算可以受到开关电容电路的影响。所述开关电容电路可以被构造用于直接通过加k1乘以PTAT电压(VPTAT)分量并且接着减去k2乘以带隙非独立电压(VBGR)分量(其基本是与温度无关而保持固定的),来按照公式Eq.4产生温度补偿基准电压。在所述开关电容电路中所述加和减运算是可以时间交叉的。所述乘法系数k1和k2可以通过相应数量的加法和减法运算或者通过限定电容率,或者二者来实现。
基于开关电容的温度补偿电路实现方式中所述调修方法可以包括确定第一调修值的步骤,所述第一调修值最小化带隙非独立电压随温度的变化,和使用所述第一调修值和金属电阻器的温度特性来确定第二调修值的步骤,所述第二调修值用于设置温度补偿电路的调修方式,以便其输出电压Vref是PTAT电压乘以常数k1减去带隙非独立电压乘以常数k2。
所述感应电阻器可以使用任意非矩形几何形状,例如,蜂巢形状结构作为承载电流部分,并且在所述蜂巢单元中具有多边形的或者圆形的非承载电流部分,在所述多边形或者圆形的周界的仅一部分连接所述承载电流部分,从而没有实际电流流经所述非承载电流部分。具有承载电流部分和非承载电流部分的感应电阻器也可以通过在固体金属板上形成“U”形缝隙来实现,“U”形内部保留的金属作为非承载电流部分。除了“U”形,也可以使用产生非承载电流部分的任意合适的缝隙形状。所述静电屏蔽可以由不相似的子单元矩阵构成。
术语“连接(coupled)”包含直接和间接连接。例如,术语“连接”包括在被“连接”的两个点之间存在干涉电路的情况。
权利要求中所述术语“用于…的装置”包括所描述的相应的结构和材料及其等同替换。类似的,权利要求中的术语“用于…的步骤”包括所描述的相应的动作及其等同替换。如果没有这些术语则表示权利要求不限于任何相应的结构、材料、动作或者其等同替换。
以上任何所阐明或解说的内容均不旨在构成对任何组件、步骤、特征、目标、好处、优点或等同替换对公众的捐献,无论其是否引入权利要求书。
总之,本发明的范围通过附加的权利要求条款加以限制。其保护范围限定于权利要求书所使用的语言所构成的范围,并且包括全部等同替换的结构和功能。

Claims (31)

1.一种电子电路,包括:
金属电阻器,用于在使用过程中产生电气干扰;
温度补偿电路,具备用于补偿由于所述金属电阻器的温度变化引起的所述金属电阻器的电阻值变化并热耦合到所述金属电阻器的结构;
静电屏蔽,位于所述金属电阻器和所述温度补偿电路之间,用于帮助降低对所述温度补偿电路的运作造成不良影响的电气干扰。
2.根据权利要求1所述的电子电路,其中所述静电屏蔽包括基本上横跨表面的金属箔图案,并且横跨整个表面的金属箔图案没有完整的线性路径。
3.根据权利要求2所述的电子电路,其中所述金属箔形成相互电性连接的子单元矩阵。
4.根据权利要求3所述的电子电路,其中没有完整的金属箔线性路径横跨两个以上所述相互电性连接的子单元。
5.根据权利要求4所述的电子电路,其中每个所述子单元包括一组互锁的大致呈U型的金属箔部件。
6.根据权利要求5所述的电子电路,其中每组所述互锁的大致呈U型的金属箔部件相互之间电性连接。
7.根据权利要求6所述的电子电路,其中每组所述互锁的大致呈U型的金属箔部件相互之间经过电性连接进行连接。
8.根据权利要求7所述的电子电路,其中所述电性连接是所述金属箔的一部分。
9.根据权利要求3所述的电子电路,其中每个所述子单元为矩形。
10.根据权利要求9所述的电子电路,其中所述静电屏蔽有周界,每个所述周界的角落处的子单元电性连接到两个其他的子单元,每个所述周界上的不是所述角落处的子单元电性连接到三个其他的子单元。
11.根据权利要求10所述的电子电路,其中每个不是所述周界部分的子单元电性连接到四个其他的子单元。
12.根据权利要求1所述的电子电路,其中所述金属电阻器具有两个连接节点和在所述两个连接节点之间的金属箔图案,所述金属箔图案包括在所述两个连接节点之间传导电流的承载电流部分,以及在所述两个连接节点之间不传导电流的非承载电流部分。
13.根据权利要求12所述的电子电路,其中所述金属箔的非承载电流部分基本上分布于整个所述金属箔的承载电流部分。
14.根据权利要求12所述的电子电路,其中所述金属箔的非承载电流部分构成所述金属箔的一部分。
15.根据权利要求12所述的电子电路,其中所述金属箔上的非承载电流部分分别跨接在两个承载电流部分的当电流流经所述金属电阻器时基本上等电势的位置。
16.根据权利要求15所述的电子电路,其中所述金属箔的每一个非承载电流部分跨接在所述金属箔的两个承载电流部分的当电流流经所述金属电阻器时基本上等电势的位置。
17.根据权利要求12所述的电子电路,其中所述承载电流部分包括连接在所述两个连接节点之间的基本线性的金属箔细长条。
18.根据权利要求17所述的电子电路,其中每个所述非承载电流部分跨接在两个所述基本线性的金属箔细长条的当电流流经所述金属电阻器时基本上等电势的位置。
19.根据权利要求18所述的电子电路,其中每个所述非承载电流部分包括两个细长的金属箔部分,所述两个细长的金属箔部分在大致中间的位置以大致直角相互交叉。
20.根据权利要求19所述的电子电路,其中每个非承载电流部分中的一个所述金属箔细长条的末端连接到两个金属箔的承载电流部分的当电流流经所述金属电阻器时基本上等电势的位置。
21.根据权利要求20所述的电子电路,其中所述每个非承载电流部分中的另一个所述金属箔细长条的末端不连接所述金属箔的任何部分。
22.一种静电屏蔽,包括:金属箔图案,所述金属箔图案基本上横跨表面的金属箔图案,并且横跨整个表面的金属箔图案没有完整的线性路径。
23.根据权利要求22所述的静电屏蔽,其中所述金属箔形成相互电性连接的子单元矩阵。
24.根据权利要求23所述的静电屏蔽,其中没有完整的金属箔线性路径横跨两个以上所述相互电性连接的子单元。
25.根据权利要求24所述的静电屏蔽,其中每个所述子单元包括一组互锁的大致呈U型的金属箔部件。
26.根据权利要求25所述的静电屏蔽,其中每组所述互锁的大致呈U型的金属箔部件相互之间电性连接。
27.根据权利要求26所述的静电屏蔽,其中每组所述互锁的大致呈U型的金属箔部件相互之间经过电性连接进行连接。
28.根据权利要求27所述的静电屏蔽,其中所述电性连接是所述金属箔的一部分。
29.根据权利要求23所述的静电屏蔽,其中每个所述子单元为矩形。
30.根据权利要求29所述的静电屏蔽,其中所述静电屏蔽有周界,每个位于所述周界的角落处的子单元电性连接到两个其他的子单元,每个位于所述周界上的不是所述角落处的子单元电性连接到三个其他的子单元。
31.根据权利要求30所述的静电屏蔽,其中每个不是所述周界部分的子单元电性连接到四个其他的子单元。
CN201410070158.6A 2008-11-25 2008-11-25 一种具有静电屏蔽的温度补偿金属电阻器 Expired - Fee Related CN103885520B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201410070158.6A CN103885520B (zh) 2008-11-25 2008-11-25 一种具有静电屏蔽的温度补偿金属电阻器

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN200880132107.4A CN102246115B (zh) 2008-11-25 2008-11-25 用于半导体芯片内金属电阻器的温度补偿的电路、调修和布图
CN201410070158.6A CN103885520B (zh) 2008-11-25 2008-11-25 一种具有静电屏蔽的温度补偿金属电阻器

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
CN200880132107.4A Division CN102246115B (zh) 2008-11-25 2008-11-25 用于半导体芯片内金属电阻器的温度补偿的电路、调修和布图

Publications (2)

Publication Number Publication Date
CN103885520A CN103885520A (zh) 2014-06-25
CN103885520B true CN103885520B (zh) 2016-08-17

Family

ID=50954466

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410070158.6A Expired - Fee Related CN103885520B (zh) 2008-11-25 2008-11-25 一种具有静电屏蔽的温度补偿金属电阻器

Country Status (1)

Country Link
CN (1) CN103885520B (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0300632A2 (en) * 1987-07-20 1989-01-25 Gennum Corporation Plastic encapsulated integrated circuit package with electrostatic shield
CN1261979A (zh) * 1997-07-07 2000-08-02 松下电器产业株式会社 芯片形ptc热敏电阻及其制造方法
CN101000817A (zh) * 2006-01-10 2007-07-18 聚鼎科技股份有限公司 表面粘着型过电流保护元件
CN201060713Y (zh) * 2007-07-04 2008-05-14 济宁正和电子有限责任公司 电子衡器称重传感器金属箔温度补偿电阻器

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
IE851076L (en) * 1985-04-29 1986-10-29 Prendergast Patrick Thomas Shield for electronic apparatus
US20020174994A1 (en) * 2001-05-22 2002-11-28 Wu Ko Lee EMI-protective device shell
TWM244562U (en) * 2003-07-21 2004-09-21 Via Tech Inc Ground shield structure
US20060043957A1 (en) * 2004-08-30 2006-03-02 Carvalho Carlos M Resistance trimming in bandgap reference voltage sources

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0300632A2 (en) * 1987-07-20 1989-01-25 Gennum Corporation Plastic encapsulated integrated circuit package with electrostatic shield
CN1261979A (zh) * 1997-07-07 2000-08-02 松下电器产业株式会社 芯片形ptc热敏电阻及其制造方法
CN101000817A (zh) * 2006-01-10 2007-07-18 聚鼎科技股份有限公司 表面粘着型过电流保护元件
CN201060713Y (zh) * 2007-07-04 2008-05-14 济宁正和电子有限责任公司 电子衡器称重传感器金属箔温度补偿电阻器

Also Published As

Publication number Publication date
CN103885520A (zh) 2014-06-25

Similar Documents

Publication Publication Date Title
CN102246115B (zh) 用于半导体芯片内金属电阻器的温度补偿的电路、调修和布图
CN110739835B (zh) 限流保护电路
KR101917187B1 (ko) 기준전압 발생기
US5559500A (en) Overcurrent sense circuit
WO1998010301A1 (en) Load-less load current detector and method
JP2003258105A (ja) 基準電圧発生回路及びその製造方法、並びにそれを用いた電源装置
EP2207073A2 (en) Circuit for adjusting the temperature coefficient of a resistor
US8441246B2 (en) Temperature independent reference current generator using positive and negative temperature coefficient currents
CN103760946A (zh) 集成电路
TW200928657A (en) Start-up circuit for reference voltage generation circuit
US9811106B2 (en) Reference circuit arrangement and method for generating a reference voltage
TWI738416B (zh) 功率mosfet導通電阻補償裝置
Liu et al. Design of self-referenced wide input voltage range LDO using enhanced current mirror buffer and improved lead compensation
TW201837637A (zh) 過電流保護電路及電壓調節器
JP3135245B2 (ja) パルス出力型熱線式空気流量計
EP1882997A1 (en) Battery charger with temperature-dependent power control
CN103885520B (zh) 一种具有静电屏蔽的温度补偿金属电阻器
CN103887025B (zh) 包含非承载电流的热传导金属箔部分的金属电阻器
CN203376664U (zh) 可调正负温度系数的恒流源
US6583611B2 (en) Circuit generator of a voltage signal which is independent of temperature and has low sensitivity to variations in process parameters
Halim et al. Study on performance of capacitor-less LDO with different types of resistor
JP2523924B2 (ja) 過電流検出装置
Fifie et al. 128 mA CMOS LDO with 108 dB PSRR at 2.4 MHz frequency
Surin et al. Wide temperature range low drop output units realized with 250 nm 40 V BCD technology
CN106484015A (zh) 基准电压产生电路、及提供基准电压的方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CP01 Change in the name or title of a patent holder

Address after: The United States of California Milpitas City

Patentee after: LINEAR TECHNOLOGY Corp.

Address before: The United States of California Milpitas City

Patentee before: Linear Technology Corp.

CP01 Change in the name or title of a patent holder
TR01 Transfer of patent right

Effective date of registration: 20210901

Address after: Limerick

Patentee after: Analog equipment International Co.,Ltd.

Address before: The United States of California Milpitas City

Patentee before: LINEAR TECHNOLOGY Corp.

TR01 Transfer of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20160817

CF01 Termination of patent right due to non-payment of annual fee