CN103828271A - 具有冗余的头端及相关的方法 - Google Patents

具有冗余的头端及相关的方法 Download PDF

Info

Publication number
CN103828271A
CN103828271A CN201280047911.9A CN201280047911A CN103828271A CN 103828271 A CN103828271 A CN 103828271A CN 201280047911 A CN201280047911 A CN 201280047911A CN 103828271 A CN103828271 A CN 103828271A
Authority
CN
China
Prior art keywords
processing unit
output stream
decision
head end
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201280047911.9A
Other languages
English (en)
Other versions
CN103828271B (zh
Inventor
勒内·海登赖希
托尔斯滕·格里希
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Rohde and Schwarz GmbH and Co KG
Original Assignee
Rohde and Schwarz GmbH and Co KG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Rohde and Schwarz GmbH and Co KG filed Critical Rohde and Schwarz GmbH and Co KG
Publication of CN103828271A publication Critical patent/CN103828271A/zh
Application granted granted Critical
Publication of CN103828271B publication Critical patent/CN103828271B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04HBROADCAST COMMUNICATION
    • H04H60/00Arrangements for broadcast applications with a direct linking to broadcast information or broadcast space-time; Broadcast-related systems
    • H04H60/09Arrangements for device control with a direct linkage to broadcast information or to broadcast space-time; Arrangements for control of broadcast-related services
    • H04H60/11Arrangements for counter-measures when a portion of broadcast information is unavailable
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04HBROADCAST COMMUNICATION
    • H04H20/00Arrangements for broadcast or for distribution combined with broadcast
    • H04H20/65Arrangements characterised by transmission systems for broadcast
    • H04H20/67Common-wave systems, i.e. using separate transmitters operating on substantially the same frequency
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L41/00Arrangements for maintenance, administration or management of data switching networks, e.g. of packet switching networks
    • H04L41/06Management of faults, events, alarms or notifications
    • H04L41/0654Management of faults, events, alarms or notifications using network fault recovery

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Signal Processing (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Small-Scale Networks (AREA)

Abstract

本发明涉及一种头端,包括至少两个相同的处理单元(31,32,…,3n),每个所述处理单元分别提供有至少一个相同的输入侧数据流,用于产生输出侧数据流;和连接到这些处理单元上的输出侧总线系统(4),用于对各个处理单元中生成的输出侧数据流与状态数据进行交换。此外,在头端中还提供有连接到所述输出侧总线系统(4)的多个决定电路(71,72,…,7n),用于在每个处理单元中选择在每种情况下传输给发送器系统(6)的输出侧数据流。具有对于在诸如ATSC-M/H、DVB-T或者DVB-T2的单频网络中使用的传输标准说明的单个输出侧数据流的比较,为单个决定电路提供了对于决定来说重要是重要信息的额外的项目:哪个处理单元正确运作和/或哪个处理单元不正确运作。

Description

具有冗余的头端及相关的方法
本发明涉及具有冗余的头端站(英文:head station)和相关的操作方法。
背景技术
冗余配置的通讯系统典型地包括两个通讯系统,其中每个通讯系统同时并且彼此独立地生成输出数据流。从DE10011267A1中已知这样的冗余通信模块,其中,基于两个通讯模块之间所交换的状态数据,来做出关于进一步路由哪个输出数据流的决定。
基于图1中示意性示出的冗余配置的通讯系统的布置对下列问题进行说明(然而根据申请人的理解该问题并非现有技术),将两个通讯系统各自生成的输出数据流传输给决定电路。基于两个输出数据流并且基于在两个通讯系统中各自生成并被提供给决定电路的状态数据,决定电路决定将两个输出数据流中的哪一个传输给传输路径。
在这样冗余配置的通信系统的布置中,如果决定电路失效,则缺陷在于不再经由传输路径传输输出数据流。因此,决定电路成为冗余配置的通信系统中的关键部件(所谓的单点故障:single-point-of-failure;德语:Ein-Punkt-Fehler)。作为额外的缺陷,如果两个输出数据流彼此不同步,则在决定电路中不能实现两个输出数据流之间的相位相干切换,用于将无缝输出数据流路由到传输路径。因此,本发明的目的是更进一步地开发出通信系统中的冗余配置的头端站,尤其在广播传输系统中,尤其使用同频操作,以此不再发生上述缺陷。
通过根据具有权利要求1的特征的本发明的头端站,并通过根据具有权利要求16的特征的本发明的相关联的方法可以实现该目标。在各个独立权利要求中指出了有益的技术改良。
在根据具有冗余的本发明的头端站中,提供了多个相同的处理单元,其中每个处理单元都是从至少一个相同的输入数据流中提供的。在每个处理单元中,通过执行多个处理步骤(例如,编码、多路复用、数据格式化等),通过至少一个输入数据流分别生成输出数据流。每个处理单元的输出都经由输出总线系统而彼此连接。经由输出总线系统,在各处理单元之间交换各处理单元所生成的状态数据和输出数据流。例如,状态数据包含关于各自处理单元的功能和在每个处理单元和发送器系统之间的传输路径的信息。
此外,根据本发明的头端站提供了至少一个决定电路,该决定电路从在各个处理单元之间交换的输出数据流和状态数据开始,分别为每个处理单元选择输出数据流,在每个处理单元与发送器系统之间的相关的传输路径上传输所述输出数据流。
以这种方式,从一个处理单元生成的全部输出数据流中分别选择出的输出数据流的传输,不再从决定电路到发送器系统进行。替代地,将由各自处理单元生成的输出数据流或由另一处理单元生成并且经由输出总线系统而传输到各自处理单元的输出数据流,经由所分配的传输路径而无需中间连接决定电路地,从每个处理单元传输给传输系统。发送器系统从所有同时接收到的输出数据流中选择正确的输出数据流,用于经由传输路径发送到发送器系统。
从在相关的传输路径上的每个处理单元中选择要传输的输出数据流,是基于在每个处理单元中的各个输出数据流的有效性;基于各个输出数据流与所使用的传输标准的要求的一致性;以及基于各自处理单元的状态数据而作出的,所述状态数据标志了各自处理单元的功能以及每个处理单元与传输系统之间的传输路径的功能。
为了确保每个处理单元正确选择要经由传输路径传输的输出数据流,通过提供至少两个决定电路的冗余方式来体现根据本发明的头端站中的决定电路。基于不同的已知方法,在每种情况下对于正确运行的决定电路的识别和选择(例如,在两个决定电路的情况下,通过上级监视元件进行,或在至少三个决定电路的情况下,通过确定生成相同结果的决定电路来进行)都是可能的,并且在这一点上不作详细说明。
在本发明第一实施例中的优选的冗余配置的决定电路,其每一个从各个处理单元的外部连接到输出总线系统,并且基于在输出总线系统上的每个处理单元传输的输出数据流和状态数据,分别为每个处理单元作出关于在各种情况下、各自处理单元应将哪个输出数据流传输给相关的传输路径的选择。
在本发明的第二实施例中的优选的冗余配置的决定电路,其每一个都被集成在作为主处理单元的单个处理单元中,并且分别为作为主处理单元的处理单元和作为从处理单元的所有其他处理单元,在不同情况下作出关于每个处理单元应当将哪个输出数据流传输给相关的传输路径的选择。
在本发明的第三实施例中的优选的冗余配置的决定电路,被分别集成到各个处理单元的每一个中,并且为每个处理单元作出关于每个处理单元应当分别将哪个输出数据流传输给相关的传输路径的选择。
为了使输出数据流的有意义的选择,能够通过传输系统在传输路径上、从发送器系统传输给接收器系统,优选地,经由同步单元、在各自处理单元与发送器系统之间的相关传输路径上同步传输由各个处理单元分别选择的输出数据流。
为了确保在传输系统内、在各个处理单元和分别传输的输出数据流之间的各个传输路径上之间的无缝及相应的相位相关的切换,优选地,在每个处理单元中,在要在相关的传输路径上传输的两个输出数据流之间,在每种情况下,仅在同步传输的输出数据流的各自连续的数据帧之间的过渡时间上实施切换。
由于在每种情况下,对于要从每个处理单元在传输路径上传输到发送器系统的输出数据流的选择来说,给定的处理时间是必须的,因此,优选地,两个输出数据流之间的切换是在每个处理单元中、分别在两个连续的数据帧之间的各自的下一个过渡时间上实施的,也就是说,延迟了用于传输一个数据帧的持续时间。
经由输入总线系统执行将由例如演播室的数据源分别生成的相同的数据流提供给各个处理单元,其中所述数据源对应于例如各个广播节目的音频和视频数据。
为了同步在各个处理单元内在输入总线系统上串行传输的输入数据流,优选地经由输入总线系统,在数据源和各个处理单元之间传输同步数据。一方面,同步数据可以是各个输入数据流的各个数据包中的时间戳数据,或者是标记在各个输入数据流中标各个数据包的序列的数据,或者,另一方面,可以是分别在各个输入数据流的指定的数据包中的指定位置上传输的指定的数据位序列。
为了额外增加根据本发明的头端站的冗余性,优选地以冗余方式配置输入总线系统和/或输出总线系统。关于在各自时间激活哪一个输入和/或输出总线系统的决定是随机的。
为了以在发送器系统与接收器系统之间的传输路径上使用的传输标准的数据格式传输由每个处理单元分别生成的输出数据流,优选地,在输出端提供数据转换。在这种环境下,可以为使用的每个传输标准使用一个转换组件,也可以使用一个转换组件覆盖所用的传输标准。为了增加根据本发明的头端的冗余性,也可以以冗余方式体现数据转换。也可以在输入总线系统的范围内,在输入端提供数据转换。
下面将参考附图详细描述根据本发明的头端站和根据本发明的相关方法。附图如下:
图1冗余通信系统的电路框图;
图2A根据本发明的头端站的第一实施例的电路框图;
图2B根据本发明的头端站的第二实施例的电路框图;
图2C根据本发明的头端站的第三实施例的电路框图;以及
图3根据本发明的相关方法的流程图。
下面将参考在图2A、2B和2C中的电路框图,详细说明根据本发明的头端站的多个单独实施例,以及将参考图3中的流程图说明根据本发明的相关方法。
在可选地实施的第一个方法步骤S10中,将在数据源中(通常在演播室中)生成的数据流转换成与分别与节目或服务相关联的视频和/或音频数据流,如果需要的话,可以转换成另一种数据格式。例如,这可以涉及从演播技术中典型使用的数据格式转换成在头端站中所使用的专用数据格式的输入数据转换,和/或要被传输给改进的传输介质的数据流的匹配。其中,所述演播技术中典型使用的数据格式例如是串行数字接口(Serial Digital Interface,SDI)数据格式或者互联网协议(Internet Protocol,IP)数据格式。
如图2A中所示,可以通过单个转换组件1实现输入数据转换,所述单个转换组件1执行从演播室中所使用的所有数据格式转换成为头端站中所使用的数据格式,或者,如图2B中所示的,通过多个单独的转换组件l1,l2,…,1n来实现,该转换组件中的每一个执行仅仅从录音室中使用的单个数据格式转换成头端站中使用的数据格式的数据转换。最后,如图2C中所示,可以通过冗余转换系统1’来实现数据转换,该冗余转换系统1’包括多个冗余配置的转换组件11’,12’,…,1n’。在这种环境下,在每种情况下,各个转换组件11’,12’,…,1n’实施相同数据转换。经由在图2C中未示出的决定电路,决定转换组件11’,12’,…,1n’中的哪个在正确运行以及因此将哪个转换结果路由给冗余转换系统11’的输出。
在接下来的方法步骤S20中,将由数据源生成的输入数据流经由输入总线系统2供应给各个体现为相同的处理单元31,32,…,3n。可以冗余地配置输入总线系统2以便增强根据本发明的头端站的可靠性。优选地,由在图2A、2B和2C中未示出的决定电路来执行在各个冗余配置的输入总线系统2之间的切换。
由于各个输入数据流是经由输入总线系统2串行传输的,并且因此而彼此不再同步,所以必须针对各个并行处理单元31,32,…,3n中的同步处理而同步所述各个输入数据流。为此目的,在数据源与各个处理单元31,32,…,3n之间串行传输的各个输入数据流的各个数据包中使用同步数据(图2A、图2B和图2C中被称为同步数据2)。为此目的,可以使用例如在各个数据包的头部(header,德文:Kopf)中不同数据位的位置上存储的时间戳数据,或者使用还在各个数据包的头部中的给定的数据位的位置上存储的、用于标记在各自输入数据流中的各自数据包的序列的数据。还可以识别各个输入数据流的给定数据包中的给定数据位的位置上的给定数据位序列(这是在各个传输标准中指定的,并因此提供各不相同的指定的相对时间间隔),并将其用于各个输入数据流的同步。
使用这些同步数据,以将要生成的输出数据流中的正确的时间顺序,在各个处理单元31,32,…,3n中打包各个输入数据流的各个数据包,并且在各个处理单元31,32,…,3n分别生成的各个输出数据流中,在时间上彼此同步地传输所述各个输入数据流的各个数据包。
在接下来的方法步骤S30中,在体现为相同的处理单元31,32,…,3n中,从供给的各个输入数据流分别生成输出数据流。由于典型地向各个处理单元31,32,…,3n供给多个输入数据流,因此,作为相当必要的处理步骤,在处理单元31,32,…,3n中实现来自各个输入数据流的输出数据流的多路复用。除此之外,还在各个处理单元31,32,…,3n中优选地提供对所生成的输出数据流的数据格式化和编码。此外,在预先处理的处理器中,除此之外还可以执行传统的处理步骤,关于这一点将不作更详尽的说明。
在接下来的方法步骤S40中,在各个处理单元31,32,…,3n之间经由输出总线系统4交换各个处理单元31,32,…,3n中生成的输出数据流。此外,各个处理单元31,32,…,3n中生成的状态数据的交换也是经由输出总线系统4来执行的。这些状态数据中的每一个都标志各自处理单元31,32,…,3n的正确功能,以及在各自处理单元31,32,…,3n与发送器系统6之间的各自的传输路径51,52,…,5n的正确功能。通过输入总线系统2的类比,也可以冗余地配置输出总线系统4来增强根据本发明的头端站的可靠性。由在图2A、2B和2C中未示出的决定电路执行各个冗余配置的输出总线系统4之间的切换。
在正确运行期间,所有处理单元31,32,…,3n中的每一个都产生相同(位相同)的数据流,并且从每个处理单元31,32,…,3n到发送器系统6的传输路径以无错误方式运行。如果发生错误,则至少一个处理单元31,32,…,3n将分别产生错误的数据流和/或至少一个处理单元31,32,…,3n到发送器系统6的传输路径会失效。基于在各个处理单元31,32,…,3n中分别生成的输出数据流和状态数据,相应地在后续的方法步骤S50中,在决定电路系统或各自的多个冗余决定电路系统中,选择在各自处理单元31,32,…,3n与发送器系统6之间的相关传输路径51,52,…,5n上,从各自处理单元31,32,…,3n传输的输出数据流。
在根据本发明的第一实施例中,要从各个处理单元31,32,…,3n中的每一个发送的输出数据流,是从所有处理单元31,32,…,3n生成的输出数据流中、在决定电路中进行选择的。这可以是单个决定电路,或者优选地,根据图2A,是包括冗余配置的多个决定电路71,72,…,7n的冗余决定单元系统7。将各个决定电路71,72,…,7n中的每个连接到输出总线系统4,并且因此它们可以访问在所有处理单元31,32,…,3n中分别生成的状态数据和输出数据流。
经由在输出总线系统4中分别可用的输出数据流,各个决定电路71,72,…,7n访问与其做出关于处理单元31,32,…,3n中的哪一个完全没有生成输出数据流并且因此没有实现正确功能的决定相关的信息。将各个输出数据流与例如ATSC-M/H、DVB-T或DVB-T2等的在公共频率网络中使用的传输标准的规范进行比较,向各个决定电路71,72,…,7n为作出关于处理单元31,32,…,3n中的哪一个是正确运行的或分别运行得不正确的决定提供了更进一步的信息。通过在各个处理单元31,32,…,3n中分别生成并经由输出总线系统4分别提供给各个决定电路71,72,…,7n的状态数据,每个决定电路71,72,…,7n获取用于作出下列决定的更进一步的信息,所述决定关于在不同情况下,处理单元31,32,…,3n中的哪一个以及在各个处理单元31,32,…,3n与发送器系统6之间被指派的传输路径51,52,…,5n中的哪一个在正确运行或处于错误方式。
在具有多个冗余配置的决定电路71,72,…,7n的冗余决定电路系统7的情况下,各个决定电路71,72,…,7n中的每一个从以已提到的方式提供的输出数据流和状态数据中为各个处理单元31,32,…,3n生成控制数据。经由在图2A、2B和2C中未示出的附加的决定电路,识别出正确运行的决定电路71,72,…,7n,并且将已经由所述决定电路生成的控制数据路由给各个处理单元31,32,…,3n
在各自处理单元31,32,…,3n和位于各自处理单元31,32,…,3n与发送器系统6之间的各自传输路径51,52,…,5n正确运行的情况下,依靠控制数据激活各自的处理单元31,32,…,3n,所述控制数据用于在各自处理单元31,32,…,3n与发送器系统6之间的所指派的传输路径51,52,…,5n上传输输出数据流。在各自处理单元31,32,…,3n正确生成了正确生成的输出数据流的情况下,经由所指派的控制数据使得被激活的处理单元31,32,…,3n在所指派的传输路径51,52,…,5n上将各自的数据流传输给发送器系统6,并且,如果各自处理单元31,32,…,3n不正确地生成了输出数据流,则传输由其他处理单元31,32,…,3n正确生成的输出数据流。在后一种情况下,当面临由一个处理单元31,32,…,3n在不同情况下正确地生成多个输出数据流的情况下,由优先确定的处理单元31,32,…,3n分别生成的输出数据流可以被优先用于各自处理单元31,32,…,3n进行选择。
在根据本发明的第二实施例中,从分别由所有处理单元31,32,…,3n生成的输出数据流中、在不同情况下选择出要从各个处理单元31,32,…,3n进行传输的输出数据流,是由如图2B中所示的、在作为主处理单元的单个处理单元31中集成的决定电路实现的,所述主处理单元既可以包括单个决定电路,也可以包括具有多个冗余配置的决定电路的冗余决定电路系统。
在每种情况下,从经由主处理单元31的输出总线系统4的、从其他处理单元31,32,…,3n分别提供的输出数据流和状态数据,以及在主处理单元31中生成的输出数据流和状态数据中,为所有处理单元31,32,…,3n分别生成所需的控制数据。针对根据本发明的第一实施例,对于包括多个冗余配置的决定电路71,72,…,7n的冗余决定电路系统所做的描述也同样适用于在主处理单元31内,包括多个冗余配置的决定电路的决定电路系统的情况。
在根据本发明的第三实施例中,如图2C中所示,分别在每个处理单元31,32,…,3n中集成一个决定电路,该决定电路既可以作为单个决定电路而存在,也可以作为具有多个冗余配置的决定电路的冗余决定电路系统而存在。该决定电路为相关联的处理单元31,32,…,3n决定控制数据,该控制数据是从其他处理单元31,32,…,3n经由输出总线系统4而分别提供给每个处理单元31,32,…,3n的输出数据流和状态数据,以及在相关联的处理单元31,32,…,3n中在每种情况下生成的输出数据流和状态数据中决定的。在各个处理单元31,32,…,3n中的、包括多个冗余配置的决定电路的冗余决定电路系统的情况下,对于由多个冗余配置的决定电路71,72,…,7n组成的冗余决定电路系统,以等同的方式应用关于根据本发明第一实施例的描述。
依靠从决定电路之一提供给每个处理单元31,32,…,3n的控制数据而在各自处理单元31,32,…,3n中实现的对开关81,82,…,8n的控制,来执行从在各自处理单元31,32,…,3n中生成并缓存的输出数据流中、或者从经由输出总线系统4传输的、在其他处理单元31,32,…,3n中生成并且在各自处理单元31,32,…,3n中缓存的输出数据流中,对于从每个处理单元31,32,…,3n传输到发送器系统6的输出数据流的选择。
为了在发送器系统6内以无缝方式分别在各个传输路径51,52,…,5n上传输的输出数据流之间进行切换,在从每个处理单元31,32,…,3n到发送器系统6的各个传输路径51,52,…,5n上的各个输出数据流的相位相干传输是必要的。为此,仅在各个输出数据流的两个连续的数据帧之间的过渡时间上,在每种情况下实施各个开关81,82,…,8n中的切换处理。由于在各处理单元31,32,…,3n中决定在各个决定电路中要分别选出的输出数据流需要一定的处理时间,因此,在各种情况下,将各个开关81,82,…,8n中的两个输出数据流之间的切换延迟一个数据帧的传输时间。
在接下来的方法步骤S60中,在相关联的传输路径51,52,…,5n上,将分别在各个处理单元31,32,…,3n中选择的用于传输给发送器系统6的输出数据流同步传输给发送器系统6。为了同步各个输出数据流,每个处理单元31,32,…,3n都从同步单元9(例如用于GPS(Global Position System,全球定位系统)信号或DCF77信号的接收器单元)接收如图2A、2B和2C中所示的同步数据作为同步数据2,将该同步数据分别用作参考时间信号。将提供有在各个输出数据流中的同步数据1的数据包与由同步单元9提供的同步数据2进行同步,以便确保由各个处理单元31,32,…,3n选出的输出数据流的同步传输。
在接下来的可选的方法步骤S70中,执行以下操作:对于在各个处理单元31,32,…,3n中选择出、并被传输给发送器系统6的输出数据流,从根据本发明的头端站中典型使用的专用数据格式转换成在共同频率网络的接收器系统与发送器系统6之间的传输路径上使用的数据格式。可以通过在图2A中所示的单个转换单元,用与在方法步骤S10中的输入转换等同的方式,实现输出数据转换,所述转换单元提供了所有可能的数据转换。如图2B中所示,也可以通过多个转换单元101,102,…,10n来实施输出数据转换,其中每个转换单元仅在两个给定数据格式之间执行数据转换。
如图2C中所示,还可以通过实现包括多个冗余配置的转换组件101’,102’,…,10n’的冗余转换系统10’,以冗余方式执行输出数据转换。在这种环境下,各个转换组件101’,102’,…,10n’中的每一个都执行相同的数据转换。经由在图2C中未示出的决定电路,决定转换组件101’,102’,…,10n’中的哪一个转换组件运行正确,以及哪一个转换结果将因此被路由给冗余转换系统10’的输出。
如图2A到图2C中所示,将转换的数据流直接提供给发送器系统6或替选地经由输出总线系统4和各自处理单元31,32,…,3n提供给发送器系统6。
在最终的方法步骤S80中,在典型地包括多个区域分布的传输单元的传输系统2中,从所有在各自处理单元31,32,…,3n和发送器系统6之间的各个传输路径51,52,…,5n上分别传输的输出数据流中,选择出要在传输路径11上传输的输出数据流。基于分别在各个传输路径51,52,…,5n上接收到的输出数据流,发送器系统6识别出传输路径51,52,…,5n中的哪一个是有错误的。如果在正确运行之后,传输路径51,52,…,5n切换到错误运行,则对当前运行正确的传输路径51,52,…,5n上传输的输出数据流执行切换,其中,发送器系统6到目前为止已经从所述传输路径51,52,…,5n中选择了用于进一步路由给发送器系统6和接收器之间的传送路径11的输出数据流。在这种环境下,由于同步并且以相位相干的方式传输分别在所有传输路径51,52,…,5n上传输的输出数据流,因此可以以无缝方式执行两个输出数据流之间的切换。
本发明并不限于根据本发明的头端站的各个实施例和根据本发明的相关联的方法。尤其是,本发明也涵盖在各个权利要求中所声明的特征、在说明书中公开的特征、以及在各个附图中示出的特征的任意组合。

Claims (24)

1.一种头端站,具有至少两个相同的处理单元(31,32,…,3n),每个处理单元提供有至少一个相同的输入数据流并且生成输出数据流,
输出总线系统(4),连接到处理单元(31,32,…,3n),用于交换分别在处理单元(31,32,…,3n)中生成的输出数据流和状态数据,以及
至少一个决定电路(71,72,…,7n;7;71’;71”,72”,…,7n”),连接到输出总线系统(4)上,以便在每个处理单元(31,32,…,3n)中选择将要分别传输给发送器系统(6)的输出数据流。
2.根据权利要求1所述的头端站,其特征在于
冗余地配置多个决定电路(71,72,…,7n;7;71’;71”,72”,…,7n”)。
3.根据权利要求2所述的头端站,其特征在于
将冗余配置的决定电路(71,72,…,7n;7)布置在处理单元(31,32,…,3n)的外部,而每个决定电路(71,72,…,7n;7)负责选择要从每个处理单元(31,32,…,3n)传输给所述发送器系统(6)的输出数据流。
4.根据权利要求2所述的头端站,其特征在于
将冗余配置的决定电路(71’,…)集成在单个处理单元(31,32,…,3n)中,而冗余配置的决定电路(71’,…)负责选择要从每个处理单元(31,32,…,3n)传输给发送器系统(6)的输出数据流。
5.根据权利要求2所述的头端站,其特征在于
将冗余配置的检测电路(71”,72”,…,7n”)分别集成在每一个处理单元(31,32,…,3n)中,而在每个处理单元(31,32,…,3n)中的冗余配置的决定电路(71”,72”,…,7n”)负责选择要从每个处理单元(31,32,…,3n)传输给发送器系统(6)的输出数据流。
6.根据权利要求1到5中任一项所述的头端站,其特征在于
提供了同步单元(9)用于同步传输由每个处理单元(31,32,…,3n)选择的、并且将要传输给发送器系统(6)的输出数据流。
7.根据权利要求6所述的头端站,其特征在于
对于要从每个处理单元(31,32,…,3n)分别传输给发送器系统(6)的输出数据流的选择,是在将要同步传输的输出数据流的各自连续的数据帧之间的过渡时间上实施的。
8.根据权利要求6或7所述的头端站,其特征在于
对于将要同步传输给发送器系统(6)的输出数据流的传输,是在延迟了一个数据帧的传输时间后而进行的。
9.根据权利要求1到8中任一项所述的头端站,其特征在于
由每个处理单元(31,32,…,3n)对将要传输给发送器系统(6)的输出数据流的选择,是基于在每个处理单元(31,32,…,3n)中将被选择的各自输出数据流的有效性,和/或基于要选择的各自的输出数据流与所使用的每个传输标准的要求的一致性,和/或基于标记每个处理单元(31,32,…,3n)和从每个处理单元(31,32,…,3n)到发送器系统(6)的各自的传输路径(51,52,…,5n)的功能的状态数据而实施的。
10.根据权利要求1到9中任一项所述的头端,其特征在于
提供了输入总线系统(2),用于为各个处理单元(31,32,…,3n)提供由一个数据源在不同情况下生成的相同的输入数据流。
11.根据权利要求10所述的头端站,其特征在于
依靠经由输入总线系统(2)的同步数据的交换来实施输入数据流的同步。
12.根据权利要求11所述的头端站,其特征在于
同步数据是在各个输入数据流的数据包中分别传输的时间戳数据,和/或用于表征在各个输入数据流中的数据包序列的数据,和/或在各个输入数据流中的指定数据包中的指定位置上、在每种情况下所传输的指定的数据位序列。
13.根据权利要求10到12中任一项所述的头端站,其特征在于
冗余地配置输入总线系统(2)和/或输出总线系统(4)。
14.根据权利要求1到13中任一项所述的头端站,其特征在于
提供至少一个转换单元(10,101,102,…,10n;101’,102’,…,10n’,10’),用于将选择出的、将要传输给发送器系统(6)的输出数据流转换为所使用的传输标准的数据格式的数据转换。
15.根据权利要求14所述的头端站,其特征在于
冗余地配置转换单元(101’,102’,…,10n’,10’)。
16.一种用于选择在头端站的相同处理单元(31,32,…,3n)中、在每种情况下、要分别传输给发送器系统(6)的输出数据流的方法,包括以下方法步骤:
——从提供给每个处理单元(31,32,…,3n)的输入数据流中的至少一个中,在每个处理单元(31,32,…,3n)中生成输出数据流;
——经由连接到处理单元(31,32,…,3n)的输出总线系统(4)交换在每个处理单元(31,32,…,3n)中生成的状态数据和输出数据流;
——依靠连接到输出总线系统(4)的至少一个决定电路(71,72,…,7n;7;71’;71”,72”,…,7n”),在每个处理单元(31,32,…,3n)中选择出要传输给发送器系统(6)的输出数据流;以及
——将为每个处理单元(31,32,…,3n)分别选择的输出数据流传输给发送器系统(6)。
17.根据权利要求16所述的方法,其特征在于
为各个处理单元(31,32,…,3n)分别选择的输出数据流中的每一个被同步传输给发送器系统(6)。
18.根据权利要求17所述的方法,其特征在于
将各个输出数据流向发送器系统(6)的同步传输,是在将要同步传输的、输出数据流的各自的连续数据帧之间的过渡时间上实施的。
19.根据权利要求17或18所述的方法,其特征在于
将各个输出数据流向传输系统(6)的同步传输,是延迟了一个数据帧的传输时间后而实施的。
20.根据权利要求16到19中任一项所述的方法,其特征在于
对于将要从每个处理单元(31,32,…,3n)传输到发送器系统(6)的输出数据流的选择,是基于在每个处理单元中将要选择的输出数据流的有效性,和/或基于在每种情况下将要选择的输出数据流与所使用的每个传输标准的要求的一致性,和/或基于标记出每个处理单元(31,32,…,3n)和从每个处理单元(31,32,…,3n)到发送器系统(6)的各自的传输路径(51,52,…,5n)的功能的状态数据而实施的。
21.根据权利要求16到20中任一项所述的方法,其特征在于
经由输入总线系统(2)向各个处理单元(31,32,…,3n)提供由一个数据源在各种情况下生成的相同的输入数据流。
22.根据权利要求21所述的方法,其特征在于
依靠经由输入总线系统(2)的同步数据的交换来同步输入数据流。
23.根据权利要求16到22中任一项所述的方法,其特征在于
依靠转换单元(10,101,102,…,10n;101’,102’,…,10n’,10’)将选择出的、将要传输给发送器系统(6)的输出数据流转换为所使用的传输标准的数据格式。
24.根据权利要求16到23中任一项所述的方法,其特征在于
使用多个冗余的决定电路(71…7n)。
CN201280047911.9A 2011-09-30 2012-08-08 具有冗余的头端及相关的方法 Active CN103828271B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
DE102011083816.3 2011-09-30
DE102011083816A DE102011083816A1 (de) 2011-09-30 2011-09-30 Kopfstation mit Redundanz und zugehöriges Verfahren
PCT/EP2012/065501 WO2013045160A1 (de) 2011-09-30 2012-08-08 Kopfstation mit redundanz und zugehöriges verfahren

Publications (2)

Publication Number Publication Date
CN103828271A true CN103828271A (zh) 2014-05-28
CN103828271B CN103828271B (zh) 2016-05-04

Family

ID=46704603

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201280047911.9A Active CN103828271B (zh) 2011-09-30 2012-08-08 具有冗余的头端及相关的方法

Country Status (6)

Country Link
US (1) US9703746B2 (zh)
EP (1) EP2761792B1 (zh)
CN (1) CN103828271B (zh)
BR (1) BR112014006889B1 (zh)
DE (1) DE102011083816A1 (zh)
WO (1) WO2013045160A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111587551A (zh) * 2018-01-24 2020-08-25 Wago管理有限责任公司 基于冗余的信息产生数据流的系统

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1133198A2 (de) * 2000-03-08 2001-09-12 Tenovis GmbH & Co. KG Kommunikationsmodul für den Busbetrieb sowie System mit mehreren Kommunikationsmodulen
CN1819593A (zh) * 2004-11-01 2006-08-16 联想(新加坡)私人有限公司 信息处理器和数据传输系统及方法
EP2282451A1 (de) * 2009-07-27 2011-02-09 Rohde & Schwarz GmbH & Co. KG Verteilerkopf mit Bussystem

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE10291055D2 (de) 2001-03-15 2004-04-15 Bosch Gmbh Robert Verfahren zur Ansteuerung einer Komponente eines verteilten sicherheitsrelevanten Systems
US7336646B2 (en) * 2004-10-26 2008-02-26 Nokia Corporation System and method for synchronizing a transport stream in a single frequency network
US7979746B2 (en) * 2009-04-27 2011-07-12 Honeywell International Inc. Dual-dual lockstep processor assemblies and modules
US8655156B2 (en) * 2010-03-02 2014-02-18 Cisco Technology, Inc. Auxiliary audio transmission for preserving synchronized playout with paced-down video

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1133198A2 (de) * 2000-03-08 2001-09-12 Tenovis GmbH & Co. KG Kommunikationsmodul für den Busbetrieb sowie System mit mehreren Kommunikationsmodulen
CN1819593A (zh) * 2004-11-01 2006-08-16 联想(新加坡)私人有限公司 信息处理器和数据传输系统及方法
EP2282451A1 (de) * 2009-07-27 2011-02-09 Rohde & Schwarz GmbH & Co. KG Verteilerkopf mit Bussystem

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111587551A (zh) * 2018-01-24 2020-08-25 Wago管理有限责任公司 基于冗余的信息产生数据流的系统
CN111587551B (zh) * 2018-01-24 2024-04-12 Wago管理有限责任公司 基于冗余的信息产生数据流的系统

Also Published As

Publication number Publication date
US9703746B2 (en) 2017-07-11
BR112014006889A2 (pt) 2017-04-04
DE102011083816A1 (de) 2013-04-04
EP2761792A1 (de) 2014-08-06
CN103828271B (zh) 2016-05-04
BR112014006889B1 (pt) 2022-04-05
EP2761792B1 (de) 2016-10-05
WO2013045160A1 (de) 2013-04-04
US20140207985A1 (en) 2014-07-24

Similar Documents

Publication Publication Date Title
CN102017652B (zh) 用于在媒体网络中使用的网络设备、方法和/或系统
US9553713B2 (en) Method and system for transmitting clock reference streams with timestamps directly to audio/video end nodes in an audio/video bridging network
CN104904180B (zh) 设备定时调整和用于支持广播上的dash的方法
US20130051220A1 (en) Method and Apparatus for Quick-Switch Fault Tolerant Backup Channel
CN101491002B (zh) 发送和接收媒体分组流
US20210014174A1 (en) Method, Device, and System for Transmitting Multicast Packet
CN102065060B (zh) 媒体流切换同步方法和流媒体服务器
JP2006311508A (ja) データ伝送システムとその送信側装置及び受信側装置
JP5426695B2 (ja) 少なくとも1つのタイミング配信プロトコルにより第1のデータおよび第2のデータを別々に伝送することによってクロックを同期するための方法、ならびに関連するシステムおよびモジュール
US7636359B2 (en) Received packet processing method and received packet processing apparatus for a packet having a sequence number and a time stamp
US9215567B2 (en) Local area broadcasting service system and method, and wireless transmission device applied therein
CN103828271A (zh) 具有冗余的头端及相关的方法
CN102158944B (zh) 一种子架时钟同步的方法、子架以及网元设备
US11728917B2 (en) Robust distribution of IP timing signals
US20090086633A1 (en) Using A Link-State Advertisement To Inform Nodes Of The Availability Of Traffic Management Resources
JP7301689B2 (ja) Ptpメッセージ選択方法およびプログラム、ならびにptpスレーブ装置
US20070189326A1 (en) Method for data transmission via data netwoks
Holzinger et al. Realtime linear audio distribution over networks: A comparison of layer 2 and 3 solutions using the example of ethernet avb and ravenna
JP2018502465A (ja) 少なくとも1つの安全なプロデューサーと少なくとも1つの安全なコンシューマーとの間のデータ伝送
Sneddon et al. Large scale deployment of SMPTE 2110: The IP live production facility
US20070185995A1 (en) Method and telecommunications equipment for interworking internet and circuit networks
JP2590737B2 (ja) 蓄積交換システム
CN109196870B (zh) 用于发射和接收mmtp分组的方法和装置
Rumsey Making audio networking easier
Smimite et al. Next-generation audio networking engineering for professional applications

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant