CN103811539B - 用于双向高压esd防护的双载子晶体管 - Google Patents
用于双向高压esd防护的双载子晶体管 Download PDFInfo
- Publication number
- CN103811539B CN103811539B CN201210458417.3A CN201210458417A CN103811539B CN 103811539 B CN103811539 B CN 103811539B CN 201210458417 A CN201210458417 A CN 201210458417A CN 103811539 B CN103811539 B CN 103811539B
- Authority
- CN
- China
- Prior art keywords
- plate
- type trap
- doping
- adjacent
- deposited
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000002457 bidirectional effect Effects 0.000 title claims abstract description 11
- 238000000034 method Methods 0.000 claims abstract description 26
- 239000002019 doping agent Substances 0.000 claims abstract description 15
- 239000000758 substrate Substances 0.000 claims abstract description 15
- 238000002955 isolation Methods 0.000 claims description 23
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims description 9
- 229920005591 polysilicon Polymers 0.000 claims description 9
- 229910044991 metal oxide Inorganic materials 0.000 claims description 8
- 150000004706 metal oxides Chemical class 0.000 claims description 8
- 238000005516 engineering process Methods 0.000 claims description 6
- 230000005669 field effect Effects 0.000 claims description 6
- 239000004065 semiconductor Substances 0.000 claims description 6
- 230000003068 static effect Effects 0.000 claims description 5
- 238000003475 lamination Methods 0.000 claims description 4
- 230000003647 oxidation Effects 0.000 claims description 2
- 238000007254 oxidation reaction Methods 0.000 claims description 2
- 230000001681 protective effect Effects 0.000 claims description 2
- 238000002347 injection Methods 0.000 claims 2
- 239000007924 injection Substances 0.000 claims 2
- 230000001012 protector Effects 0.000 claims 1
- 239000000463 material Substances 0.000 description 17
- 230000015556 catabolic process Effects 0.000 description 10
- 238000004519 manufacturing process Methods 0.000 description 7
- 230000000694 effects Effects 0.000 description 5
- 238000012423 maintenance Methods 0.000 description 5
- 230000008569 process Effects 0.000 description 4
- 238000009434 installation Methods 0.000 description 3
- 230000000295 complement effect Effects 0.000 description 2
- 239000012141 concentrate Substances 0.000 description 2
- 230000005684 electric field Effects 0.000 description 2
- 230000001788 irregular Effects 0.000 description 2
- 239000010409 thin film Substances 0.000 description 2
- 230000002159 abnormal effect Effects 0.000 description 1
- 238000004220 aggregation Methods 0.000 description 1
- 230000002776 aggregation Effects 0.000 description 1
- 238000000151 deposition Methods 0.000 description 1
- 230000008021 deposition Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000009826 distribution Methods 0.000 description 1
- 238000000407 epitaxy Methods 0.000 description 1
- 238000002474 experimental method Methods 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 239000000411 inducer Substances 0.000 description 1
- 230000003071 parasitic effect Effects 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
- 238000012360 testing method Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/0203—Particular design considerations for integrated circuits
- H01L27/0248—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
- H01L27/0251—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
- H01L27/0259—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using bipolar transistors as protective elements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/0203—Particular design considerations for integrated circuits
- H01L27/0248—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
- H01L27/0251—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
- H01L27/0296—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices involving a specific disposition of the protective devices
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Semiconductor Integrated Circuits (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Abstract
本发明公开了一种EPI工艺以新式应用低压架构用于双向高压ESD防护的双向双载子晶体管(BJT)。一种双向静电放电(ElectrostaticDischarge,ESD)防护装置可包括一衬底、一N+掺杂埋层、一N型阱区以及两个P型阱区;该N+掺杂埋层可以被沉积为邻近于该衬底;该N型阱区可能围绕该两个P型阱区,使得该N型阱区的一部分介于该两个P型阱区之间;该两个P型阱区可以被沉积为邻近于该N+掺杂埋层,并包括一或多个N+掺杂板以及一或多个P+掺杂板。
Description
技术领域
本发明的实施例大体上是相关于半导体装置,更具体来说,是相关于用于双向高压静电放电(ElectrostaticDischarge,ESD)防护的双载子晶体管(BipolarJunctionTransistor,BJT)。
背景技术
几乎就电子装置制造的各方面来说,目前存在着持续朝向装置尺寸缩减的趋势。在两装置皆具有实质上相等的性能时,较小的电子装置往往比较大、较笨重的装置受欢迎。因此,能够制造越小的元件显然往往会有助于生产以那些元件来组装的较小设备。然而,许多现代电子装置需要电子电路来执行驱动功能(例如,将装置开启或关闭)和数据处理或其他决策功能两个功能。对于这两个功能来说,使用低电压互补金属-氧化物-半导体(ComplementaryMetal-Oxide-Semiconductor,CMOS)技术可能并非总是可行的。因此,高电压(或高功率)装置也被发展用来处理许多低电压操作无法实行的应用。
典型的高电压装置的静电放电(ElectrostaticDischarge,ESD)性能常取决于相应装置的总宽度和表面或横向规则。因此,对越小的装置来说,ESD性能可能通常更为重要。高电压设备通常具有包括低通态电阻(On-StateResistance,Rdson),高击穿电压(BreakdownVoltage)和低维持电压(HoldingVoltage)的特性。在一ESD事件期间,低通态电阻可能倾向于使ESD电流更容易集中在装置的表面或漏极边缘。高电流和高电场可能会导致在这样的装置的一表面接面区域的物理破坏。基于对于低通态电阻的典型要求,表面或横向规则可能不能增加。因此,ESD保护可能是一个挑战。
高电压装置的高击穿电压特性典型地意味着该击穿电压高于工作电压、以及触发电压(Vtl)高于该击穿电压。因此,在ESD事件期间,在高电压装置为了ESD保护而开启之前,高电压装置的内部电路可能处于损坏的风险。高电压装置的低维持电压特性也保留了可能触发与开启电源(Power-On)峰值电压或冲击电压(SurgeVoltage)相关的不需要的噪声的可能性、或是在正常操作期间可能发生拴锁效应(Latch-Up)可能性。由于电场分布可能对于路由敏感的事实,高电压装置也可能会遭遇场效板效应(FieldPlateEffect),使得ESD电流在ESD事件期间可能集中在表面或漏极边缘。
为了改进高电压装置对于ESD事件的性能,一种已经实现的技术涉及的额外使用掩模(Mask)和其他工艺在双载子晶体管(BJT)的元件内创建一个较大尺寸的二极管、和/或增加MOS晶体管的表面或横向规则。硅控整流器(SiliconeControlledRectifiers,SCR)也已发展用以在ESD事件期间保护电路。然而,虽然SCR的低维持电压意味着它们可以在ESD事件期间良好执行,但这一特点也增加了在正常操作期间闩锁效应的发生。
电动机驱动电路(MotorDriverCircuits)对于使用目前解决方案来保护免受ESD事件来说可能特别棘手。这是因为当电动机关闭时,它可能会继续旋转一段时间,因而充当电感器反馈一个高的负电压。如果电动机驱动电路欲包括一PMOS,该PMOS的寄生顺向偏压二极管可能被此负的反馈电压打开,可能导致闩锁效应的问题和/或其它不规则的电路操作。
因此,可能需要开发一种用于提供ESD保护的改进的结构,特别是,用于提供双向的ESD保护。
发明内容
一些示例性实施例因而针对一用于双向高压静电放电(ESD)防护的低电压结构双载子晶体管(BJT)。在某些情况下,ESD保护至少部分地基于对于BCD(双极互补式金属氧化物半导体(BipolarComplimentaryMetal-OxideSemiconductor,BiCMOS)扩散金属氧化物半导体(DiffusionMetal-OxideSemiconductor,DMOS))工艺的修改,该BCD工艺可能涉及外延工艺(EpitaxialProcess)。
在一个示例性实施例中,提供一双向双载子晶体管(此处用的「示例性」指「作为示例、实例或说明」)。该双向双载子晶体管可包括的p型衬底、一N+掺杂的埋层、一N型阱区以及两个P型阱区。该N+掺杂的埋层可以被沉积(Disposed)相邻于该衬底。该N型阱区可以被沉积相邻于该N+掺杂的埋层以及围绕该第一与第二P型阱区域,使得该N型阱区的一部分介于该第一和该第二P型阱区域之间。该第一与第二P型阱区可以被沉积相邻于该N+掺杂的掩埋层而且每一个可以分别包括一或多个N+掺杂的板以及一或多个P+掺杂的板。
根据又一实施例,在该等P型阱区包括三个N+掺杂的板、两个P+掺杂的板、以及二个栅极结构。对于每一P型阱而言,该三个N+掺杂的板、两个P+掺杂的板、以及二个栅极结构可被配置为使得一第一P+掺杂的板被沉积为相邻于一第一N+掺杂的板,一第一栅极结构介于该第一与一第二N+掺杂的板之间,一第二栅极结构介于该第二与一第三N+掺杂的板之间,以及一第二P+掺杂的板被沉积为相邻于该第三N+掺杂的板。
在另一示例性实施例中,提供一电路,其包括一双向高电压ESD保护元件。该双向高电压ESD保护元件包括一p型衬底、一N+掺杂埋层、一N型阱区以及两个P型阱区。该N+掺杂埋层可以被沉积为相邻于该衬底。该N型阱区可以被沉积为相邻于该N+掺杂埋层且围绕该第一和第二P型阱区,使得该N型阱区域的一部分介于该第一与第二P型阱区之间。该第一与第二P型阱区可以沉积为相邻于该N+掺杂埋层,且每一P型阱区可以分别包括一或多个N+掺杂的板以及一或多个P+掺杂的板。该第一与第二P型阱区可以包括三个N+掺杂的板、两个P+掺杂的板、以及二个栅极结构。对于每一P型阱而言,该三个N+掺杂的板、两个P+掺杂的板、以及二个栅极结构可被配置为使得一第一P+掺杂的板被沉积为相邻于一第一N+掺杂的板,一第一栅极结构介于该第一与一第二N+掺杂的板之间,一第二栅极结构介于该第二与一第三N+掺杂的板之间,以及一第二P+掺杂的板被沉积为相邻于该第三N+掺杂的板。
根据又一示例性实施例,提供一种半导体装置,其包括一第一隔离低电压n-通道金属氧化物场效晶体管(LVNMOS)以及一第二隔离LVNMOS,该第一与第二隔离LVNMOS共享一共同N型阱隔离区。
附图说明
已经以一般性地描述了本发明,而现将引用附图,这些附图未必按比例绘制,其中:
图1a和1b分别示出了现有技术SCR与其相关电子特性的简化图;
图2a和2b分别示出了本发明的一实施例及其相关电子特性的简化图;
图3a和3b示出具有大致相当于本发明的一实施例的电属性的电子电路;
图4a和4b示出了在正向ESD应力下图2a和2b中所示的电路表现;
图5a和5b示出了在负向ESD应力下图2a和2b中所示的电路表现;
图6示出了一示例性实施例的结构的剖面图;
图7示出了在正向ESD应力下的一示例性实施例的结构的剖面图;
图8示出了在负向ESD应力下的一示例性实施例的结构的剖面图;
图9示出了一示例性实施例的击穿电压特性与实验的电子气特性。
【主要元件符号说明】
100传统SCR
101P+材料
102N-材料
103P型材料
104N+材料
150元件结构等效示意图
160曲线图
161折回
200视图
201NPN双极晶体管
202N型区
201、220视图
211顺向偏压二极管
212NPNBJT
230曲线图
231顺向与逆向折返
300a低电压隔离NMOS
300b低电压隔离NMOS
301N型隔离区
310a、310bBJT晶体管
311集极
410a顺向偏压二极管
510b顺向偏压二极管
600P型材料衬底
601N+埋层
602a-cN型阱
603a第一P型阱
603b第二P型阱
604P+掺杂板
605N+掺杂板
606栅极结构
607阳极
608阴极
609场效氧化薄膜
610a、610bBJT晶体管
900、910、920图表
911、921漏电流
912、922ESD电流
931折回
具体实施方式
接下来现在将参照附图来更完整地描述本发明的一些示例性实施例,附图中所示是部份而非本发明地全部实施例。事实上,本发明的各种示例性实施例可以以许多不同的形式实施,并且不应当被解释为限于此处所提出的示例性实施例;更确切地说,提供这些示例性实施例来使得本揭露内容满足适用的法律要求。
本发明的一些示例性实施例可提供一种双向双载子晶体管,其可被用于诸如双向高电压ESD防护,例如正和负的电压ESD防护。这些示例性实施例的双向双载子晶体管可将两个隔离低电压N-通道金属氧化物半导体晶体管(MOS)合并入一ESD保护装置,藉此提供了一种结构其具有一个总面积小于一二极管——BJT和MOS,同时在两个方向上题类似的ESD性能。示例性实施例也可具有在高电压装置操作电压附近的击穿电压以及低于高电压装置击穿电压的触发电压。此外,一相对高的维持电压可被提供用以更轻易地(相较于使用硅控整流器(SCR))避免闩锁的发生。举例来说,在电动机驱动电路中这些示例性实施例可以是有用的,例如连接于一I/O连接垫与电源连接垫之间。在这种情况下,示例性实施例可提供正和负的高电压ESD防护,而不造成在正常操作期间的不规则行为,也不会引入闩锁问题。在某些情况下,示例性实施例也可以用不需额外增加掩模或工艺数量的一标准BCD工艺来制造。举例来说,在一些示例性实施例中所用的多晶硅可在离子注入透过硬式掩模来提供。
图1a示出了传统的SCR100的简化示意图。如图所示,一传统的SCR由一P+材料101、一N-材料102、一P型材料103与一N+材料104所构成,该P+材料101相邻于该N-材料102,该N-材料102接着相邻于该P型材料103,而该P型材料103本身相邻于该N+材料104。还示出一元件结构等效示意图150。如图1b的曲线图160所示,一传统的SCR提供在顺向的ESD防护,就如发生在顺向击穿电压的折回(Snap-Back)161所示。
图2a示出了本发明的一实施例的一简化示意图。正如视图200中所示,本发明的实施例可以如同具有耦接的N型区202的两个NPN双极晶体管201来运作。因此,由视图210与220中可以看出,在顺向210与逆向220两者中,示例性实施例可以具有被一顺向偏压二极管211触发功能,接着打开一NPNBJT212至折回(Snap-Back)。曲线图230说明了上述顺向与逆向折返231。示例性实施例可具有低的导通电阻(On-Resistance,Ron)和高的维持电压,且高ESD电流可同时透过该顺向偏压二极管与NPNBJT而被放电。
图3a和3b示出了本发明的一实施例的简化的电路示意图。在图3a中可以看出,本发明的实施例可包括共享一共同隔离区域301的两个低电压隔离NMOS300a、300b。如在图3b中所示,本发明的实施例的电气性质可以被模型化为两个BJT晶体管310a、310b其具有耦接的集极311。图4a和4b可以看出,在顺向ESD应力下,上方的BJT晶体管310a替代作为一顺向偏压二极管410a。在图5a和5b可看出,在负向ESD应力下,下方的BJT晶体管310a替代作为一顺向偏压二极管510b。因此,无论施加正ESD或负ESD应力时,本发明的实施例可确保ESD电流被放电,因此提供双向ESD防护。透过使用具有相同或不同击穿电压的隔离NMOS或NPNBJT,可以使示例性实施例的顺向和逆向击穿电压相同或不同。
尽管已经一般地描述了本发明示例性实施例的电子特性和属性,现将参照针对图6至图8,以描述示例性实施例的结构。
图6示出了用于提供双向高电压ESD防护的一示例性实施例的横截面视图。从图6可以看出,一P型材料衬底600或一外延生长的P层(epitaxially-grownP-layer(P-epi))可以被提供以一N+埋层601沉积与其相邻。一N型阱602a-c可以被沉积相邻于N+埋层601并围绕第一和第二P型阱603a、603b,使得在上方的该N型阱的一部份602b被沉积在该等第一与第二P型阱603a、603b之间。跟据一些实施例,该N型阱602a-c可以是单个连续的N-型阱器602a-c,或根据另一实施例,可以包括两个或多个分离的N型阱。根据一示例性实施例,该N型阱的外侧部份602a与602c可以是与P型衬底600接触的。所述第一和第二P型阱603a与603b可以包括至少一P+掺杂板604以及至少一N+掺杂板605。
例如,根据图6中所示的示例性实施例,所述第一与第二P型阱603a与603b的每一个可能各包括两个P+掺杂板604、三个N+掺杂板605以及二个栅极结构606。因此,如图所示,所述第一P型阱603a可能包括可被沉积为相邻于一第一N+掺杂板605的一第一P+掺杂板604、可以介于所述第一与一第二N+掺杂板605之间的一第一栅极结构606、可以介于所述第二与一第三N+掺杂的板605之间的一第二栅极结构606、以及可沉积为邻接于一第三N+掺杂板的一第二P+掺杂的板。类似地,该第二P型阱603b可以包括被沉积为相邻于一第四N+掺杂板605的一第三P+掺杂板604、介于所述第四与一第五N+掺杂板605之间的一第三栅极结构、介于所述第五与一第六N+掺杂的板605之间的一第四栅极结构、以及被沉积为相邻于所述第六N+掺杂板的一第四P+掺杂板604。根据另一示例性实施例,一阳极607可以可操作地被连接到所述P型井部的其中之一603a的P+掺杂板604、多个N+掺杂板605以及多个栅极结构606,而一阴极608可以可操作地被连接到所述P型阱的另一者603b的多个P+掺杂板604、多个N+掺杂板605、以及多个栅极结构606。
该等可形成于该等N+掺杂板605之间的栅极结构606可包括一栅极氧化层与一多晶硅层,其中该多晶硅可被提供在离子注入时作为硬式掩模(HardMask)。该栅极606可以致能分布式(Distributed)的N+掺杂板605的聚集操作(CollectiveOperation)。场效氧化薄膜(Field-oxideFilm,FOX)部份609可被沉积为邻接于N型阱的各部份602a-c的表面,且相邻于所述P+掺杂板604中的每一个的一远侧端。从图6中可以看出,可以通过所提供的结构等效地形成多个BJT晶体管610a、610b(在此例中有四个BJT晶体管,两个在阳极侧的610a以及两个在阴极侧的610b)。如图所示,根据所描述的结构,阳极侧的BJT晶体管610a的集极和阴极侧的BJT晶体管610b的集极(在图6中表示为“C”)等效地连接。此外,阳极侧的BJT晶体管管610a与阴极侧BJT晶体管610b的基极(在图6中表示为“B”)被等效地连接到它们各自的P+板和阳极侧的BJT的晶体管610a的射极(在图6中表示为“E”),且阴极侧的BJT晶体管610b被等效地连接到它们各自的N+板。.
将会理解的是,在图6中所示的配置以及(甚至)根据未示出的其他实施例的配置,可以作为两个隔离的共享共同N型隔离区301的低电压NMOS。也就是说,与该P型阱603a相关连的该衬底600、该N+埋层601、所述N阱602a与602b、该P型阱603a、与所述P+板604、所述N+板605、以及(根据一些实施例)栅极结构606,可以作为一第一隔离(isolated)的低电压NMOS300a。类似地,与该P型阱603b相关连的该衬底600、该N+埋层601、所述N型阱602c与602b、该P型阱603b、与所述P+板604、所述N+板605、以及(根据一些实施例)栅极结构606,可以作为一第二隔离的低电压NMOS300b。共享的共享N型隔离区域301因此包括N型阱器602b。隔离低电压NMOS300a与300b的栅极、源极和汲极图6至8分别表示为“G”、“S”与“D”。
如同分别在图7与8中所示,在一正向ESD事件期间,所述阳极侧的晶体管610a可以(在效果上)作为顺向偏压二极管710a,而在一负向ESD事件期间,所述阴极侧的晶体管610b可以(在效果上)作为顺向偏置二极管810b。因此,在一正向或一负向ESD事件任一期间,ESD电流可以在同一时间通过一顺向偏置二极管与一NPNBJT放电。
该N+埋层601的材料可以是N-外延、一深层N型井、或多个叠层的N+埋层。所述P-型阱603a、603b可以用一P型阱与P+埋层或一P型注入来叠层。在某些情况下,所述N型阱602a-c也可以是一N型注入。该结构可以使用任何标准的BCD工艺来制造,无需额外的掩模。根据另一示例性实施例,该结构可以用一非外延工艺(non-epitaxialprocess)(如一三重阱工艺(triplewellprocess))来制造。该结构也可以用单层多晶硅(singlepoly)或示双层多晶硅(doublepoly)工艺制造。一区域氧化隔离技术(localoxidationofsilicone,LOCOS)工艺可用于至少一部分该结构的制造过程中,例如制造所述FOX部份609。可替换地,一浅沟道隔离(shallowtrenchisolation,STI)工艺可以用于诸如制造至少一部分该结构,例如所述FOX部份609。
图9包括一最上方的图表900,其示出一示例性实施例的击穿电压特性。如同能从图表900看出的,击穿电压在顺向(正向)与反向(负向)方向可具有相等的幅度。底下的图表910与920示出在阳极607与阴极608之间测得的漏电流911与921、以及分别在正向与负向ESD应力实验期间,一示例性实施例中测得的ESD电流912与922。正如可以看到的,测得的ESD电流912与922两者皆展示出折回(Snap-Back)931,其指示出在正向与负向两方向成功的ESD保护。
因此,示例性实施例可以提供一相对小尺寸的双向双载子晶体管(BJT)用于高电压静电放电(ESD)防护。此外,示例性实施例可以适用于一标准的BCD工艺,而不要求使用额外的掩模。实施例也可以适用于不同的高电压BCD工艺,并在相同工艺中,透过提供一N+埋层或N型阱制法,来提供不同的操作电压相关ESD保护。就此而论,高电压ESD防护能够以一相对较小的尺寸并透过一相对低电压的MOS结构来提供,对于在可能遭遇ESD事件的高电压设定中使用的装置来说,高电压ESD防护是经常需要的。一些实施例可以用于一般DC电路的操作。此外,ESD防护可被提供用于需要这种保护成为双向保护的装置,例如提供于电机驱动器电路之中。在这方面,举例来说,实施例可以被可操作地连接在一电动机驱动电路的一电源垫与一个输入/输出(I/O)垫之间,以便提供正向和负向高电压的ESD防护,而不会导致不正常的操作或引入拴锁效应的议题。
本领域技术人士在上述说明内容与相关附图中的教导下,会想到此处所提出的本发明的许多修改与其他实施例。因此,可以理解本发明并不限于所揭露的特定实施例,且修改与其他实施例被包含于所附的权利要求范围内之中。此外,尽管上述说明内容和相关附图描述示例性实施例是在元件及/或功能的某些示例性组合的上下文中,然而应该体认到元件及/或功能的不同组合可由不背离权利要求范围的替代实施例所提供。对此,举例来说,那些上述明确描述之外的元件及/或功能的不同组也将被预期可能在所附的部份申权利要求范围中被阐释。虽然在此使用了具体名词,但仅用于一般性与描述性的意义,而不是出于限制的目的。
Claims (19)
1.一种双向双载子晶体管(BJT),包括:
一p型衬底;
一N+掺杂埋层,其被沉积为邻接于该衬底;
一第一P型阱区,其被沉积为邻接于该N+掺杂埋层;
一第二P型阱区,其被沉积为相邻于该N+掺杂埋层;以及
一N型阱区域,其相邻于该N+掺杂埋层且围绕该第一与第二P型阱区,使得该N型阱区域的至少一部分是介于该第一与第二P型阱区之间;
其中该第一与第二P型阱中的每一个都包括至少一N+掺杂板与至少一P+掺杂的板;
其中该第一P型阱包括第一、第二与第三N+掺杂板、第一与第二P+掺杂板、以及第一与第二栅极结构,该第一P+掺杂板被沉积为邻接于该第一N+掺杂板,该第一栅极结构介于该第一和第二N+掺杂板之间,该第二栅极结构介于该第二与第三N+掺杂板,而该第二P+掺杂板被沉积为相邻于该第三N+掺杂板;以及
又其中该第二P型阱包括第四、第五、与第六N+掺杂板、第三与第四P+掺杂板、以及第三与第四栅极结构,该第三P+掺杂板被沉积为相邻于该第四N+掺杂板,该第三栅极结构介于该第四与第五N+掺杂板之间,该第四栅极结构介于该第五和第六N+掺杂板之间,而该第四P+掺杂板被沉积为相邻于该第六N+掺杂板。
2.根据权利要求1所述的双向双载子晶体管,更包括第一、第二与第三场效氧化物(FOX)部份,其被沉积为邻接于该N型阱区,该第一场效氧化物部份更被沉积为相邻于该第一P+掺杂板,该第二场效氧化物部份更介于该第二与第三P+掺杂板,而该第三场效氧化物部份被沉积为相邻于该第四P+掺杂板。
3.根据权利要求2所述的双向双载子晶体管,其中该第一、第二与第三场效氧化物部份是通过一区域氧化隔离技术(LOCOS)工艺而被制造。
4.根据权利要求2所述的双向双载子晶体管,其中该第一、第二与第三场效氧化物部份是通过一浅沟道隔离(STI)工艺而被制造。
5.根据权利要求1所述的双向双载子晶体管,其中该第一至第四栅极结构包括一多晶硅层。
6.根据权利要求5所述的双向双载子晶体管,其中该多晶硅层是被提供在离子注入时作为一硬式掩模。
7.根据权利要求1所述的双向双载子晶体管,其中该N+埋层包括一n型外延层。
8.根据权利要求1所述的双向双载子晶体管,其中该N+埋层包括一深层N型阱。
9.根据权利要求1所述的双向双载子晶体管,其中该N+埋层包括多个叠层的N+埋层。
10.根据权利要求1所述的双向双载子晶体管,其中每一P型阱包括一叠层的P型阱与P+埋层。
11.根据权利要求1所述的双向双载子晶体管,其中该第一与第二P型阱是透过P型注入而制造。
12.根据权利要求1所述的双向双载子晶体管,其中该N型阱区是透过N型注入而制造。
13.根据权利要求1所述的双向双载子晶体管,其中该双向双载子晶体管是透过一单层多晶硅(singlepolyprocess)工艺而制造。
14.根据权利要求1所述的双向双载子晶体管,其中该双向双载子晶体管是透过一双层多晶硅(doublepolyprocess)工艺而制造。
15.根据权利要求1所述的双向双载子晶体管,其中该双向双载子晶体管是透过一非外延(non-epitaxial)工艺而制造。
16.根据权利要求15所述的双向双载子晶体管,其中该非外延工艺包括一三重阱(triple-well)工艺。
17.一种包括一双向高压静电放电防护元件的电路,该双向高压静电放电防护元件包括:
一p型衬底;
一N+掺杂埋层,其被沉积为邻接于该衬底;
一第一P型阱区,其被沉积为邻接于该N+掺杂埋层;
一第二P型阱区,其被沉积为相邻于该N+掺杂埋层;以及
一N型阱区域,其相邻于该N+掺杂埋层且围绕该第一与第二P型阱区,使得该N型阱区域的至少一部分是介于该第一与第二P型阱区之间;
其中该第一P型阱包括第一、第二与第三N+掺杂板、第一与第二P+掺杂板、以及第一与第二栅极结构,该第一P+掺杂板被沉积为邻接于该第一N+掺杂板,该第一栅极结构介于该第一和第二N+掺杂板之间,该第二栅极结构介于该第二与第三N+掺杂板,而该第二P+掺杂板被沉积为相邻于该第三N+掺杂板;以及
又其中该第二P型阱包括第四、第五、与第六N+掺杂板、第三与第四P+掺杂板、以及第三与第四栅极结构,该第三P+掺杂板被沉积为相邻于该第四N+掺杂板,该第三栅极结构介于该第四与第五N+掺杂板之间,该第四栅极结构介于该第五和第六N+掺杂板之间,而该第四P+掺杂板被沉积为相邻于该第六N+掺杂板。
18.根据权利要求17所述的电路,其中该双向高压静电放电保护元件进一步包括:
一阳极,其可操作地连接到该第一、第二与第三N+掺杂板、该第一与第二P+掺杂板、以及该第一与第二栅极结构;以及
一阴极,其可操作地连接到该第四、第五与第六N+掺杂板、该第三与第四P+掺杂板、以及该第三和第四栅极结构;
又其中该电路包括一个电动机驱动器电路,其包括一输入/输出垫与一电源垫,该双向高压静电放电防护元件的该阳极或阴极其中之一被可操作地连接到该输入/输出垫,而该双向高压静电放电防护元件的该阳极或阴极其中另一者被可操作地连接到该电源垫。
19.一种半导体装置,包括一第一隔离低电压n-通道金属氧化物场效应晶体管以及一第二隔离低电压N-通道金属氧化物场效应晶体管,其中该第一与第二隔离低电压N-通道金属氧化物场效应晶体管共享一共同的N型阱隔离区;
其中该第一与第二隔离低电压N-通道金属氧化物场效应晶体管均具有第一P型阱及第二P型阱,该第一P型阱包括第一、第二与第三N+掺杂板、第一与第二P+掺杂板、以及第一与第二栅极结构,该第一P+掺杂板被沉积为邻接于该第一N+掺杂板,该第一栅极结构介于该第一和第二N+掺杂板之间,该第二栅极结构介于该第二与第三N+掺杂板,而该第二P+掺杂板被沉积为相邻于该第三N+掺杂板;该第二P型阱包括第四、第五、与第六N+掺杂板、第三与第四P+掺杂板、以及第三与第四栅极结构,该第三P+掺杂板被沉积为相邻于该第四N+掺杂板,该第三栅极结构介于该第四与第五N+掺杂板之间,该第四栅极结构介于该第五和第六N+掺杂板之间,而该第四P+掺杂板被沉积为相邻于该第六N+掺杂板。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201210458417.3A CN103811539B (zh) | 2012-11-15 | 2012-11-15 | 用于双向高压esd防护的双载子晶体管 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201210458417.3A CN103811539B (zh) | 2012-11-15 | 2012-11-15 | 用于双向高压esd防护的双载子晶体管 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN103811539A CN103811539A (zh) | 2014-05-21 |
CN103811539B true CN103811539B (zh) | 2016-07-06 |
Family
ID=50708046
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201210458417.3A Active CN103811539B (zh) | 2012-11-15 | 2012-11-15 | 用于双向高压esd防护的双载子晶体管 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN103811539B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI615965B (zh) * | 2016-11-28 | 2018-02-21 | 新唐科技股份有限公司 | 半導體元件 |
CN111354798B (zh) * | 2020-03-16 | 2022-07-01 | 上海晶丰明源半导体股份有限公司 | 双向非对称双通道开关器件及其制造方法 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102412237A (zh) * | 2010-09-21 | 2012-04-11 | 旺宏电子股份有限公司 | 用于高电压静电放电防护的低电压结构的防护装置 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006278633A (ja) * | 2005-03-29 | 2006-10-12 | Oki Electric Ind Co Ltd | 半導体装置の製造方法 |
JP2009218296A (ja) * | 2008-03-07 | 2009-09-24 | Rohm Co Ltd | 保護回路 |
US8324658B2 (en) * | 2010-02-01 | 2012-12-04 | Taiwan Semiconductor Manufacturing Co., Ltd. | ESD protection circuit for RFID tag |
US8513774B2 (en) * | 2010-10-06 | 2013-08-20 | Macronix International Co., Ltd. | Low-voltage structure for high-voltage electrostatic discharge protection |
-
2012
- 2012-11-15 CN CN201210458417.3A patent/CN103811539B/zh active Active
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102412237A (zh) * | 2010-09-21 | 2012-04-11 | 旺宏电子股份有限公司 | 用于高电压静电放电防护的低电压结构的防护装置 |
Also Published As
Publication number | Publication date |
---|---|
CN103811539A (zh) | 2014-05-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8637899B2 (en) | Method and apparatus for protection and high voltage isolation of low voltage communication interface terminals | |
US7715159B2 (en) | ESD protection circuit | |
US10068894B2 (en) | Low leakage bidirectional clamps and methods of forming the same | |
US8569836B2 (en) | Semiconductor device | |
US8963253B2 (en) | Bi-directional bipolar junction transistor for high voltage electrostatic discharge protection | |
TWI455285B (zh) | 埋藏式非對稱接合面靜電保護裝置 | |
US10103223B2 (en) | High voltage resistor with pin diode isolation | |
US10211198B2 (en) | High voltage electrostatic discharge (ESD) protection | |
US10483257B2 (en) | Low voltage NPN with low trigger voltage and high snap back voltage for ESD protection | |
US10504921B2 (en) | Integrated circuit with resurf region biasing under buried insulator layers | |
CN104037171B (zh) | 半导体元件及其制造方法与操作方法 | |
US20120007169A1 (en) | Semiconductor device and its production method | |
US7892907B2 (en) | CMOS latch-up immunity | |
US20140111890A1 (en) | Bi-directional bipolar junction transistor for high voltage electrostatic discharge protection | |
CN103855152B (zh) | 用于高电压静电放电防护的双向双极型结晶体管 | |
CN103811539B (zh) | 用于双向高压esd防护的双载子晶体管 | |
CN102412237B (zh) | 用于高电压静电放电防护的低电压结构的防护装置 | |
CN103872038A (zh) | 双向三极栅流体装置及其制造方法以及包含该装置的电路 | |
TWI500156B (zh) | 用於高電壓靜電放電防護的雙向雙極型接面電晶體 | |
Pan et al. | A novel latch-up free SCR-LDMOS with high holding voltage for a power-rail ESD clamp | |
TWI474482B (zh) | Epi製程以新式應用低壓架構用於雙向高壓esd防護之雙載子電晶體 | |
US9202907B2 (en) | Protection diode | |
CN102738141B (zh) | 半导体结构及其制造方法与操作方法 | |
TWI678787B (zh) | Esd保護電路及其製造方法 | |
JP5463698B2 (ja) | 半導体素子、半導体装置および半導体素子の製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |