CN103793333B - 非易失性存储器加密的方法和装置以及非易失性存储器 - Google Patents

非易失性存储器加密的方法和装置以及非易失性存储器 Download PDF

Info

Publication number
CN103793333B
CN103793333B CN201210426323.8A CN201210426323A CN103793333B CN 103793333 B CN103793333 B CN 103793333B CN 201210426323 A CN201210426323 A CN 201210426323A CN 103793333 B CN103793333 B CN 103793333B
Authority
CN
China
Prior art keywords
address
nonvolatile memory
word
programming word
line disturbance
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201210426323.8A
Other languages
English (en)
Other versions
CN103793333A (zh
Inventor
王景华
王南飞
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zhaoyi Innovation Technology Group Co ltd
Original Assignee
GigaDevice Semiconductor Beijing Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by GigaDevice Semiconductor Beijing Inc filed Critical GigaDevice Semiconductor Beijing Inc
Priority to CN201210426323.8A priority Critical patent/CN103793333B/zh
Publication of CN103793333A publication Critical patent/CN103793333A/zh
Application granted granted Critical
Publication of CN103793333B publication Critical patent/CN103793333B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Storage Device Security (AREA)

Abstract

本发明提供了一种非易失性存储器加密的方法和装置以及非易失性存储器,所述非易失性存储器与控制器通过地址线相连,控制器发送逻辑地址访问非易失性存储器中的编程字,所述编程字在非易失性存储器的实际存储顺序为物理地址,逻辑地址和物理地址通过地址线形成一一对应关系,所述方法包括:对所述逻辑地址和物理地址的一一对应关系进行扰乱;和/或,对所述编程字的数据位进行扰乱。本发明可以结合现有的保护手段,进一步保障客户存储器内容的安全性。

Description

非易失性存储器加密的方法和装置以及非易失性存储器
技术领域
本发明涉及半导体存储器技术领域,特别是涉及一种非易失性存储器密的方法,一种非易失性存储器加密的装置,以及,一种非易失性存储器。
背景技术
Flash非易失性存储器,具有寿命长,非易失性,即在断电情况下仍能长久保存信息不丢失等优点,在各种电子产品中有着广泛的应用。当某些敏感数据或代码放到Flash中时,客户担心会有被复制或破解的可能,虽然目前有芯片有读出保护措施,可以防止用仿真器或软件读出,但还是不能有效阻止一些非常规的反向技术。
因此,本领域技术人员迫切需要解决的技术问题之一在于:提出一种非易失性存储加密的方法及装置,用以结合现有的保护手段,进一步保障客户存储器内容的安全性。
发明内容
本发明所要解决的技术问题是提供一种非易失性存储器加密的方法,一种非易失性存储器加密的装置,以及,一种非易失性存储器。
为了解决上述问题,本发明公开了一种非易失性存储器加密的方法,所述非易失性存储器与控制器通过地址线相连,控制器发送逻辑地址访问非易失性存储器中的编程字,所述编程字在非易失性存储器的实际存储顺序为物理地址,逻辑地址和物理地址通过地址线形成一一对应关系,所述方法包括:
对所述逻辑地址和物理地址的一一对应关系进行扰乱;
和/或,
对所述编程字的数据位进行扰乱。
优选地,所述对逻辑地址和物理地址的一一对应关系进行扰乱的步骤包括:
获取所述地址线;
重新排列控制器和非易失性存储器之间的地址线。
优选地,所述对编程字的数据位进行扰乱的步骤包括:
获取所述编程字的数据位;
重新排列所述编程字的数据位。
优选地,所述对逻辑地址和物理地址的一一对应关系进行扰乱具有M种处理方式,所述M种处理方式形成地址编号;所述非易失性存储器包括芯片编号,所述对逻辑地址和物理地址的一一对应关系进行扰乱的步骤还包括:
获取所述非易失性存储器的逻辑地址;
将所述芯片编号与逻辑地址进行异或处理,获得异或结果;
依据所述异或结果查找对应的地址编号,采用所述地址编号对应的处理方式对所述逻辑地址和物理地址的一一对应关系进行扰乱。
优选地,所述对编程字的数据位进行扰乱具有N种处理方式,所述N种处理方式形成字编号;所述对编程字的数据位进行扰乱的步骤还包括:
获取所述非易失性存储器的物理地址;
将所述芯片编号与物理地址进行异或处理,获得异或结果;
依据所述异或结果查找对应的字编号,采用所述字编号对应的处理方式对所述编程字的数据位进行扰乱。
本发明实施例还公开了一种非易失性存储器加密的装置,所述非易失性存储器与控制器通过地址线相连,控制器发送逻辑地址访问非易失性存储器中的编程字,所述编程字在非易失性存储器的实际存储顺序为物理地址,逻辑地址和物理地址通过地址线形成一一对应关系,所述装置包括:
地址扰乱模块,用于对所述逻辑地址和物理地址的一一对应关系进行扰乱;
和/或,
编程字扰乱模块,用于对所述编程字的数据位进行扰乱。
优选地,所述地址扰乱模块包括:
地址线获取子模块,用于获取所述地址线;
地址线重新排列模块,用于重新排列控制器和非易失性存储器之间的地址线。
优选地,所述编程字扰乱模块包括:
编程字获取子模块,用于获取所述编程字的数据位;
编程字重新排列模块,用于重新排列所述编程字的数据位。
优选地,所述对逻辑地址和物理地址的一一对应关系进行扰乱具有M种处理方式,所述M种处理方式形成地址编号;所述非易失性存储器包括芯片编号,所述地址扰乱模块还包括:
逻辑地址获取子模块,用于获取所述非易失性存储器的逻辑地址;
第一异或处理子模块,用于将所述芯片编号与逻辑地址进行异或处理,获得异或结果;
地址编号查找模块,用于依据所述异或结果查找对应的地址编号,采用所述地址编号对应的处理方式对所述逻辑地址和物理地址的一一对应关系进行扰乱。
优选地,所述对编程字的数据位进行扰乱具有N种处理方式,所述N种处理方式形成字编号;所述编程字扰乱模块还包括:
物理地址获取子模块,用于获取所述非易失性存储器的物理地址;
第二异或处理子模块,用于将所述芯片编号与物理地址进行异或处理,获得异或结果;
字编号查找模块,用于依据所述异或结果查找对应的字编号,采用所述字编号对应的处理方式对所述编程字的数据位进行扰乱。
本发明实施例还公开了一种非易失性存储器,所述非易失性存储器与控制器通过地址线相连,控制器发送逻辑地址访问非易失性存储器中的编程字,所述编程字在非易失性存储器的实际存储顺序为物理地址,逻辑地址和物理地址通过地址线形成一一对应关系,所述非易失性存储器包括:
地址扰乱模块,用于对所述逻辑地址和物理地址的一一对应关系进行扰乱;
和/或,
编程字扰乱模块,用于对所述编程字的数据位进行扰乱。
与现有技术相比,本发明包括以下优点:
通过对非易失性存储器的逻辑地址和物理地址的一一对应关系进行扰乱,以及,对非易失性存储器的编程字的数据位进行扰乱,不会改变非易失性存储器的擦除状态,只改变有信息的字,而没有编程过的字,可以不需要重新擦除,仍然可以编程,同样也能达到保护内容的目的。当有人反向读取存储器时,可以读到存储器中的比特数据,但得到的只是高度随机化的‘0’和‘1’数据,无法反向读取客户内容。这样通过简单的方式对非易失性存储器的内容进行加密,即可达到保护客户存储器内容的目的。
附图说明
图1是本发明的一种非易失性存储器加密的方法实施例的步骤流程图;
图2是本发明的重新排列前控制器与非易失性存储器之间地址线的示意图;
图3是本发明的重新排列后控制器与非易失性存储器之间地址线的示意图;
图4是本发明的一种非易失性存储器加密的装置实施例的结构框图;
图5是本发明的一种非易失性存储器实施例的结构框图。
具体实施方式
为使本发明的上述目的、特征和优点能够更加明显易懂,下面结合附图和具体实施方式对本发明作进一步详细的说明。
本发明实施例的核心构思之一在于,通过对非易失性存储器的逻辑地址和物理地址的一一对应关系进行扰乱,以及,对非易失性存储器的编程字的数据位进行扰乱,且不会改变非易失性存储器的擦除状态,只改变有信息的字,而没有编程过的字,可以不需要重新擦除,仍然可以编程,同样也能达到保护客户内容的目的。当有人反向读取存储器时,可以读到存储器中的比特数据,但得到的只是高度随机化的‘0’和‘1’数据,无法反向读取客户内容。这样通过简单的方式对非易失性存储器的内容进行加密,即可达到保护客户存储器内容的目的。
参照图1,示出了本发明的一种非易失性存储器加密的方法实施例的步骤流程图,所述非易失性存储器与控制器可以通过地址线相连,控制器发送逻辑地址访问非易失性存储器中的编程字,所述编程字在非易失性存储器的实际存储顺序为物理地址,逻辑地址和物理地址通过地址线形成一一对应关系,所述方法可以包括:
步骤101,对所述逻辑地址和物理地址的一一对应关系进行扰乱;
在具体实现中,非易失性存储器与控制器可以通过地址线相连,逻辑地址是处理器或者其他设备通过控制器访问非易失性存储器中的编程字的逻辑存储顺序,物理地址则是指编程字在非易失性存储器中实际的存储顺序。其中,编程字是指控制器支持的最小字字长,比如,可以是64bit,32bit,16bit,8bit等。在没有对逻辑地址和物理地址的一一对应关系进行扰乱前,逻辑地址和物理地址是相同的。
在本发明的一种优选实施例中,所述步骤101可以包括如下步骤:
子步骤S11,获取所述地址线;
子步骤S 12,重新排列控制器和非易失性存储器之间的地址线。
由于逻辑地址和物理地址是一一对应关系,如果没有重新排列(交换或映射)控制器和非易失性存储器之间的地址线,那么逻辑地址和物理地址是相同的,通过地址线的交换或映射,将block地址和block内的编程字地址进行扰乱,这样编程字在非易失性存储器的物理位置就跟逻辑地址完全不同了。例如,经过扰乱后,逻辑地址是第0块偏移为32的某个编程字,它的物理地址可能是第10块偏移为18。
参照图2,所示为本发明的重新排列前控制器与非易失性存储器之间地址线的示意图,在地址线交换或映射前,逻辑地址和物理地址是相同的,参照图3,所示为本发明的重新排列后控制器与非易失性存储器之间地址线的示意图,地址线A3映射到地址线A4,地址线A4映射到地址线A3,那么,用户在在控制器上读到的逻辑地址为xxxxxxxxxxx01xxx(二进制),实际上读到的是在非易失性存储器的物理地址为xxxxxxxxxxx10xxx的内容。在地址线交换或映射后,可以通过交换或映射关系由逻辑地址得到物理地址,或者由物理地址得到逻辑地址。
在本发明的一种优选实施例中,所述对逻辑地址和物理地址的一一对应关系进行扰乱具有M种处理方式,所述M种处理方式形成地址编号;所述非易失性存储器包括芯片编号,所述步骤101还包括:
获取所述非易失性存储器的逻辑地址;
将所述芯片编号与逻辑地址进行异或处理,获得异或结果;
依据所述异或结果查找对应的地址编号,采用所述地址编号对应的处理方式对所述逻辑地址和物理地址的一一对应关系进行扰乱。
在具体实现中,一般的存储器会有自己独特的芯片编号,以区别于其他存储器。可以利用芯片编号(CHID ID)中的某些比特位来进行加密,比如可以用CHIP ID的某些位来选择对所述逻辑地址和物理地址的一一对应关系进行扰乱的处理方式,这样每个存储器地址加密的方法都不尽相同,增加了安全性。
步骤102,对所述编程字的数据位进行扰乱。
在本发明的一种优选实施例中,所述步骤102可以包括如下步骤:
子步骤S21,获取所述编程字的数据位;
子步骤S22,重新排列所述编程字的数据位。
在具体实现中,在对所述逻辑地址和物理地址的一一对应关系进行扰后,可以更进一步,对编程字的数据位进行扰乱。对于编程字的数据位可以通过循环移位来实现扰乱,假设编程字的数据位为8位,可以移动其0-7位。例如0x01,左移1位,变成0x02,左移2位,变成0x04......,也可以通过交换数据位来实现扰乱,比如0bit的数据位和4bit的数据位互换,1bit和5bit的数据位互换......,实际上就是对数据位进行重新排列。例如,逻辑地址是第0块偏移为32的某个编程字0x12345678,这个编程字在物理地址是第10块偏移为18的值为0x87654321,而由于逻辑地址不同,另一个逻辑地址为0x12345678的值,在实际物理地址却存成0x13572468。就像一篇文章,第3行3列的字,被放到5行4列,而编程字的数据位扰乱则好比文章中字的编码发生改变,比如‘千’映射成‘亿’,这样一篇文章,字顺序完全乱了,字也全是别字。那么就很难还原文章的真实内容,从而达到加密的目的。
在本发明的一种优选实施例中,所述对编程字的数据位进行扰乱具有N种处理方式,所述N种处理方式形成字编号;所述步骤102还可以包括如下步骤:
获取所述非易失性存储器的物理地址;
将所述芯片编号与物理地址进行异或处理,获得异或结果;
依据所述异或结果查找对应的字编号,采用所述字编号对应的处理方式对所述编程字的数据位进行扰乱。
在具体实现中,可以利用芯片编号(CHID ID)中的比特位来进行加密,可以选一些位用来选择对编程字数据位进行扰乱的处理方式。这样每个存储器编程字加密的方法都不尽相同,进一步增加了安全性。
需要说明的是,存储器进行写操作之前需要进行按块的擦除操作,信息比特‘0’到‘1’,不能直接编程,需要擦除命令,而‘1’到‘0’可以直接编程。根据这一特性,在控制器增加一些简单的逻辑即可实现存储器内容的加密,增加存储器的安全性,并且对存储器的使用没有影响,因为不会改变编程字全为1的内容,比如16比特的111111111111,编程字地址线的交换或映射,只会改变编程字在存储器中物理地址,不改变内容,而编程字内数据位的扰乱,对于是全1的编程字来说,扰乱后还是全1,不会有改变,所以该编程字还是保持擦除可编程状态。
为了使本领域技术人员进一步了解本发明实施例,下面通过一个具体的示例来说明对编程字的数据位进行扰乱。
以8bit编程字为例,可以通过循环移位来实现编程字扰乱,可以移动0-7位,0x01,左移1位,变成0x02,左移2位,变成0x04......,也可以交换的办法,比如0bit和4bit互换,1bit和5bit互换...,这样对数据位进行重新排列,一共有8!=40320种处理方式,在实际中,为简单起见,可以选其中几种,比如8种,然后可以根据物理地址的低3bit去选择哪种编程字扰乱方法。
结合CHID ID可以用来改变8bit编程字扰乱方法和物理地址的对应关系,例如可以选取CHID ID的其中3bit用来参与编程字的数据位的扰乱加密,与物理地址异或来生成扰乱方法的字编号。
假设A存储器的某3bit为000,则
低3bit物理地址000------>数据位扰乱方法000(0);
低3bit物理地址001------>数据位扰乱方法001(1);
低3bit物理地址010------>数据位扰乱方法010(2);
低3bit物理地址111------>数据位扰乱方法111(7);
B存储器的某3bit为101,则
低3bit物理地址000------>数据位扰乱方法101(5);
低3bit物理地址001------>数据位扰乱方法100(4);
低3bit物理地址010------>数据位扰乱方法111(7);
低3bit物理地址111------>数据位扰乱方法010(2)。
如果没有CHID ID或其他存储器(除要加密的存储器外),也可以采用固定的方法加密,也即是A存储器本身设定的编程字数据位的扰乱的处理方式。
需要说明的是,对于方法实施例,为了简单描述,故将其都表述为一系列的动作组合,但是本领域技术人员应该知悉,本发明实施例并不受所描述的动作顺序的限制,因为依据本发明实施例,某些步骤可以采用其他顺序或者同时进行。其次,本领域技术人员也应该知悉,说明书中所描述的实施例均属于优选实施例,所涉及的动作并不一定是本发明实施例所必须的。
参照图4,示出了本发明的一种非易失性存储器加密的装置的实施例结构框图,所述非易失性存储器与控制器通过地址线相连,控制器发送逻辑地址访问非易失性存储器中的编程字,所述编程字在非易失性存储器的实际存储顺序为物理地址,逻辑地址和物理地址通过地址线形成一一对应关系,所述装置包括:
地址扰乱模块201,用于对所述逻辑地址和物理地址的一一对应关系进行扰乱;
在本发明的一种优选实施例中,所述地址扰乱模块201包括:
地址线获取子模块,用于获取所述地址线;
地址线重新排列模块,用于重新排列控制器和非易失性存储器之间的地址线。
在本发明的一种优选实施例中,所述对逻辑地址和物理地址的一一对应关系进行扰乱具有M种处理方式,所述M种处理方式形成地址编号;所述非易失性存储器包括芯片编号,所述地址扰乱模块201还包括:
逻辑地址获取子模块,用于获取所述非易失性存储器的逻辑地址;
第一异或处理子模块,用于将所述芯片编号与逻辑地址进行异或处理,获得异或结果;
编程字扰乱模块202,用于对所述编程字的数据位进行扰乱。
在本发明的一种优选实施例中,所述对编程字扰乱模块202包括:
编程字获取子模块,用于获取所述编程字的数据位;
编程字重新排列模块,用于重新排列所述编程字的数据位。
地址编号查找模块,用于依据所述异或结果查找对应的地址编号,采用所述地址编号对应的处理方式对所述逻辑地址和物理地址的一一对应关系进行扰乱。
在本发明的一种优选实施例中,所述对编程字的数据位进行扰乱具有N种处理方式,所述N种处理方式形成字编号;所述编程字扰乱模块202还包括:
物理地址获取子模块,用于获取所述非易失性存储器的物理地址;
第二异或处理子模块,用于将所述芯片编号与物理地址进行异或处理,获得异或结果;
字编号查找模块,用于依据所述异或结果查找对应的字编号,采用所述字编号对应的处理方式对所述编程字的数据位进行扰乱。
对于装置实施例而言,由于其与方法实施例基本相似,所以描述的比较简单,相关之处参见方法实施例的部分说明即可。
参照图5,示出了本发明的一种非易失性存储器实施例的结构框图,所述非易失性存储器与控制器通过地址线相连,控制器发送逻辑地址访问非易失性存储器中的编程字,所述编程字在非易失性存储器的实际存储顺序为物理地址,逻辑地址和物理地址通过地址线形成一一对应关系,所述非易失性存储器包括:
地址扰乱模块301,用于对所述逻辑地址和物理地址的一一对应关系进行扰乱;
在本发明的一种优选实施例中,所述地址扰乱模块301包括:
地址线获取子模块,用于获取所述地址线;
地址线重新排列模块,用于重新排列控制器和非易失性存储器之间的地址线。
在本发明的一种优选实施例中,所述对逻辑地址和物理地址的一一对应关系进行扰乱具有M种处理方式,所述M种处理方式形成地址编号;所述非易失性存储器包括芯片编号,所述地址扰乱模块301还包括:
逻辑地址获取子模块,用于获取所述非易失性存储器的逻辑地址;
第一异或处理子模块,用于将所述芯片编号与逻辑地址进行异或处理,获得异或结果;
编程字扰乱模块302,用于对所述编程字的数据位进行扰乱。
在本发明的一种优选实施例中,所述对编程字扰乱模块302包括:
编程字获取子模块,用于获取所述编程字的数据位;
编程字重新排列模块,用于重新排列所述编程字的数据位。
地址编号查找模块,用于依据所述异或结果查找对应的地址编号,采用所述地址编号对应的处理方式对所述逻辑地址和物理地址的一一对应关系进行扰乱。
在本发明的一种优选实施例中,所述对编程字的数据位进行扰乱具有N种处理方式,所述N种处理方式形成字编号;所述编程字扰乱模块302还包括:
物理地址获取子模块,用于获取所述非易失性存储器的物理地址;
第二异或处理子模块,用于将所述芯片编号与物理地址进行异或处理,获得异或结果;
字编号查找模块,用于依据所述异或结果查找对应的字编号,采用所述字编号对应的处理方式对所述编程字的数据位进行扰乱。
对于系统实施例而言,由于其与方法实施例基本相似,所以描述的比较简单,相关之处参见方法实施例的部分说明即可。
本说明书中的各个实施例均采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似的部分互相参见即可。对于装置实施例而言,由于其与方法实施例基本相似,所以描述的比较简单,相关之处参见方法实施例的部分说明即可。
本领域内的技术人员应明白,本申请的实施例可提供为方法、系统、或计算机程序产品。因此,本申请可采用完全硬件实施例、完全软件实施例、或结合软件和硬件方面的实施例的形式。而且,本申请可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器、CD-ROM、光学存储器等)上实施的计算机程序产品的形式。
本申请是参照根据本申请实施例的方法、设备(系统)、和计算机程序产品的流程图和/或方框图来描述的。应理解可由计算机程序指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序指令到通用计算机、专用计算机、嵌入式处理机或其他可编程数据处理设备的处理器以产生一个机器,使得通过计算机或其他可编程数据处理设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
这些计算机程序指令也可存储在能引导计算机或其他可编程数据处理设备以特定方式工作的计算机可读存储器中,使得存储在该计算机可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。
这些计算机程序指令也可装载到计算机或其他可编程数据处理设备上,使得在计算机或其他可编程设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其他可编程设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。
尽管已描述了本申请的优选实施例,但本领域内的技术人员一旦得知了基本创造性概念,则可对这些实施例做出另外的变更和修改。所以,所附权利要求意欲解释为包括优选实施例以及落入本申请范围的所有变更和修改。
最后,还需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个......”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
以上对本发明所提供的一种非易失性存储器加密的方法,一种非易失性存储器加密的装置,以及,一种非易失性存储器进行了详细介绍,本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想;同时,对于本领域的一般技术人员,依据本发明的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制。

Claims (9)

1.一种非易失性存储器加密的方法,其特征在于,所述非易失性存储器与控制器通过地址线相连,控制器发送逻辑地址访问非易失性存储器中的编程字,所述编程字在非易失性存储器的实际存储顺序为物理地址,逻辑地址和物理地址通过地址线形成一一对应关系,所述方法包括:
对所述逻辑地址和物理地址的一一对应关系进行扰乱;
和/或,
对所述编程字的数据位进行扰乱;
其中,所述对逻辑地址和物理地址的一一对应关系进行扰乱具有M种处理方式,所述M种处理方式形成地址编号;所述非易失性存储器包括芯片编号,所述对逻辑地址和物理地址的一一对应关系进行扰乱的步骤包括:
获取所述非易失性存储器的逻辑地址;
将所述芯片编号与逻辑地址进行异或处理,获得异或结果;
依据所述异或结果查找对应的地址编号,采用所述地址编号对应的处理方式对所述逻辑地址和物理地址的一一对应关系进行扰乱。
2.根据权利要求1所述的方法,其特征在于,所述对逻辑地址和物理地址的一一对应关系进行扰乱的步骤还包括:
获取所述地址线;
重新排列控制器和非易失性存储器之间的地址线。
3.根据权利要求1所述的方法,其特征在于,所述对编程字的数据位进行扰乱的步骤包括:
获取所述编程字的数据位;
重新排列所述编程字的数据位。
4.根据权利要求1所述的方法,其特征在于,所述对编程字的数据位进行扰乱具有N种处理方式,所述N种处理方式形成字编号;所述对编程字的数据位进行扰乱的步骤还包括:
获取所述非易失性存储器的物理地址;
将所述芯片编号与物理地址进行异或处理,获得异或结果;
依据所述异或结果查找对应的字编号,采用所述字编号对应的处理方式对所述编程字的数据位进行扰乱。
5.一种非易失性存储器加密的装置,其特征在于,所述非易失性存储器与控制器通过地址线相连,控制器发送逻辑地址访问非易失性存储器中的编程字,所述编程字在非易失性存储器的实际存储顺序为物理地址,逻辑地址和物理地址通过地址线形成一一对应关系,所述装置包括:
地址扰乱模块,用于对所述逻辑地址和物理地址的一一对应关系进行扰乱;
和/或,
编程字扰乱模块,用于对所述编程字的数据位进行扰乱;
其中,所述对逻辑地址和物理地址的一一对应关系进行扰乱具有M种处理方式,所述M种处理方式形成地址编号;所述非易失性存储器包括芯片编号,所述地址扰乱模块还包括:
逻辑地址获取子模块,用于获取所述非易失性存储器的逻辑地址;
第一异或处理子模块,用于将所述芯片编号与逻辑地址进行异或处理,获得异或结果;
地址编号查找模块,用于依据所述异或结果查找对应的地址编号,采用所述地址编号对应的处理方式对所述逻辑地址和物理地址的一一对应关系进行扰乱。
6.根据权利要求5所述的装置,其特征在于,所述地址扰乱模块还包括:
地址线获取子模块,用于获取所述地址线;
地址线重新排列模块,用于重新排列控制器和非易失性存储器之间的地址线。
7.根据权利要求5所述的装置,其特征在于,所述编程字扰乱模块包括:
编程字获取子模块,用于获取所述编程字的数据位;
编程字重新排列模块,用于重新排列所述编程字的数据位。
8.根据权利要求5所述的装置,其特征在于,所述对编程字的数据位进行扰乱具有N种处理方式,所述N种处理方式形成字编号;所述编程字扰乱模块还包括:
物理地址获取子模块,用于获取所述非易失性存储器的物理地址;
第二异或处理子模块,用于将所述芯片编号与物理地址进行异或处理,获得异或结果;
字编号查找模块,用于依据所述异或结果查找对应的字编号,采用所述字编号对应的处理方式对所述编程字的数据位进行扰乱。
9.一种非易失性存储器,其特征在于,所述非易失性存储器与控制器通过地址线相连,控制器发送逻辑地址访问非易失性存储器中的编程字,所述编程字在非易失性存储器的实际存储顺序为物理地址,逻辑地址和物理地址通过地址线形成一一对应关系,所述非易失性存储器包括:
地址扰乱模块,用于对所述逻辑地址和物理地址的一一对应关系进行扰乱;
和/或,
编程字扰乱模块,用于对所述编程字的数据位进行扰乱;
其中,所述对逻辑地址和物理地址的一一对应关系进行扰乱具有M种处理方式,所述M种处理方式形成地址编号;所述非易失性存储器包括芯片编号,所述地址扰乱模块还包括:
逻辑地址获取子模块,用于获取所述非易失性存储器的逻辑地址;
第一异或处理子模块,用于将所述芯片编号与逻辑地址进行异或处理,获得异或结果;
地址编号查找模块,用于依据所述异或结果查找对应的地址编号,采用所述地址编号对应的处理方式对所述逻辑地址和物理地址的一一对应关系进行扰乱。
CN201210426323.8A 2012-10-30 2012-10-30 非易失性存储器加密的方法和装置以及非易失性存储器 Active CN103793333B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201210426323.8A CN103793333B (zh) 2012-10-30 2012-10-30 非易失性存储器加密的方法和装置以及非易失性存储器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201210426323.8A CN103793333B (zh) 2012-10-30 2012-10-30 非易失性存储器加密的方法和装置以及非易失性存储器

Publications (2)

Publication Number Publication Date
CN103793333A CN103793333A (zh) 2014-05-14
CN103793333B true CN103793333B (zh) 2017-02-08

Family

ID=50669032

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201210426323.8A Active CN103793333B (zh) 2012-10-30 2012-10-30 非易失性存储器加密的方法和装置以及非易失性存储器

Country Status (1)

Country Link
CN (1) CN103793333B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20160048457A1 (en) * 2014-08-13 2016-02-18 The Boeing Company Dynamic memory address remapping in computing systems
CN108921561B (zh) * 2018-08-27 2023-11-21 河南芯盾网安科技发展有限公司 一种基于硬件加密的数字热钱包
CN113742260A (zh) * 2021-11-05 2021-12-03 南京宏泰半导体科技有限公司 一种用于存储器测试的地址扰乱器发生装置及其方法

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5943283A (en) * 1997-12-05 1999-08-24 Invox Technology Address scrambling in a semiconductor memory
US6792528B1 (en) * 2000-05-17 2004-09-14 Chien-Tzu Hou Method and apparatus for securing data contents of a non-volatile memory device
CN1570853A (zh) * 2003-07-23 2005-01-26 凌阳科技股份有限公司 以对位址线进行混淆处理来保护资料的装置及方法
CN101540191A (zh) * 2009-04-21 2009-09-23 苏州国芯科技有限公司 实时加密u盘及高速加解密方法
CN101556560A (zh) * 2008-04-09 2009-10-14 群联电子股份有限公司 储存装置、控制器及其数据存取方法
CN102591803A (zh) * 2011-01-17 2012-07-18 上海华虹集成电路有限责任公司 一种flash数据保护的方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5943283A (en) * 1997-12-05 1999-08-24 Invox Technology Address scrambling in a semiconductor memory
US6792528B1 (en) * 2000-05-17 2004-09-14 Chien-Tzu Hou Method and apparatus for securing data contents of a non-volatile memory device
CN1570853A (zh) * 2003-07-23 2005-01-26 凌阳科技股份有限公司 以对位址线进行混淆处理来保护资料的装置及方法
CN101556560A (zh) * 2008-04-09 2009-10-14 群联电子股份有限公司 储存装置、控制器及其数据存取方法
CN101540191A (zh) * 2009-04-21 2009-09-23 苏州国芯科技有限公司 实时加密u盘及高速加解密方法
CN102591803A (zh) * 2011-01-17 2012-07-18 上海华虹集成电路有限责任公司 一种flash数据保护的方法

Also Published As

Publication number Publication date
CN103793333A (zh) 2014-05-14

Similar Documents

Publication Publication Date Title
CN103309825B (zh) 存取快闪存储器的方法与快闪存储器控制器
CN103164666B (zh) 保护安全数据的存储器装置及认证存储器装置的方法
CN110162981A (zh) 数据处理方法及装置
US9223503B2 (en) Generating random numbers utilizing entropic nature of NAND flash memory medium
US10740476B2 (en) Tamper-proof storage using signatures based on threshold voltage distributions
CN102522123B (zh) 利用数据产生器模块来提高存储设备读写测试效率的方法
CN101853190A (zh) 一种适用于嵌入式处理器的数据完整性验证方法
CN106448733A (zh) 非易失性存储器设备、编程方法和其编程验证方法
CN103793333B (zh) 非易失性存储器加密的方法和装置以及非易失性存储器
CN104979018B (zh) 测试半导体存储器的方法
CN108171601A (zh) 区块链溯源追踪方法、装置和系统
CN108351833A (zh) 用来压缩密码元数据以用于存储器加密的技术
CN106205728A (zh) 奇偶校验电路及包括该奇偶校验电路的存储器装置
CN104767761B (zh) 一种云存储平台访问控制方法及装置
CN106844288A (zh) 一种随机字符串生成方法及装置
CN104660466A (zh) 一种安全测试方法及系统
CN108537012A (zh) 基于变量和代码执行顺序的源代码混淆方法及装置
CN107729231A (zh) 一种基于操作系统的故障注入方法及装置
CN103338107B (zh) 密钥生成方法及密钥生成装置
CN110058801A (zh) 用于存储装置的存储器块存取模式
CN105426314B (zh) 一种fpga存储器的工艺映射方法
CN103500226A (zh) 一种去除敏感数据敏感性的方法及装置
CN103413097B (zh) 加密方法、装置及安全芯片
CN103020551B (zh) 一种内存架构
CN104484627B (zh) 面向可重构阵列架构的随机化抗故障攻击措施的设计方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CP03 Change of name, title or address
CP03 Change of name, title or address

Address after: Room 101, Floor 1-5, Building 8, Yard 9, Fenghao East Road, Haidian District, Beijing 100094

Patentee after: Zhaoyi Innovation Technology Group Co.,Ltd.

Address before: 100083 12 Floors, Block A, Tiangong Building, Science and Technology University, 30 College Road, Haidian District, Beijing

Patentee before: GIGADEVICE SEMICONDUCTOR(BEIJING) Inc.