CN103762988A - 音频数模转换电路 - Google Patents
音频数模转换电路 Download PDFInfo
- Publication number
- CN103762988A CN103762988A CN201410019248.2A CN201410019248A CN103762988A CN 103762988 A CN103762988 A CN 103762988A CN 201410019248 A CN201410019248 A CN 201410019248A CN 103762988 A CN103762988 A CN 103762988A
- Authority
- CN
- China
- Prior art keywords
- switch
- electronic circuit
- output
- circuit
- operational amplifier
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Amplifiers (AREA)
- Analogue/Digital Conversion (AREA)
Abstract
本发明公开了一种音频数模转换电路,包括第一时钟产生子电路、共模电压产生子电路、转换主电路、第二时钟产生子电路、翻转子电路、第一互补开关子电路与第二互补开关子电路,第一互补开关子电路与第二互补开关子电路的一端均与采样子电路连接,另一端均与模拟信号输出端连接,第二时钟产生子电路与翻转子电路连接,且具有输出互补的时钟脉冲的第三输出端与第四输出端,翻转子电路分别与运算放大器的输出端及输入端连接,第二时钟产生子电路输出的时钟脉冲翻转时,翻转子电路将运算放大器产生的失调电压及低频噪声的方向翻转。本发明的音频数模转换电路减小了运算放大器的功率,消除了运算放大器的直流失调及低频1/f噪声,提高了音频数模转换电路的信噪比与精度,降低了谐波失真。
Description
技术领域
本发明涉及集成电路领域,更具体地涉及一种音频数模转换电路。
背景技术
随着多媒体技术的发展,对音频数模转换器(DAC)的需求越来越大,决定音质的关键是主控解码芯片里面的数模转换电路(DAC)及功率放大器电路。DAC主要负责把便于数据存储的数据流转换成模拟信号,而功率放大器电路主要是把DAC转换后的模拟信号放大到可推动耳机或喇叭的功率,因此,音频数模转换电路作为音频主控解码芯片中重要组成部分,其功耗,性能是现阶段音频数模转换器着重关注的部分。
传统的音频数模转换电路中,在积分过程中,采样电容与积分电容在电荷转移过程中需要的充放电电流全部由放大器提供,大大增加了放大器的功耗;同时对放大器的摆率、速度等都有较高的要求。
因此,有必要提供一种改进的音频数模转换电路来克服上述缺陷。
发明内容
本发明的目的是提供一种音频数模转换电路,该音频数模转换电路减小了运算放大器的功率,消除了运算放大器的直流失调及低频1/f噪声,提高了音频数模转换电路的信噪比与精度,且降低了音频数模转换电路的谐波失真。
为实现上述目的,本发明提供一种音频数模转换电路,包括第一时钟产生子电路、共模电压产生子电路及转换主电路,所述第一时钟产生子电路与所述转换主电路连接,以产生时钟脉冲控制所述转换主电路的工作,且所述第一时钟产生子电路具有第一输出端与第二输出端,所述第一输出端与第二输出端输出互补的时钟脉冲,所述共模电压产生子电路与所述转换主电路连接,以产生所述转换主电路正常工作所需的共模电压,所述转换主电路将外部输入的数字差分信号转换成模拟差分信号输出,且包括采样子电路及积分子电路,所述积分子电路由积分电容与运算放大器构成,所述采样子电路的输入端与外部数字差分信号输出端连接,其输出端分别与所述运算放大器的输入端及积分电容的一端连接,所述积分电容的另一端与模拟信号输出端连接并输出转换后的模拟差分信号,且所述转换主电路关于所述运算放大器对称设置,其中,所述音频数模转换电路还包括第二时钟产生子电路、翻转子电路、第一互补开关子电路与第二互补开关子电路,所述第一互补开关子电路与第二互补开关子电路的一端均与所述采样子电路连接,另一端均与所述模拟信号输出端连接,所述第二时钟产生子电路与所述翻转子电路连接,以产生时钟脉冲控制所述翻转子电路的工作,且所述第二时钟产生子电路具有第三输出端与第四输出端,所述第三输出端与第四输出端输出互补的时钟脉冲,且当所述采样子电路处于采样状态时,所述第二时钟产生子电路的第三输出端与第四输出端输出的时钟脉冲进行翻转,所述翻转子电路分别与所述运算放大器的输出端及输入端连接,当所述第二时钟产生子电路输出的时钟脉冲翻转时,所述翻转子电路将所述运算放大器产生的失调电压及低频噪声的方向翻转。
较佳地,所述翻转子电路包括第一开关、第二开关、第三开关、第四开关、第五开关、第六开关、第七开关及第八开关,所述第一开关及第四开关的一端共同与所述采样子电路的一个输出端连接,所述第二开关及第三开关的一端共同与所述采样子电路的另一输出端连接,所述第一开关及第三开关的另一端共同与所述运算放大器的正相输入端连接,所述第二开关及第四开关的另一端共同与所述运算放大器的反相输入端连接;所述第五开关及所述第七开关的一端共同与所述运算放大器的反相输出端连接,所述第六开关及第八开关的一端共同与所述运算放大器的正相输出端连接,所述第五开关及第八开关的另一端共同与所述模拟信号输出端的一个输出端连接,所述第六开关及第七开关的另一端共同与所述模拟信号输出端的另一个输出端连接。
较佳地,所述第一开关、第二开关、第五开关及第六开关的控制端还分别与所述第二时钟产生子电路的第三输出端连接;所述第三开关、第四开关、第七开关及第八开关的控制端还分别与所述第二时钟产生子电路的第四输出端连接;且各个所述开关均在其控制端的时钟脉冲为高电平时闭合。
较佳地,所述第一互补开关子电路与第二互补开关子电路具有完全相同的结构特征。
较佳地,所述第一互补开关子电路还与所述第二输出端连接,所述第二输出端输出的时钟脉冲控制所述第一互补开关子电路的导通或关闭。
较佳地,所述互补开关子电路包括反相器、第一场效应管及第二场效应管,所述反相器的输入端分别与所述第二输出端及第二场效应管的栅极连接,所述第一场效应管的漏极与第二场效应管的源极共同连接于外部差分信号输出端与采样子电路的采样电容之间,所述第二场效应管的漏极与第一场效应管的源极均与所述模拟信号输出端的一个输出端连接。
与现有技术相比,本发明的音频数模转换电路由于还包括所述第二时钟产生子电路与翻转子电路,且所述翻转子电路分别与所述运算放大器的输出端及输入端连接,当所述第二时钟产生子电路输出的时钟脉冲翻转时,所述翻转子电路将所述运算放大器产生的失调电压及低频噪声的方向翻转;从而使得在一个时钟周期内将所述运算放大器输入端的直流失调及其低频1/f噪声抵消,也即在一个时钟周期内消除了运算放大器输入端的直流失调及其低频1/f噪声,进一步提高了音频数模转换电路的信噪比;另外本发明音频数模转换电路的第一互补开关子电路与第二互补开关子电路使得当本发明的音频数模转换电路处于积分状态时,所述采样电容通过所述互补开关子电路而向所述积分电容转移电荷,使得所述积分电容的充电不是仅通过所述运算放大器来实现,减小了运算放大器的功耗,同时,通过设计与积分电容相连的第一互补开关子电路与第二互补开关子电路,降低了ADC电路的谐波失真。
通过以下的描述并结合附图,本发明将变得更加清晰,这些附图用于解释本发明。
附图说明
图1为本发明音频数模转换电路的结构框图。
图2为本发明音频数模转换电路的电路结构图。
图3为第二时钟产生子电路输出的时钟脉冲翻转前运算放大器的等效工作状态。
图4为第二时钟产生子电路输出的时钟脉冲翻转后运算放大器的等效工作状态。
具体实施方式
现在参考附图描述本发明的实施例,附图中类似的元件标号代表类似的元件。如上所述,本发明提供了一种音频数模转换电路,该音频数模转换电路减小了运算放大器的功率,消除了运算放大器的直流失调及低频1/f噪声,提高了音频数模转换电路的信噪比与精度,且降低了音频数模转换电路的谐波失真。
请参考图1,图1为本发明音频数模转换电路的结构框图。如图所示,本发明的音频数模转换电路包括转换主电路、第一时钟产生子电路、第二时钟产生子电路、共模电压产生子电路、第一互补开关子电路、第二互补开关子电路及翻转子电路;所述转换主电路包括采样子电路与积分子电路,所述采样子电路分别与所述积分子电路及外部数字差分信号输出端连接,对外部数字差分信号输出端输出的数字差分信号进行采样,并将采样后的信号输出至所述积分子电路;所述积分子电路还与模拟信号输出端连接,所述积分子电路对采样后的信号进行积分,并通过所述模拟信号输出端输出转换后的模拟差分信号;所述第一时钟产生子电路与所述转换主电路的采样子电路连接,从而所述第一时钟产生子电路输出的时钟脉冲控制所述采样子电路的工作;所述共模电压产生子电路与所述转换主电路的采样子电路连接,从而外部电源输出电压VDD至所述共模电压产生电路,以使所述共模电压产生电路产生所述采样子电路正常工作所需的共模电压;所述第二时钟产生子电路与所述翻转子电路连接,以产生时钟脉冲控制所述翻转子电路的工作;所述翻转子电路与所述转换主电路的积分子电路连接,在所述第二时钟产生子电路的控制下,在一个时钟周期内,所述翻转子电路将所述积分子电路的失调电压及低频噪声的方向进行翻转,使得在一个时钟周期内,所述积分子电路的失调电压及低频噪声可被抵消;所述第一互补开关子电路与第二互补开关子电路的一端与所述采样子电路连接,另一端与所述模拟信号输出端连接,在积分过程中,所述第一互补开关子电路与第二互补开关子电路可降低音频数模转换电路的谐波失真,提高音频数模转换电路的精度。
具体地,请再结合参考图2。CLK为所述第一时钟产生子电路的输入时钟,且所述第一时钟产生子电路具有第一输出端Φ1与第二输出端Φ2,所述第一输出端Φ1与第二输出端Φ2输出互补的时钟脉冲,即,当所述第一输出端Φ1输出为高电平时,所述第二输出端Φ2输出为低电平,反之亦然。CHOP_CLK为所述第二时钟产生子电路的输入时钟,且所述第二时钟产生子电路具有第三输出端Φ3与第四输出端Φ4,所述第三输出端Φ3与第四输出端Φ4输出互补的时钟脉冲,即,当所述第三输出端Φ3输出为高电平时,所述第四输出端Φ4输出为低电平,反之亦然;在本发明中,所述第二时钟产生子电路输出时钟脉冲的翻转发生在所述采样子电路对外部数字差分信号进行采样的时候。所述共模电压产生子电路与外部电源VDD连接,并输出共模电压VCM。所述积分子电路包括积分电容Cintp与运算放大器OP;在本发明的优选实施例中,所述运算放大器OP为全差分运算放大器。所述采样子电路包括第九开关S9、第十开关S10、第十一开关S11及采样电容Csp;所述第九开关S9的一端(即所述采样子电路的输入端)与外部数字差分信号输出端连接,另一端与采样电容Csp及第一栅压自举子电路的一端连接,外部数字差分信号输出端输出数字差分信号VINP至所述采样子电路,且当所述第九开关S9闭合时,所述采样电容Csp对数字差分信号VINP进行采样,并将采样后的信号保持;所述采样电容Csp的另一端与所述第十开关S10及第十一开关S11的一端连接,所述第十开关S10的另一端与所述共模电压产生子电路的输出端连接,所述共模电压产生电路通过所述第十开关S10输出共模电压VCM至所述采样子电路;所述第十一开关S11的另一端(即所述采样子电路的输出端)与所述积分电容Cintp的一端及运算放大器OP的正相输入端连接,从而当所述第十一开关S11闭合时,所述积分电容Cintp与运算放大器OP可对采样后的数字差分信号进行积分转换;所述积分电容Cintp的另一端与所述模拟信号输出端及所述第一栅压自举子电路的另一端连接,从而通过该输出端将积分转换后的模拟差分信号VOUTN输出。在本发明中,所述转换主电路关于所述运算放大器OP对称设置,即所述转换主电路包括两组采样子电路与积分电容,且分别设置于所述运算放大器OP的两侧;另组的采样子电路包括第十三开关S13、第十四开关S14、第十五开关S15及采样电容Csn,另组的积分电容为Cintn;该两组结构相同,连接关系相同,不同仅在于,外部数字差分信号输出端输出数字差分信号VINN至所述采样子电路,所述第十五开关S15的另一端及所述积分电容Cintn的一端与所述运算放大器OP的反相输入端连接,所述积分电容Cintn的另一端与所述模拟信号输出端的另一输出端口连接,并输出转换后的模拟差分信号VOUTP。其中,所述第九开关S9、第十开关S10、第十三开关S13及第十四开关S14的控制端均与所述第一时钟产生子电路的第一输出端Φ1连接,从而所述第一输出端Φ1输出的时钟脉冲控制各个所述开关的闭合与断开;所述第十一开关S11、第十二开关S12、第十五开关S15及第十六开关S16的控制端均与所述第一时钟产生子电路的第二输出端Φ2连接,从而所述第二输出端Φ2输出的时钟脉冲控制各个所述开关的闭合与断开;且各个所述开关均在其控制端的时钟脉冲为高电平时闭合,低电平时断开。所述翻转子电路包括第一开关S1、第二开关S2、第三开关S3、第四开关S4、第五开关S5、第六开关S6、第七开关S7及第八开关S8;所述第一开关S1及第四开关S4的一端共同与所述第十一开关S11的另一端(即采样子电路的一个输出端)连接,所述第二开关S2及第三开关S3的一端共同与所述第十五开关S15的另一端(即采样子电路的另一输出端)连接,所述第一开关S1及第三开关S3的另一端共同与所述运算放大器OP的正相输入端连接,所述第二开关S2及第四开关S4的另一端共同与所述运算放大器OP的反相输入端连接;所述第五开关S5及所述第七开关S7的一端共同与所述运算放大器OP的反相输出端连接,所述第六开关S6及第八开关S8的一端共同与所述运算放大器OP的正相输出端连接,所述第五开关S5及第八开关S8的另一端共同与所述模拟信号输出端的一个输出端连接,所述第六开关S1及第七开关S1的另一端共同与所述模拟信号输出端的另一个输出端口连接。另外,所述第一开关S1、第二开关S2、第五开关S5及第六开关S6的控制端还分别与所述第二时钟产生子电路的第三输出端Φ3连接;所述第三开关S3、第四开关S4、第七开关S7及第八开关S8的控制端还分别与所述第二时钟产生子电路的第四输出端Φ4连接;且各个所述开关均在其控制端的时钟脉冲为高电平时闭合,低电平时断开。所述第一互补开关子电路包括反相器INV1、第一场效应管M1及第二场效应管M2,且所述第一场效应管M1为P型场效应管,所述第二场效应管M2为N型场效应管;所述反相器INV1的输入端分别与所述第二输出端Φ2及第二场效应管M2的栅极连接,所述第一场效应管M1的漏极与第二场效应管M2的源极(即所述互补开关子电路的一端)共同连接所述采样电容Csp的一端,所述第二场效应管M2的漏极与第一场效应管M1的源极(即所述互补开关子电路的另一端)与所述模拟信号输出端的一输出端连接,当所述第二输出端Φ2输出的时钟脉冲为高电平时,所述第一场效应管M1与第二场效应管M2导通,即使得整个所述第一互补开关子电路导通,此时所述采样电容Csp可通过所述互补开关子电路向所述积分电容Cintp转移电荷,也即向所述积分电容Cintp充电;另外,所述第一互补开关子电路可以提高第一场效应管M1与第二场效应管M2的导通电阻的线性度,同时减小第一场效应管M1与第二场效应管M2的导通电阻RM1与RM2,从而使第一场效应管M1的导通电阻RM1与积分电容Cintp的时间常数(即RM1*Cintp与RM2*Cintp)保持恒定,并且第一场效应管M1导通电阻RM1的减小,可以使时间常数RM1*Cintp更小,相应地第二场效应管M2导通电阻RM2的减小,可以使时间常数RM2*Cintp更小,使得积分电容Cintp的充放电速度加快,从而降低了整个音频数模转换电路的谐波失真;另外,通过合理设置第一场效应管M1与第二场效应管M2的宽长比,还可降低电荷注入效应,提高所述音频数模转换电路的精度。在本发明的优选实施例中,所述第一互补开关子电路与第二互补开关子电路具有完全相同的结构特征,即所述第二互补开关子电路也包括反相器INV2、第一场效应管M3及第二场效应管M4,且所述第一场效应管M3为P型场效应管,所述第二场效应管M4为N型场效应管;第二互补开关子电路各器件的连接关系及功能特征均与第一互补开关子电路相同,在此不再赘述。
下面,结合图2-4介绍本发明音频数模转换电路的工作过程。因为所述转换主电路关于所述运算放大器OP对称设置,使得采样子电路及积分子电路的结构为上下对称结构,工作过程介绍时只对上半部分描述,下半部分相同。采样时刻,第一输出端Φ1输出的时钟脉冲为高电平时,第二输出端Φ2输出的时钟脉冲为低电平,第九开关S9与第十开关S10导通,第十一开关S11断开且所述第一互补开关的反相器INV1使所述第一场效应管M1与第二场效应管M2均截止,此时所述采样电容Csp对输入的数字差分信号VINP进行采样,并把采样后获得的电压转换成电荷保存在采样电容Csp中。积分时刻,第一输出端Φ1输出的时钟脉冲为低电平时,第二输出端Φ2输出的时钟脉冲为高电平,第九开关S9与第十开关S10断开,第十一开关S11闭合且所述第一互补开关的反相器INV1使所述第一场效应管M1与第二场效应管M2均导通,此时采样电容Csp与积分电容Cintp并联,采样电容Csp转移部分采样电荷至积分电容Cintp,同时运算放大器OP对积分电容Cintp的右极板充电;在本发明中,所述采样电容Csp也提供了部分电荷给积分电容Cintp,从而使得对所述积分电容Cintp的充电并不仅依靠所述运算放大器OP,因此节省了运算放大器OP的驱动功耗。本音频数模转换电路的z域的传递函数为:
对于采样子及积分子电路的下半部分,工作原理与上半部分相同,其z域的传递函数为
结合Csp=Csn=Cs,Cintp=Cintn=Cint,当输入输出都为全差分信号时,采样子电路与积分子电路的z域传输函数STF(z)为
由式(3)看出,DAC采样子电路及积分子电路的z域传输函数STF(z)为一个低通滤波函数,即数模转换电路为一个DAC低通滤波器。因为DAC采用过采样技术,因此数模转换时钟产生电路的时钟频率fCLK远大于DAC低通滤波器-3dB频率(即DAC低通滤波器带宽),则由(3)式可以求得DAC滤波器带宽频率fDAC_-3dB近似为
电路设计时,要求fDAC_-3dB要大于音频信号带宽,以保证20~20KHz音频信号全通。
对于所述第一互补开关子电路,当第二输出端Φ2输出的时钟脉冲为高电平时,所述互补开关子电路导通,其导通的等效阻抗为第一场效应管M1的导通阻抗Ron,M1与第二场效应管M2导通阻抗Ron,M2并联构成,等效导通阻抗为
其中μn、μp分别为N型场效应管与P型场效应管的载流子迁移率、cox为栅极氧化物单位面积电容量,VTHN、VTHP分别为N型场效应与P型场效应的阈值电压,(W/L)M2与(W/L)M1分别为第二场效应M2与第一场效应管M1的宽长比,VDD为高电平电压(外部电源电压)。在同一批次的工艺制造中,μn、μp,cox、VTHN、VTHP,(W/L)M2及(W/L)M1为相对固定的值,因此为了提高互补开关子电路的场效应管的线性度,需要消除掉(5)式中的变量VOUTN(VOUTN为在共模电平上下变动的电压信号),因此第一互补开关子电路的场效应管只要满足
即可以使(5)式为一个相对恒定的值;而可以通过选择具有合适宽长比的第一场效应管M1与第二场效应M2即可使(6)式成立,因此第一互补开关子电路的场效应管的线性度可很简单地得到提高。
当第一场效应管M1与第二场效应和M2由导通到关闭时,P型管的第一场效应管M1沟道会产生一个电荷量为Δq1的空穴注入到积分电容Cintp的右极板,而N型管的第二场效应管M2沟道会产生一个电荷量为Δq2的电子注入到积分电容Cintp的右极板,因为电子与空穴电荷极性相反,如果Δq1=Δq2,那么就会相互抵消,如果两者不相等,那么就会有部分多余的电荷注入到积分电容Cintp右极板,影响电路的精度,因此需要满足Δq1=Δq2,即
(W*L)M2cox(VDD-VOUTN-VTHN)=(W*L)M1cox(VOUTN-|VTHP|) (7)
其中,(W*L)M2与(W*L)M1分别为第二场效应M2与第一场效应管M1的宽长比之积。因为输出信号VOUTN是一个在共模电压VCM上下变化的信号,而(7)式只对一种输入电平起作用,因此为了尽可能减小电荷注入的影响,选取电平为共模电平VCM。电路设计中一般VCM为0.5倍电源电压VDD,因此(7)式可以修正为
(W*L)M2(0.5VDD-VTHN)=(W*L)M1(0.5VDD-|VTHP|) (8)
因此,整个电路在设计时选取合适宽长比的第一场效应管M1与第二场效应管,使之满足式(8),可以大大提高互补开关子电路的线性度,并减小沟道电荷注入对音频数模转换电路精度的影响,降低了音频数模转换电路的谐波失真。如上所述,所述第二互补开关子电路与所述第一互补开关子电路结构特征完全相同,在此不再重复描述。
当所述第二时钟产生子电路的第三输出端Φ3输出的时钟脉冲为高电平时,第四输出端Φ4输出的时钟脉冲为低电平,所述第一开关S1、第二开关S2、第五开关S5及第六开关S6闭合,所述第三开关S3、第四开关S4、第七开关S7及第八开关S8断开;此时所述运算放大器OP的工作状态如图3所示,其中Veq1为第三输出端Φ3输出的时钟脉冲为高电平,第四输出端Φ4输出的时钟脉冲为为低电平时的运算放大器OP等效输入噪声,Vn1为运算放大器OP的失调电压及低频1/f噪声,Vn2为本发明音频数模转换电路后面连接的功率放大器的等效输入噪声,若所述运算放大器OP的增益为A,那么此时的等效输入噪声为
当所述采样子电路处于采样状态时,即所述第一时钟产生子电路的第一输出端Φ1输出的时钟脉冲为高电平,第二输出端Φ2输出的时钟脉冲为低电平,所述第二时钟产生子电路输出的时钟脉冲进行翻转,也即使得所述第二时钟产生子电路的第三输出端Φ3输出的时钟脉冲为低电平,第四输出端Φ4输出的时钟脉冲为高电平;且,所述第一开关S1、第二开关S2、第五开关S5及第六开关S6断开,所述第三开关S3、第四开关S4、第七开关S7及第八开关S8闭合,此时,所述运算放大器OP的工作状态如图4所示,其中Veq2为此时所述运算放大器OP的等效输入噪声,则此时运算放大器OP的等效输入噪声为
则在一个时钟周期内,本发明的音频数模转换电路的运算放大器OP的平均等效输入噪声Veq为式(9)与式(10)求和的平均值,即
由(11)式可以看出,所述翻转子电路在每半个时钟周期内对所述运算放大器的输入噪声进行了翻转,从而在一个时钟周期内所述运算放大器的失调电压及低频1/f噪声之和为0,使得本发明的音频数模转换电路在一个时钟周期内消除了运算放大器OP的直流失调及其低频1/f噪声,进一步提高了音频数模转换电路的信噪比。
以上结合最佳实施例对本发明进行了描述,但本发明并不局限于以上揭示的实施例,而应当涵盖各种根据本发明的本质进行的修改、等效组合。
Claims (6)
1.一种音频数模转换电路,包括第一时钟产生子电路、共模电压产生子电路及转换主电路,所述第一时钟产生子电路与所述转换主电路连接,以产生时钟脉冲控制所述转换主电路的工作,且所述第一时钟产生子电路具有第一输出端与第二输出端,所述第一输出端与第二输出端输出互补的时钟脉冲,所述共模电压产生子电路与所述转换主电路连接,以产生所述转换主电路正常工作所需的共模电压,所述转换主电路将外部输入的数字差分信号转换成模拟差分信号输出,且包括采样子电路及积分子电路,所述积分子电路由积分电容与运算放大器构成,所述采样子电路的输入端与外部数字差分信号输出端连接,其输出端分别与所述运算放大器的输入端及积分电容的一端连接,所述积分电容的另一端与模拟信号输出端连接并输出转换后的模拟差分信号,且所述转换主电路关于所述运算放大器对称设置,其特征在于,还包括第二时钟产生子电路、翻转子电路、第一互补开关子电路与第二互补开关子电路,所述第一互补开关子电路与第二互补开关子电路的一端均与所述采样子电路连接,另一端均与所述模拟信号输出端连接,所述第二时钟产生子电路与所述翻转子电路连接,以产生时钟脉冲控制所述翻转子电路的工作,且所述第二时钟产生子电路具有第三输出端与第四输出端,所述第三输出端与第四输出端输出互补的时钟脉冲,且当所述采样子电路处于采样状态时,所述第二时钟产生子电路的第三输出端与第四输出端输出的时钟脉冲进行翻转,所述翻转子电路分别与所述运算放大器的输出端及输入端连接,当所述第二时钟产生子电路输出的时钟脉冲翻转时,所述翻转子电路将所述运算放大器产生的失调电压及低频噪声的方向翻转。
2.如权利要求1所述的音频数模转换电路,其特征在于,所述翻转子电路包括第一开关、第二开关、第三开关、第四开关、第五开关、第六开关、第七开关及第八开关,所述第一开关及第四开关的一端共同与所述采样子电路的一个输出端连接,所述第二开关及第三开关的一端共同与所述采样子电路的另一输出端连接,所述第一开关及第三开关的另一端共同与所述运算放大器的正相输入端连接,所述第二开关及第四开关的另一端共同与所述运算放大器的反相输入端连接;所述第五开关及所述第七开关的一端共同与所述运算放大器的反相输出端连接,所述第六开关及第八开关的一端共同与所述运算放大器的正相输出端连接,所述第五开关及第八开关的另一端共同与所述模拟信号输出端的一个输出端连接,所述第六开关及第七开关的另一端共同与所述模拟信号输出端的另一个输出端连接。
3.如权利要求2所述的音频数模转换电路,其特征在于,所述第一开关、第二开关、第五开关及第六开关的控制端还分别与所述第二时钟产生子电路的第三输出端连接;所述第三开关、第四开关、第七开关及第八开关的控制端还分别与所述第二时钟产生子电路的第四输出端连接;且各个所述开关均在其控制端的时钟脉冲为高电平时闭合。
4.如权利要求1所述的音频数模转换电路,其特征在于,所述第一互补开关子电路与第二互补开关子电路具有完全相同的结构特征。
5.如权利要求4所述的音频数模转换电路,其特征在于,所述第一互补开关子电路还与所述第二输出端连接,所述第二输出端输出的时钟脉冲控制所述第一互补开关子电路的导通或关闭。
6.如权利要求5所述的音频数模转换电路,其特征在于,所述互补开关子电路包括反相器、第一场效应管及第二场效应管,所述反相器的输入端分别与所述第二输出端及第二场效应管的栅极连接,所述第一场效应管的漏极与第二场效应管的源极共同连接于外部差分信号输出端与采样子电路的采样电容之间,所述第二场效应管的漏极与第一场效应管的源极均与所述模拟信号输出端的一个输出端连接。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410019248.2A CN103762988B (zh) | 2014-01-16 | 2014-01-16 | 音频数模转换电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410019248.2A CN103762988B (zh) | 2014-01-16 | 2014-01-16 | 音频数模转换电路 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN103762988A true CN103762988A (zh) | 2014-04-30 |
CN103762988B CN103762988B (zh) | 2017-01-25 |
Family
ID=50530166
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201410019248.2A Active CN103762988B (zh) | 2014-01-16 | 2014-01-16 | 音频数模转换电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN103762988B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107968653A (zh) * | 2017-12-18 | 2018-04-27 | 深圳大学 | 一种降低开关电容电路非线性误差的时钟优化电路 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20030214425A1 (en) * | 2002-05-14 | 2003-11-20 | Constel Signal Processing Co., Ltd. | Method and apparatus for digital-to-analog signal conversion |
CN1965485A (zh) * | 2004-06-10 | 2007-05-16 | 皇家飞利浦电子股份有限公司 | 循环地将模拟信号转换成多位数字输出信号的方法以及执行该方法的转换器 |
CN103312333A (zh) * | 2013-05-27 | 2013-09-18 | 四川和芯微电子股份有限公司 | 适用于Sigma-Delta ADC电路的零点优化积分器电路 |
CN203747803U (zh) * | 2014-01-16 | 2014-07-30 | 四川和芯微电子股份有限公司 | 音频数模转换电路 |
-
2014
- 2014-01-16 CN CN201410019248.2A patent/CN103762988B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20030214425A1 (en) * | 2002-05-14 | 2003-11-20 | Constel Signal Processing Co., Ltd. | Method and apparatus for digital-to-analog signal conversion |
CN1965485A (zh) * | 2004-06-10 | 2007-05-16 | 皇家飞利浦电子股份有限公司 | 循环地将模拟信号转换成多位数字输出信号的方法以及执行该方法的转换器 |
CN103312333A (zh) * | 2013-05-27 | 2013-09-18 | 四川和芯微电子股份有限公司 | 适用于Sigma-Delta ADC电路的零点优化积分器电路 |
CN203747803U (zh) * | 2014-01-16 | 2014-07-30 | 四川和芯微电子股份有限公司 | 音频数模转换电路 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107968653A (zh) * | 2017-12-18 | 2018-04-27 | 深圳大学 | 一种降低开关电容电路非线性误差的时钟优化电路 |
Also Published As
Publication number | Publication date |
---|---|
CN103762988B (zh) | 2017-01-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8604861B1 (en) | System and method for a switched capacitor circuit | |
US8471744B1 (en) | Reduced residual offset sigma delta analog-to-digital converter (ADC) with chopper timing at end of integrating phase before trailing edge | |
CN103095302B (zh) | 一种应用于高速高精度电路的采样保持电路 | |
CN103308183A (zh) | 一种用于传感器的读出电路 | |
CN109039339A (zh) | 三角积分调制器、集成电路和其方法 | |
CN101562453A (zh) | 一种模拟采样开关及模数转换器 | |
CN103905046A (zh) | 一种9级十位流水线adc电路 | |
CN111200402A (zh) | 一种能够提升增益的高线性度动态残差放大器电路 | |
Baschirotto | A low-voltage sample-and-hold circuit in standard CMOS technology operating at 40 Ms/s | |
CN103762989A (zh) | 数模转换电路 | |
CN101820257A (zh) | 一种开关电容电路及模数转换器 | |
WO2003014913A2 (en) | Hybrid comparator and method | |
CN203747803U (zh) | 音频数模转换电路 | |
CN111585518B (zh) | 适用于噪声整形结构adc的高速低功耗差分动态运算放大器 | |
CN203747802U (zh) | 数模转换电路 | |
US20120286986A1 (en) | A/d conversion circuit | |
CN112910447A (zh) | 一种低功耗的轨至轨输入摆幅的比较器电路 | |
CN103762988A (zh) | 音频数模转换电路 | |
CN209134390U (zh) | 一种动态比较器电路 | |
CN203574636U (zh) | 音频数模转换电路 | |
CN203747801U (zh) | 音频数模转换系统 | |
CN102916703A (zh) | 一种1位数模转换及开关电容滤波电路 | |
US20230163777A1 (en) | Comparator and analog to digital converter | |
Yasser et al. | A comparative analysis of optimized low-power comparators for biomedical-adcs | |
CN100539427C (zh) | 循环流水线式模拟数字转换器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |