CN103761200B - 用于全自动贴片机isa总线及扩展二级总线并行通信的方法及实现该方法的系统 - Google Patents

用于全自动贴片机isa总线及扩展二级总线并行通信的方法及实现该方法的系统 Download PDF

Info

Publication number
CN103761200B
CN103761200B CN201410028003.6A CN201410028003A CN103761200B CN 103761200 B CN103761200 B CN 103761200B CN 201410028003 A CN201410028003 A CN 201410028003A CN 103761200 B CN103761200 B CN 103761200B
Authority
CN
China
Prior art keywords
bus
data
isa
latch
address
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201410028003.6A
Other languages
English (en)
Other versions
CN103761200A (zh
Inventor
高会军
谢文麟
彭鹏
孙光辉
张增杰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ningbo Intelligent Equipment Research Institute Co., Ltd.
Original Assignee
Harbin Institute of Technology
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Harbin Institute of Technology filed Critical Harbin Institute of Technology
Priority to CN201410028003.6A priority Critical patent/CN103761200B/zh
Publication of CN103761200A publication Critical patent/CN103761200A/zh
Application granted granted Critical
Publication of CN103761200B publication Critical patent/CN103761200B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Abstract

用于全自动贴片机ISA总线及扩展二级总线并行通信的方法及实现该方法的系统,涉及全自动贴片机ISA总线扩展及扩展二级总线并行通信领域。解决了现有工业控制器PC104的IO地址访问空间有限,导致无法实现对贴片头系统所有设备的实时控制的问题。通过译码器对ISA总线的地址总线和控制总线进行译码,将ISA总线的数据总线中的低八位作为二级总线地址信号实现对ISA总线的扩展,通过在选择二级数据总线信号线上写数据从而选择相应的外围设备进行连接,通过PC104嵌入式系统对外围设备发送的数据进行读取,实现对外围设备的控制。本发明适用于全自动贴片机ISA总线及扩展二级总线并行通信。

Description

用于全自动贴片机ISA总线及扩展二级总线并行通信的方法及实现该方法的系统
技术领域
本发明涉及全自动贴片机ISA总线扩展及扩展二级总线并行通信领域。
背景技术
全自动贴片机是整个SMT(Surface Mounted Technology,表面贴装技术)生产线上的主要设备。贴片机按照功能模块划分,其大体上可分为以下几个部分:机械系统、识别与监控系统、贴片头系统、供料器系统、计算机软硬件系统和其他辅助系统等。其中贴片头系统是基于PC104的ISA总线通信实现贴片头运动控制系统、气动设备、高精度相机光源以及高速AD采样等的实时控制。根据现有工业控制器PC104留给用户任意配置IO地址访问空间有限,利用现有的地址空间不能实现贴片头系统所有设备的实时控制。
发明内容
本发明为了解决现有工业控制器PC104的IO地址访问空间有限,导致无法实现对贴片头系统所有设备的实时控制的问题,提出了用于全自动贴片机ISA总线及扩展二级总线并行通信的方法及实现该方法的系统。
用于全自动贴片机ISA总线及扩展二级总线并行通信的方法包括以下步骤:
步骤一、在PC104嵌入式系统的外围增加CPLD模块,并采用有源晶振作为CPLD模块的时钟信号,
步骤二、将PC104嵌入式系统与CPLD模块通过ISA总线连接,CPLD模块实现对ISA总线的解析,同时扩展出二级总线,
步骤三、根据二级总线扩展方式连接外围设备。
步骤二所述的CPLD模块实现对ISA总线的解析,同时扩展出二级总线的过程包括写数据过程,所述写数据过程包括以下步骤:
步骤二一、采用译码器对ISA总线的地址总线和控制总线进行译码,并输出读信号线、写信号线、选择二级地址总线信号线和选择二级数据总线信号线,
步骤二二、在选择二级地址总线信号线上写数据,将ISA总线的数据总线中的低八位作为二级总线地址信号,
步骤二三、采用锁存器对选择二级地址总线信号线上的数据进行锁存,采用有源晶振作为锁存器数据锁存的触发信号,选通外围设备,
步骤二四、在选择二级数据总线信号线上写数据总线数据,同时PC104嵌入式系统打开ISA总线中的写信号线,采用锁存器对选择二级数据总线信号线上的数据进行锁存,然后PC104嵌入式系统关闭ISA总线中的写信号线。
步骤二所述的CPLD模块实现对ISA总线的解析,同时扩展出二级总线的过程包括读数据过程,所述读数据过程包括以下步骤:
步骤二A、采用译码器对ISA总线的地址总线和控制总线进行译码,并输出读信号线、写信号线、选择二级地址总线信号线和选择二级数据总线信号线,
步骤二B、在选择二级地址总线信号线上写数据,将数据中的低八位数据作为二级总线地址信号,
步骤二C、采用锁存器对选择二级地址总线信号线上的数据进行锁存,采用有源晶振作为锁存器数据锁存的触发信号,选通外围设备,
步骤二D、选通的外围设备将数据放到数据总线上,然后PC104嵌入式系统打开ISA读信号线,将外围设备传送的数据通过总线驱动器和ISA总线传入PC104嵌入式系统中进行读取,然后PC104嵌入式系统关闭ISA读信号线。
实现上述方法的系统包括PC104嵌入式系统、CPLD模块和有源晶振,所述CPLD模块包括译码器、一号锁存器、二号锁存器、三号锁存器、一号总线驱动器和二号总线驱动器,
PC104嵌入式系统与CPLD模块通过ISA总线连接,译码器用于接收ISA总线的地址总线和控制总线,并输出写信号线、读信号线、选择二级地址总线信号线和选择二级数据总线信号线,一号锁存器与译码器通过选择二级地址总线信号线连接,一号锁存器接收ISA总线的数据总线的低八位地址,并输出扩展二级地址总线,有源晶振输出的信号作为一号锁存器的数据锁存时钟信号,译码器同时与二号锁存器和三号锁存器通过选择二级数据总线信号线连接,二号锁存器的时钟输入引脚与三号锁存器的时钟输入引脚同时与写信号线连接,二号锁存器接收ISA总线的数据总线的低八位地址,并输出扩展二级数据总线的低八位地址,三号锁存器接收ISA总线的数据总线的高八位地址,并输出扩展二级数据总线的高八位地址,一号总线驱动器和二号总线驱动器同时与译码器通过读信号线连接,一号总线驱动器接收扩展二级数据总线的低八位地址,并发送至ISA总线的数据总线的低八位地址,二号总线驱动器接收扩展二级数据总线的高八位地址,并发送至ISA总线的数据总线的高八位地址。
有益效果:本发明通过译码器对ISA总线的地址总线和控制总线进行译码,输出读信号线、写信号线、选择二级地址总线信号线和选择二级数据总线信号线,通过将ISA总线的数据总线中的低八位作为二级总线地址信号实现对ISA总线的扩展,通过在选择二级数据总线信号线上写数据从而选择相应的外围设备进行连接,通过PC104嵌入式系统对外围设备发送的数据进行读取,实现对外围设备的控制。
附图说明
图1为具体实施方式五所述的实现用于全自动贴片机ISA总线及扩展二级总线并行通信的方法的系统的结构示意图。
具体实施方式
具体实施方式一、本具体实施方式所述的用于全自动贴片机ISA总线及扩展二级总线并行通信的方法包括以下步骤:
步骤一、在PC104嵌入式系统的外围增加CPLD模块,并采用有源晶振作为CPLD模块的时钟信号,
步骤二、将PC104嵌入式系统与CPLD模块通过ISA总线连接,CPLD模块实现对ISA总线的解析,同时扩展出二级总线,
步骤三、根据二级总线扩展方式连接外围设备。
具体实施方式二、本具体实施方式与具体实施方式一所述的用于全自动贴片机ISA总线及扩展二级总线并行通信的方法的区别在于,所述有源晶振的频率为20MHz。
具体实施方式三、本具体实施方式与具体实施方式一所述的用于全自动贴片机ISA总线及扩展二级总线并行通信的方法的区别在于,步骤二所述的CPLD模块实现对ISA总线的解析,同时扩展出二级总线的过程包括写数据过程,所述写数据过程包括以下步骤:
步骤二一、采用译码器对ISA总线的地址总线和控制总线进行译码,并输出读信号线、写信号线、选择二级地址总线信号线和选择二级数据总线信号线,
步骤二二、在选择二级地址总线信号线上写数据,将ISA总线的数据总线中的低八位作为二级总线地址信号,
步骤二三、采用锁存器对选择二级地址总线信号线上的数据进行锁存,采用有源晶振作为锁存器数据锁存的触发信号,选通外围设备,
步骤二四、在选择二级数据总线信号线上写数据总线数据,同时PC104嵌入式系统打开ISA总线中的写信号线,采用锁存器对选择二级数据总线信号线上的数据进行锁存,然后PC104嵌入式系统关闭ISA总线中的写信号线。
具体实施方式四、本具体实施方式与具体实施方式三所述的用于全自动贴片机ISA总线及扩展二级总线并行通信的方法的区别在于,步骤二所述的CPLD模块实现对ISA总线的解析,同时扩展出二级总线的过程包括读数据过程,所述读数据过程包括以下步骤:
步骤二A、采用译码器对ISA总线的地址总线和控制总线进行译码,并输出读信号线、写信号线、选择二级地址总线信号线和选择二级数据总线信号线,
步骤二B、在选择二级地址总线信号线上写数据,将数据中的低八位数据作为二级总线地址信号,
步骤二C、采用锁存器对选择二级地址总线信号线上的数据进行锁存,采用有源晶振作为锁存器数据锁存的触发信号,选通外围设备,
步骤二D、选通的外围设备将数据放到数据总线上,然后PC104嵌入式系统打开ISA读信号线,将外围设备传送的数据通过总线驱动器和ISA总线传入PC104嵌入式系统中进行读取,然后PC104嵌入式系统关闭ISA读信号线。
具体实施方式五、结合图1说明本具体实施方式,本具体实施方式所述的实现具体实施方式四所述的用于全自动贴片机ISA总线及扩展二级总线并行通信的方法的系统,它包括PC104嵌入式系统1、CPLD模块2和有源晶振9,所述CPLD模块2包括译码器3、一号锁存器4、二号锁存器5、三号锁存器6、一号总线驱动器7和二号总线驱动器8,
PC104嵌入式系统1与CPLD模块2通过ISA总线连接,译码器3用于接收ISA总线的地址总线和控制总线,并输出写信号线、读信号线、选择二级地址总线信号线和选择二级数据总线信号线,一号锁存器4与译码器3通过选择二级地址总线信号线连接,一号锁存器4接收ISA总线的数据总线的低八位地址,并输出扩展二级地址总线,有源晶振9输出的信号作为一号锁存器4的数据锁存时钟信号,译码器3同时与二号锁存器5和三号锁存器6通过选择二级数据总线信号线连接,二号锁存器5的时钟输入引脚与三号锁存器6的时钟输入引脚同时与写信号线连接,二号锁存器5接收ISA总线的数据总线的低八位地址,并输出扩展二级数据总线的低八位地址,三号锁存器6接收ISA总线的数据总线的高八位地址,并输出扩展二级数据总线的高八位地址,一号总线驱动器7和二号总线驱动器8同时与译码器3通过读信号线连接,一号总线驱动器7接收扩展二级数据总线的低八位地址,并发送至ISA总线的数据总线的低八位地址,二号总线驱动器8接收扩展二级数据总线的高八位地址,并发送至ISA总线的数据总线的高八位地址。
具体实施方式六、本具体实施方式与具体实施方式五所述的实现用于全自动贴片机ISA总线及扩展二级总线并行通信的方法的系统的区别在于,所述一号锁存器4、二号锁存器5和三号锁存器6均采用型号为74LS374的锁存器。
具体实施方式七、本具体实施方式与具体实施方式五所述的实现用于全自动贴片机ISA总线及扩展二级总线并行通信的方法的系统的区别在于,所述一号总线驱动器7和二号总线驱动器8均采用型号为74LS244的总线驱动器。
具体实施方式八、本具体实施方式与具体实施方式五所述的实现用于全自动贴片机ISA总线及扩展二级总线并行通信的方法的系统的区别在于,所述有源晶振9的频率为20MHz。

Claims (7)

1.用于全自动贴片机ISA总线及扩展二级总线并行通信的方法,它包括以下步骤:
步骤一、在PC104嵌入式系统的外围增加CPLD模块,并采用有源晶振作为CPLD模块的时钟信号,
步骤二、将PC104嵌入式系统与CPLD模块通过ISA总线连接,CPLD模块实现对ISA总线的解析,同时扩展出二级总线,
步骤三、根据二级总线扩展方式连接外围设备,
其特征在于,步骤二所述的CPLD模块实现对ISA总线的解析,同时扩展出二级总线的过程包括写数据过程,所述写数据过程包括以下步骤:
步骤二一、采用译码器对ISA总线的地址总线和控制总线进行译码,并输出读信号线、写信号线、选择二级地址总线信号线和选择二级数据总线信号线,
步骤二二、在选择二级地址总线信号线上写数据,将ISA总线的数据总线中的低八位作为二级总线地址信号,
步骤二三、采用锁存器对选择二级地址总线信号线上的数据进行锁存,采用有源晶振作为锁存器数据锁存的触发信号,选通外围设备,
步骤二四、在选择二级数据总线信号线上写数据总线数据,同时PC104嵌入式系统打开ISA总线中的写信号线,采用锁存器对选择二级数据总线信号线上的数据进行锁存,然后PC104嵌入式系统关闭ISA总线中的写信号线。
2.根据权利要求1所述的用于全自动贴片机ISA总线及扩展二级总线并行通信的方法,其特征在于,所述有源晶振的频率为20MHz。
3.根据权利要求1所述的用于全自动贴片机ISA总线及扩展二级总线并行通信的方法,其特征在于,步骤二所述的CPLD模块实现对ISA总线的解析,同时扩展出二级总线的过程包括读数据过程,所述读数据过程包括以下步骤:
步骤二A、采用译码器对ISA总线的地址总线和控制总线进行译码,并输出读信号线、写信号线、选择二级地址总线信号线和选择二级数据总线信号线,
步骤二B、在选择二级地址总线信号线上写数据,将数据中的低八位数据作为二级总线地址信号,
步骤二C、采用锁存器对选择二级地址总线信号线上的数据进行锁存,采用有源晶振作为锁存器数据锁存的触发信号,选通外围设备,
步骤二D、选通的外围设备将数据放到数据总线上,然后PC104嵌入式系统打开ISA读信号线,将外围设备传送的数据通过总线驱动器和ISA总线传入PC104嵌入式系统中进行读取,然后PC104嵌入式系统关闭ISA读信号线。
4.实现权利要求3所述的用于全自动贴片机ISA总线及扩展二级总线并行通信的方法的系统,它包括PC104嵌入式系统(1),其特征在于,它还包括CPLD模块(2)和有源晶振(9),所述CPLD模块(2)包括译码器(3)、一号锁存器(4)、二号锁存器(5)、三号锁存器(6)、一号总线驱动器(7)和二号总线驱动器(8),
PC104嵌入式系统(1)与CPLD模块(2)通过ISA总线连接,译码器(3)用于接收ISA总线的地址总线和控制总线,并输出写信号线、读信号线、选择二级地址总线信号线和选择二级数据总线信号线,一号锁存器(4)与译码器(3)通过选择二级地址总线信号线连接,一号锁存器(4)接收ISA总线的数据总线的低八位地址,并输出扩展二级地址总线,有源晶振(9)输出的信号作为一号锁存器(4)的数据锁存时钟信号,译码器(3)同时与二号锁存器(5)和三号锁存器(6)通过选择二级数据总线信号线连接,二号锁存器(5)的时钟输入引脚与三号锁存器(6)的时钟输入引脚同时与写信号线连接,二号锁存器(5)接收ISA总线的数据总线的低八位地址,并输出扩展二级数据总线的低八位地址,三号锁存器(6)接收ISA总线的数据总线的高八位地址,并输出扩展二级数据总线的高八位地址,一号总线驱动器(7)和二号总线驱动器(8)同时与译码器(3)通过读信号线连接,一号总线驱动器(7)接收扩展二级数据总线的低八位地址,并发送至ISA总线的数据总线的低八位地址,二号总线驱动器(8)接收扩展二级数据总线的高八位地址,并发送至ISA总线的数据总线的高八位地址。
5.根据权利要求4所述的实现用于全自动贴片机ISA总线及扩展二级总线并行通信的方法的系统,其特征在于,所述一号锁存器(4)、二号锁存器(5)和三号锁存器(6)均采用型号为74LS374的锁存器。
6.根据权利要求4所述的实现用于全自动贴片机ISA总线及扩展二级总线并行通信的方法的系统,其特征在于,所述一号总线驱动器(7)和二号总线驱动器(8)均采用型号为74LS244的总线驱动器。
7.根据权利要求4所述的实现用于全自动贴片机ISA总线及扩展二级总线并行通信的方法的系统,其特征在于,所述有源晶振(9)的频率为20MHz。
CN201410028003.6A 2014-01-22 2014-01-22 用于全自动贴片机isa总线及扩展二级总线并行通信的方法及实现该方法的系统 Active CN103761200B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201410028003.6A CN103761200B (zh) 2014-01-22 2014-01-22 用于全自动贴片机isa总线及扩展二级总线并行通信的方法及实现该方法的系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201410028003.6A CN103761200B (zh) 2014-01-22 2014-01-22 用于全自动贴片机isa总线及扩展二级总线并行通信的方法及实现该方法的系统

Publications (2)

Publication Number Publication Date
CN103761200A CN103761200A (zh) 2014-04-30
CN103761200B true CN103761200B (zh) 2016-11-09

Family

ID=50528442

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410028003.6A Active CN103761200B (zh) 2014-01-22 2014-01-22 用于全自动贴片机isa总线及扩展二级总线并行通信的方法及实现该方法的系统

Country Status (1)

Country Link
CN (1) CN103761200B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111274182B (zh) * 2020-02-21 2021-10-01 飞腾信息技术有限公司 一种总线地址拓展的方法及装置
CN111679995B (zh) * 2020-06-19 2021-09-28 西安微电子技术研究所 一种基于1553b总线的空间计算机嵌入式管理执行单元

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN201383075Y (zh) * 2008-12-01 2010-01-13 北京华力创通科技股份有限公司 基于PowerPC处理器的PC104-plus控制器

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN201383075Y (zh) * 2008-12-01 2010-01-13 北京华力创通科技股份有限公司 基于PowerPC处理器的PC104-plus控制器

Non-Patent Citations (4)

* Cited by examiner, † Cited by third party
Title
基于CPLD实现ISA总线异步串口扩展;刘思慧 等;《微处理机》;20090831(第4期);第107-109页 *
基于CPLD技术的PC104总线多功能扩展卡设计;王建国 等;《微计算机信息(嵌入式与SOC)》;20050930;第21卷(第9-2期);第19-20页 *
用CPLD实现单片机与ISA总线并行通信;刘彩霞 等;《内蒙古科技与经济》;20040229(第3期);第36-37页 *
计算机高速并行通信的实现方案;李文涛 等;《电子工程师》;20040229;第30卷(第2期);第61-63、74页 *

Also Published As

Publication number Publication date
CN103761200A (zh) 2014-04-30

Similar Documents

Publication Publication Date Title
US20180039595A1 (en) System, apparatus and method for expanding communication port
CN107733546A (zh) 一种时间信息同步系统及方法
CN103761200B (zh) 用于全自动贴片机isa总线及扩展二级总线并行通信的方法及实现该方法的系统
CN101430739B (zh) 一种集成芯片参数配置的系统及方法
CN106776467B (zh) 用于命令接收系统的spi flash控制芯片
CN203787060U (zh) 一种具有多vga输出接口的显示屏测试装置
CN203554492U (zh) 控制器局域网总线智能接口装置及一种卫星
CN202713523U (zh) 一种可自适应分辨率的高清视频音频编解码设备
CN202584691U (zh) 一种led恒流驱动芯片
CN107643989B (zh) 一种基于pci总线协议双光纤环路冗余结构通讯板卡
CN203950033U (zh) 高速记录雷达回波数据的设备
CN103488601A (zh) 一种时钟延时、数据访问方法、系统及设备
CN207339867U (zh) 一种时间信息同步系统
CN206258856U (zh) 基于自适应波特率的单端口通信处理电路
CN208379169U (zh) 一种刺绣机上位机
CN206100283U (zh) 一种多路高清录播系统
CN202551030U (zh) 蓝牙适配器及蓝牙通信系统
CN106020888B (zh) 一种快速驱动万兆以太网的方法及设备
CN205405495U (zh) 一种基于sata协议的数据记录仪
CN204576495U (zh) 一种双总线仲裁控制装置
CN203399117U (zh) 可时钟同步的光纤网络监控卡
CN203340202U (zh) 一种多点视频同步刻录的内部联网型审讯录音录像系统
CN203445798U (zh) 一种逆变器的数据复合通讯结构
CN203204608U (zh) 一种通过并行总线扩展mdio接口的装置
CN203191972U (zh) 智能电子设备

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20190924

Address after: 150001 No. 434, postal street, Nangang District, Heilongjiang, Harbin

Co-patentee after: Gao Hui Jun

Patentee after: Harbin Institute of Technology Asset Investment Management Co., Ltd.

Address before: 150001 Harbin, Nangang, West District, large straight street, No. 92

Patentee before: Harbin Institute of Technology

TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20191017

Address after: 315200 No.189, Guangming Road, Zhuangshi street, Zhenhai District, Ningbo City, Zhejiang Province

Patentee after: Ningbo Intelligent Equipment Research Institute Co., Ltd.

Address before: 150001 No. 434, postal street, Nangang District, Heilongjiang, Harbin

Co-patentee before: Gao Hui Jun

Patentee before: Harbin Institute of Technology Asset Investment Management Co., Ltd.