CN103716019A - 正弦波生成电路和音频盾 - Google Patents

正弦波生成电路和音频盾 Download PDF

Info

Publication number
CN103716019A
CN103716019A CN201310717275.2A CN201310717275A CN103716019A CN 103716019 A CN103716019 A CN 103716019A CN 201310717275 A CN201310717275 A CN 201310717275A CN 103716019 A CN103716019 A CN 103716019A
Authority
CN
China
Prior art keywords
input
microcontroller
sine wave
resistor
sine
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201310717275.2A
Other languages
English (en)
Other versions
CN103716019B (zh
Inventor
陈柳章
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beijing Minghua Union Technology Co ltd
Original Assignee
Shenzhen Excelsecu Data Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Excelsecu Data Technology Co Ltd filed Critical Shenzhen Excelsecu Data Technology Co Ltd
Priority to CN201310717275.2A priority Critical patent/CN103716019B/zh
Publication of CN103716019A publication Critical patent/CN103716019A/zh
Application granted granted Critical
Publication of CN103716019B publication Critical patent/CN103716019B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Amplifiers (AREA)
  • Networks Using Active Elements (AREA)

Abstract

本发明公开一种正弦波生成电路和具有该正弦波生成电路的音频盾,该正弦波生成电路包括电源输入端、微控制器、波形产生模块、滤波整形模块和正弦波输出端。本发明通过波形产生模块根据微控制器在四分之一正弦周期内通过至少两个输入输出口依次输出的高电平或低电平信号,对应的在四分之一正弦周期内生成幅度递增或递减的方波信号,并将该方波信号通过滤波整形模块进行滤波整形后输出正弦波信号。从而在音频盾与音频设备通信时,正弦波生成电路输出平滑稳定的正弦波信号至音频设备,提高了音频盾通信的速度和可靠性。同时,本发明的正弦波生成电路不需要进行D/A转换,电路结构简单合理,且设计成本低廉。

Description

正弦波生成电路和音频盾
技术领域
本发明涉及通信技术领域,尤其涉及一种正弦波生成电路和音频盾。
背景技术
目前,音频盾大多通过正弦波生成电路生成正弦波信号,将正弦波信号发送给音频设备与音频设备通信,然而,现有的正弦波生成电路通过数/模转换器(DAC)将数字方波信号转换为模拟正弦波信号,这种利用D/A转换实现的正弦波生成电路的结构和设计方案都比较复杂,设计成本较高。
发明内容
本发明的主要目的是提出一种正弦波生成电路和音频盾,旨在简化正弦波生成电路的结构,降低设计成本,同时提高音频盾通信的速度和可靠性。
为了达到上述目的,本发明提出一种正弦波生成电路,该正弦波生成电路包括:
电源输入端,用于输入电源电压;
微控制器,用于在四分之一正弦周期内通过至少两个输入输出口依次输出高电平或低电平信号;
波形产生模块,用于根据所述微控制器输出信号状态,在四分之一正弦周期内生成幅度递增或递减的方波信号;
滤波整形模块,用于将所述方波信号滤波整形后输出正弦波信号;以及
正弦波输出端,用于将所述正弦波信号输出;其中,
所述电源输入端分别与所述微控制器和所述波形产生模块的供电端连接,所述波形产生模块连接于所述微控制器和所述滤波整形模块之间,所述滤波整形模块的输出端与所述正弦波输出端连接。
优选地,所述微控制器在四分之一正弦周期内通过至少两个输入输出口顺序依次输出高电平信号时,所述波形产生模块在对应的四分之一正弦周期内生成幅度递增的方波信号;所述微控制器在四分之一正弦周期内通过至少两个输入输出口逆序依次输出高电平信号时,所述波形产生模块在对应的四分之一正弦周期内生成幅度递减的方波信号;所述微控制器在四分之一正弦周期内通过至少两个输入输出口顺序依次输出低电平信号时,所述波形产生模块在对应的四分之一正弦周期内生成幅度递减的方波信号,所述微控制器在四分之一正弦周期内通过至少两个输入输出口逆序依次输出低电平信号时,所述波形产生模块在对应的四分之一正弦周期内生成幅度递增的方波信号。
优选地,所述波形产生模块包括用于取样所述微控制器输出的高电平或低电平信号的信号取样单元,以及串联连接的第一偏置单元和第二偏置单元;
所述第一偏置单元的一端与所述电源输入端连接,另一端与所述第二偏置单元连接,所述第一偏置单元和所述第二偏置单元的公共端与所述滤波整形模块的输入端连接,且经由所述信号取样单元与所述微控制器的输入输出口连接;所述微控制器输出高电平信号时,所述信号取样单元与所述第一偏置单元并联,所述微控制器输出低电平信号时,所述信号取样单元与所述第二偏置单元并联。
优选地,所述信号取样单元包括至少两个取样电阻,所述微控制器包括至少两个输入输出口;所述取样电阻的一端与所述微控制器的一输入输出口对应连接,所述取样电阻的另一端与所述第一偏置单元和所述第二偏置单元的公共端连接。
优选地,所述信号取样单元包括第一取样电阻、第二取样电阻、第三取样电阻和第四取样电阻,所述微控制器包括电源脚、地引脚、第一输入输出口、第二输入输出口、第三输入输出口和第四输入输出口;
所述第一取样电阻的一端与所述第一输入输出口连接,另一端与所述第一偏置单元和所述第二偏置单元的公共端连接;所述第二取样电阻的一端与所述第二输入输出口连接,另一端与所述第一偏置单元和所述第二偏置单元的公共端连接;所述第三取样电阻的一端与所述第三输入输出口连接,另一端与所述第一偏置单元和所述第二偏置单元的公共端连接;所述第四取样电阻的一端与所述第四输入输出口连接,另一端与所述第一偏置单元和所述第二偏置单元的公共端连接;所述电源脚与所述电源输入端连接,所述地引脚接地。
优选地,所述第一取样电阻、所述第二取样电阻、所述第三取样电阻、所述第四取样电阻的阻值不相等。
优选地,所述第一偏置单元包括第一偏置电阻,所述第二偏置单元包括第二偏置电阻;所述第一偏置电阻的一端与所述电源输入端连接,所述第一偏置电阻的另一端经由所述第二偏置电阻接地,所述第一偏置电阻和所述第二偏置电阻的公共连接节点与所述信号取样单元的输出端连接,且与所述滤波整形模块的输入端连接。
优选地,所述第一偏置电阻、所述第二偏置电阻的阻值相等。
优选地,所述滤波整形模块包括滤波电容,所述滤波电容的一端与所述波形产生模块的输出端连接,且与所述正弦波输出端连接,所述滤波电容的另一端接地。
本发明进一步还提出一种音频盾,该音频盾包括正弦波生成电路,该正弦波生成电路包括:
电源输入端,用于输入电源电压;
微控制器,用于在四分之一正弦周期内通过至少两个输入输出口依次输出高电平或低电平信号;
波形产生模块,用于根据所述微控制器输出信号状态,在四分之一正弦周期内生成幅度递增或递减的方波信号;
滤波整形模块,用于将所述方波信号滤波整形后输出正弦波信号;以及
正弦波输出端,用于将所述正弦波信号输出;其中,
所述电源输入端分别与所述微控制器和所述波形产生模块的供电端连接,所述波形产生模块连接于所述微控制器和所述滤波整形模块之间,所述滤波整形模块的输出端与所述正弦波输出端连接。
本发明提出的正弦波生成电路,通过波形产生模块根据微控制器在四分之一正弦周期内通过至少两个输入输出口依次输出的高电平或低电平信号,对应的在四分之一正弦周期内生成幅度递增或递减的方波信号,并将该方波信号通过滤波整形模块进行滤波整形后输出正弦波信号。本发明的正弦波生成电路不需要进行D/A转换,电路结构简单合理,且设计成本低廉。从而在音频盾与音频设备通信时,正弦波生成电路输出平滑稳定的正弦波信号至音频设备,提高了音频盾通信的速度和可靠性。
附图说明
图1为本发明正弦波生成电路一实施例的原理框图;
图2为本发明正弦波生成电路另一实施例的原理框图;
图3为本发明正弦波生成电路一具体实施例的电路结构示意图;
图4为本发明正弦波生成电路生成的方波信号和正弦波信号的波形图。
本发明目的的实现、功能特点及优点将结合实施例,参照附图做进一步说明。
具体实施方式
以下结合说明书附图及具体实施例进一步说明本发明的技术方案。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
本发明提出一种正弦波生成电路。
参照图1,图1为本发明正弦波生成电路一实施例的原理框图。
本实施例中,该正弦波生成电路包括电源输入端Vin、微控制器10、波形产生模块20、滤波整形模块30和正弦波输出端Vout。电源输入端Vin用于输入电源电压VCC,该电源电压VCC为正弦波生成电路正常工作所需的工作电压(如3.3V),微控制器10用于在四分之一正弦周期内通过至少两个输入输出口依次输出高电平或低电平信号,波形产生模块20用于根据微控制器10输出信号状态(即输出高电平或低电平信号的情况),在四分之一正弦周期内生成幅度递增或递减的方波信号,滤波整形模块30用于将该方波信号滤波整形后输出正弦波信号,正弦波输出端Vout用于将该正弦波信号输出。
其中,电源输入端Vin分别与微控制器10和波形产生模块20的供电端连接,波形产生模块20连接于微控制器10和滤波整形模块30之间,滤波整形模块30的输出端与正弦波输出端Vout连接。
在本实施例中,正弦波生成电路中微控制器10在四分之一正弦周期内通过至少两个输入输出口依次输出高电平或低电平信号,波形产生模块20根据微控制器10在四分之一正弦周期内通过至少两个输入输出口依次输出的高电平或低电平信号,能够对应的在四分之一正弦周期内生成幅度递增或递减的方波信号,不需要进行D/A转换。
具体地,微控制器10在四分之一正弦周期内通过至少两个输入输出口顺序依次输出高电平信号时,波形产生模块20在对应的四分之一正弦周期内生成幅度递增的方波信号;微控制器10在四分之一正弦周期内通过至少两个输入输出口逆序依次输出高电平信号时,波形产生模块20在对应的四分之一正弦周期内生成幅度递减的方波信号;微控制器10在四分之一正弦周期内通过至少两个输入输出口顺序依次输出低电平信号时,波形产生模块20在对应的四分之一正弦周期内生成幅度递减的方波信号,微控制器10在四分之一正弦周期内通过至少两个输入输出口逆序依次输出低电平信号时,波形产生模块20在对应的四分之一正弦周期内生成幅度递增的方波信号。
例如,在一个正弦周期中,在第一个四分之一正弦周期时,微控制器10从第一个输入输出口到最后一个输入输出口(即顺序)依次输出高电平信号,波形产生模块20在第一个四分之一正弦周期内生成幅度递增的方波信号,此时的方波信号分为至少两个幅度,即若微控制器10通过两个输入输出口依次输出高电平信号时,此时的方波信号分为两个幅度,若微控制器10通过三个输入输出口依次输出高电平信号时,此时的方波信号分为三个幅度,依此类推;在第二个四分之一正弦周期时,微控制器10从最后一个输入输出口到第一个输入输出口(即逆序)依次输出高电平信号,波形产生模块20在第二个四分之一正弦周期内生成幅度递减的方波信号,此时的方波信号也分为至少两个幅度;在第三个四分之一正弦周期时,微控制器10从第一个输入输出口到最后一个输入输出口(即顺序)依次输出低电平信号,波形产生模块20在第三个四分之一正弦周期内生成幅度递减的方波信号,此时的方波信号也分为至少两个幅度;在第四个四分之一正弦周期时,微控制器10从最后一个输入输出口到第一个输入输出口(即逆序)依次输出低电平信号,波形产生模块20在第四个四分之一正弦周期内生成幅度递增的方波信号,此时的方波信号也分为至少两个幅度。从而在一个正弦周期内,波形产生模块20产生的幅值不等(递增或递减)的方波信号构成一个形状类似于正弦波的波形。
正弦波生成电路中,滤波整形模块30对波形产生模块20输出的方波信号进行滤波整形,使得通过滤波整形模块30后输出的波形变得平滑,形成平滑的正弦波,从而使得通过正弦波输出端Vout输出的正弦波信号平滑稳定。
相对于现有技术,本发明的正弦波生成电路,通过波形产生模块20据微控制器10在四分之一正弦周期内通过至少两个输入输出口依次输出的高电平或低电平信号,对应的在四分之一正弦周期内生成幅度递增或递减的方波信号,并将该方波信号通过滤波整形模块30进行滤波整形后输出正弦波信号。本发明的正弦波生成电路不需要进行D/A转换,电路结构简单合理,且设计成本低廉。
再参照图2,图2为本发明正弦波生成电路另一实施例的原理框图。
基于上述实施例,本发明另一实施例中,如图2所示,上述波形产生模块20包括信号取样单元21、第一偏置单元22和第二偏置单元23;信号取样单元21用于取样微控制器10输出的高电平或低电平信号。
第一偏置单元22和第二偏置单元23串联,第一偏置单元22的一端与电源输入端Vin连接,第一偏置单元22的另一端与第二偏置单元23连接,第一偏置单元22和第二偏置单元23的公共端与滤波整形模块30的输入端连接,且经由信号取样单元21与微控制器10的输入输出口连接;微控制器10输出高电平信号时,信号取样单元21与第一偏置单元22并联,微控制器10输出低电平信号时,信号取样单元21与第二偏置单元23并联。
图2中,信号取样单元21获取微控制器10的输入输出口输出的高电平信号或者低电平信号,在微控制器10的输入输出口没有输出信号时,第一偏置单元22和第二偏置单元23串联,电源输入端Vin输入的电源电压VCC经过第一偏置单元22和第二偏置单元23分压后,得到一参考电压输出至滤波整形模块30;在微控制器10的输入输出口输出高电平信号时,第一偏置单元22与信号取样单元21并联后构成的并联支路与第二偏置单元23串联,此时电源电压VCC经过分压后输出至滤波整形模块30的电压大于上述参考电压;在微控制器10的输入输出口输出低电平信号时,第二偏置单元23与信号取样单元21并联后构成的并联支路与第一偏置单元22串联,此时电源电压VCC经过分压后输出至滤波整形模块30的电压小于上述参考电压。
从而不难理解的是,当微控制器10在四分之一正弦周期内通过至少两个输入输出口顺序或逆序依次输出高电平信号时,波形产生模块20对应生成的幅度递增或递减的方波信号的幅值均大于上述参考电压;当微控制器10在四分之一正弦周期内通过至少两个输入输出口顺序或逆序依次输出低电平信号时,波形产生模块20对应生成的幅度递减或递增的方波信号的幅值均小于上述参考电压。
再参照图3,图3为本发明正弦波生成电路一具体实施例的电路结构示意图。
本发明图3所示具体实施电路中,信号取样单元21包括至少两个取样电阻,微控制器10包括至少两个输入输出口;取样电阻的一端与微控制器10的一输入输出口对应连接,取样电阻的另一端与第一偏置单元22和第二偏置单元23的公共端连接。
具体地,图3中上述信号取样单元21包括第一取样电阻R1、第二取样电阻R2、第三取样电阻R3和第四取样电阻R4,微控制器10包括电源脚VDD、地引脚GND、第一输入输出口GPIO1、第二输入输出口GPIO2、第三输入输出口GPIO3和第四输入输出口GPIO4。
第一取样电阻R1的一端与第一输入输出口GPIO1连接,第一取样电阻R1的另一端与第一偏置单元22和第二偏置单元23的公共端连接;第二取样电阻R2的一端与第二输入输出口GPIO2连接,第二取样电阻R2的另一端与第一偏置单元22和第二偏置单元23的公共端连接;第三取样电阻R3的一端与第三输入输出口GPIO3连接,第三取样电阻R3的另一端与第一偏置单元22和第二偏置单元23的公共端连接;第四取样电阻R4的一端与第四输入输出口GPIO4连接,第四取样电阻R4的另一端与第一偏置单元22和第二偏置单元23的公共端连接;电源脚VDD与电源输入端Vin连接,地引脚GND接地。
本发明实施例仅仅以信号取样单元21包括第一取样电阻R1、第二取样电阻R2、第三取样电阻R3和第四取样电阻R4四个取样电阻,对应地利用四个输入输出口依次向信号取样单元21输出高电平或低电平信号为例进行说明,本领域技术人员应当理解的是,当微控制器10的输入输出口资源不够时,也可以利用两个输入输出口和两个取样电阻组合,或者三个输入输出口和三个取样电阻组合来实现。同理,当微控制器10的输入输出口资源富余时,还可以利用四个以上的输入输出口和四个以上的取样电阻组合来实现。而且由于输入输出口和取样电阻的数量越多时,波形产生模块20在四分之一正弦周期内生成的方波信号包含的幅度数量越多,例如利用六个输入输出口和六个取样电阻组合来实现时,波形产生模块20在四分之一正弦周期内生成的方波信号包含六个幅度,利用八个输入输出口和八个取样电阻组合来实现时,波形产生模块20在四分之一正弦周期内生成的方波信号包含八个幅度,因此在一个正弦周期内,波形产生模块20产生的幅值不等(递增或递减)的信号构成的波形越趋于正弦波。
具体地,第一取样电阻R1、第二取样电阻R2、第三取样电阻R3、第四取样电阻R4的阻值不相等。
信号取样单元21中各取样电阻的阻值不相等,使得波形产生模块20在四分之一正弦周期内生成的方波信号含有多个幅度,而且方波信号的幅度呈递增或递减趋势变化,本实施例优选地第一取样电阻R1、第二取样电阻R2、第三取样电阻R3、第四取样电阻R4的阻值之间的关系为R1>R2>R3>R4,其中R1为第一取样电阻R1的阻值,R2为第二取样电阻R2的阻值,R3为第三取样电阻R3的阻值,R4为第四取样电阻R4的阻值。
具体地,上述第一偏置单元22包括第一偏置电阻R5,上述第二偏置单元23包括第二偏置电阻R6;第一偏置电阻R5的一端与电源输入端Vin连接,第一偏置电阻R5的另一端经由第二偏置电阻R6接地,第一偏置电阻R5和第二偏置电阻R6的公共连接节点作为第一偏置单元22和第二偏置单元23的公共端,与信号取样单元21的输出端连接,且与滤波整形模块30的输入端连接。
具体地,第一偏置电阻R5、第二偏置电阻R6的阻值相等。本实施例中,第一偏置电阻R5的阻值R5等于第二偏置电阻R6的阻值R6,使得在微控制器10输出高电平信号时,波形产生模块20产生的方波信号幅度,与微控制器10输出低电平信号时,波形产生模块20产生的方波信号幅度相对于上述参考电压对称。
具体地,上述滤波整形模块30包括滤波电容C1,滤波电容C1的一端与波形产生模块20的输出端连接,且与正弦波输出端Vout连接,滤波电容C1的另一端接地。波形产生模块20产生的方波信号经过滤波电容C1滤波整形后,通过正弦波输出端Vout输出平滑稳定的正弦波信号。
下面结合图1至图4,以第一取样电阻R1、第二取样电阻R2、第三取样电阻R3、第四取样电阻R4的阻值之间的关系为R1>R2>R3>R4为例,对本发明正弦波生成电路的工作原理进行具体描述:
在微控制器10的第一输入输出口GPIO1、第二输入输出口GPIO2、第三输入输出口GPIO3和第四输入输出口GPIO4均设置为输入状态的情况下,即微控制器10的第一输入输出口GPIO1、第二输入输出口GPIO2、第三输入输出口GPIO3和第四输入输出口GPIO4都没有输出高电平或低电平信号的情况下,电源输入端Vin输入的电源电压VCC经过第一偏置电阻R5、第二偏置电阻R6分压后得到参考电压V0,由于R5=R6,此时波形产生模块20输出的电压为参考电压
Figure BDA0000444404210000091
如图4所示,图4中的横轴为时间轴(t),表示微控制器10输出信号的时间,纵轴为电压轴(V),表示波形产生模块20生产的方波和正弦波的电压值。
在微控制器10的第一输入输出口GPIO1、第二输入输出口GPIO2、第三输入输出口GPIO3和第四输入输出口GPIO4按顺序或者逆序依次设置为输出状态的情况下,下面以一个正弦周期T为例结合如图4所示的波形图进行说明。
如图4所示,在第一个四分之一正弦周期内,当微控制器10在t1时间内通过第一输入输出口GPIO1输出高电平信号,且微控制器10的第二输入输出口GPIO2、第三输入输出口GPIO3和第四输入输出口GPIO4均设置为输入状态时,由图3中可知,此时相当于第一取样电阻R1通过第一输入输出口GPIO1连接至微控制器10的电源脚VDD,从而第一取样电阻R1和第一偏置电阻R5并联,而且第一取样电阻R1和第一偏置电阻R5组成的并联支路与第二偏置电阻R6串联,此时电源输入端Vin输入的电源电压VCC经过第一取样电阻R1和第一偏置电阻R5组成的并联支路、第二偏置电阻R6分压后得到第一幅度电压V1,此时波形产生模块20输出的电压为第一幅度电压 V 1 = VCC R 1 × R 5 R 1 + R 5 + R 6 × R 6 , 由此可知,V1>V0。
当微控制器10在t2时间内通过第二输入输出口GPIO2输出高电平信号,且微控制器10的第一输入输出口GPIO1、第三输入输出口GPIO3和第四输入输出口GPIO4均设置为输入状态时,由图3中可知,此时相当于第二取样电阻R2通过第二输入输出口GPIO2连接至微控制器10的电源脚VDD,从而第二取样电阻R2和第一偏置电阻R5并联,而且第二取样电阻R2和第一偏置电阻R5组成的并联支路与第二偏置电阻R6串联,此时电源输入端Vin输入的电源电压VCC经过第二取样电阻R2和第一偏置电阻R5组成的并联支路、第二偏置电阻R6分压后得到第二幅度电压V2,此时波形产生模块20输出的电压为第二幅度电压
Figure BDA0000444404210000102
由于R1>R2,因此有V2>V1,即V2>V1>V0。
当微控制器10在t3时间内通过第三输入输出口GPIO3输出高电平信号,且微控制器10的第一输入输出口GPIO1、第二输入输出口GPIO2和第四输入输出口GPIO4均设置为输入状态时,由图3中可知,此时相当于第三取样电阻R3通过第三输入输出口GPIO3连接至微控制器10的电源脚VDD,从而第三取样电阻R3和第一偏置电阻R5并联,而且第三取样电阻R3和第一偏置电阻R5组成的并联支路与第二偏置电阻R6串联,此时电源输入端Vin输入的电源电压VCC经过第三取样电阻R3和第一偏置电阻R5组成的并联支路、第二偏置电阻R6分压后得到第三幅度电压V3,此时波形产生模块20输出的电压为第三幅度电压
Figure BDA0000444404210000103
由于R2>R3,因此有V3>V2,即V3>V2>V1>V0。
当微控制器10在t4时间内通过第四输入输出口GPIO4输出高电平信号,且微控制器10的第一输入输出口GPIO1、第二输入输出口GPIO2和第三输入输出口GPIO3均设置为输入状态时,由图3中可知,此时相当于第四取样电阻R4通过第四输入输出口GPIO4连接至微控制器10的电源脚VDD,从而第四取样电阻R4和第一偏置电阻R5并联,而且第四取样电阻R4和第一偏置电阻R5组成的并联支路与第二偏置电阻R6串联,此时电源输入端Vin输入的电源电压VCC经过第四取样电阻R4和第一偏置电阻R5组成的并联支路、第二偏置电阻R6分压后得到第四幅度电压V4,此时波形产生模块20输出的电压为第四幅度电压
Figure BDA0000444404210000111
由于R3>R4,因此有V4>V3,即V4>V3>V2>V1>V0。
同理,在第二个四分之一正弦周期内,当微控制器10在t5时间内通过第四输入输出口GPIO4输出高电平信号,且微控制器10的第一输入输出口GPIO1、第二输入输出口GPIO2和第三输入输出口GPIO3均设置为输入状态时,波形产生模块20输出的电压为第四幅度电压
Figure BDA0000444404210000112
当微控制器10在t6时间内通过第三输入输出口GPIO3输出高电平信号,且微控制器10的第一输入输出口GPIO1、第二输入输出口GPIO2和第四输入输出口GPIO4均设置为输入状态时,波形产生模块20输出的电压为第三幅度电压
Figure BDA0000444404210000113
当微控制器10在t7时间内通过第二输入输出口GPIO2输出高电平信号,且微控制器10的第一输入输出口GPIO1、第三输入输出口GPIO3和第四输入输出口GPIO4均设置为输入状态时,波形产生模块20输出的电压为第二幅度电压当微控制器10在t8时间内通过第一输入输出口GPIO1输出高电平信号,且微控制器10的第二输入输出口GPIO2、第三输入输出口GPIO3和第四输入输出口GPIO4均设置为输入状态时,波形产生模块20输出的电压为第一幅度电压
Figure BDA0000444404210000115
在第三个四分之一正弦周期内,当微控制器10在t9时间内通过第一输入输出口GPIO1输出低电平信号,且微控制器10的第二输入输出口GPIO2、第三输入输出口GPIO3和第四输入输出口GPIO4均设置为输入状态时,由图3中可知,此时相当于第一取样电阻R1通过第一输入输出口GPIO1连接至微控制器10的地引脚GND,从而第一取样电阻R1和第二偏置电阻R6并联,而且第一取样电阻R1和第二偏置电阻R6组成的并联支路与第一偏置电阻R5串联,此时电源输入端Vin输入的电源电压VCC经过第一偏置电阻R5、第一取样电阻R1和第二偏置电阻R6组成的并联支路分压后得到第五幅度电压V5,此时波形产生模块20输出的电压为第五幅度电压 V 5 = VCC R 5 + R 1 × R 6 R 1 + R 6 × ( R 1 × R 6 R 1 + R 6 ) , 由此可知,V5<V0。
当微控制器10在t10时间内通过第二输入输出口GPIO2输出低电平信号,且微控制器10的第一输入输出口GPIO1、第三输入输出口GPIO3和第四输入输出口GPIO4均设置为输入状态时,由图3中可知,此时相当于第二取样电阻R2通过第二输入输出口GPIO2连接至微控制器10的地引脚GND,从而第二取样电阻R2和第二偏置电阻R6并联,而且第二取样电阻R2和第二偏置电阻R6组成的并联支路与第一偏置电阻R5串联,此时电源输入端Vin输入的电源电压VCC经过第一偏置电阻R5、第二取样电阻R2和第二偏置电阻R6组成的并联支路分压后得到第六幅度电压V6,此时波形产生模块20输出的电压为第六幅度电压
Figure BDA0000444404210000122
由于R1>R2,因此有V6<V5,即V6<V5<V0。
当微控制器10在t11时间内通过第三输入输出口GPIO3输出低电平信号,且微控制器10的第一输入输出口GPIO1、第二输入输出口GPIO2和第四输入输出口GPIO4均设置为输入状态时,由图3中可知,此时相当于第三取样电阻R3通过第三输入输出口GPIO3连接至微控制器10的地引脚GND,从而第三取样电阻R3和第二偏置电阻R6并联,而且第三取样电阻R3和第二偏置电阻R6组成的并联支路与第一偏置电阻R5串联,此时电源输入端Vin输入的电源电压VCC经过第一偏置电阻R5、第三取样电阻R3和第二偏置电阻R6组成的并联支路分压后得到第七幅度电压V7,此时波形产生模块20输出的电压为到第七幅度电压
Figure BDA0000444404210000123
由于R2>R3,因此有V7<V6,即V7<V6<V5<V0。
当微控制器10在t12时间内通过第四输入输出口GPIO4输出低电平信号,且微控制器10的第一输入输出口GPIO1、第二输入输出口GPIO2和第三输入输出口GPIO3均设置为输入状态时,由图3中可知,此时相当于第四取样电阻R4通过第四输入输出口GPIO4连接至微控制器10的地引脚GND,从而第四取样电阻R4和第二偏置电阻R6并联,而且第四取样电阻R4和第二偏置电阻R6组成的并联支路与第一偏置电阻R5串联,此时电源输入端Vin输入的电源电压VCC经过第一偏置电阻R5、第四取样电阻R4和第二偏置电阻R6组成的并联支路分压后得到第八幅度电压V8,此时波形产生模块20输出的电压为到第八幅度电压
Figure BDA0000444404210000131
由于R3>R4,因此有V8<V7,即V8<V7<V6<V5<V0。
同理,在第四个四分之一正弦周期内,当微控制器10在t13时间内通过第四输入输出口GPIO4输出低电平信号,且微控制器10的第一输入输出口GPIO1、第二输入输出口GPIO2和第三输入输出口GPIO3均设置为输入状态时,波形产生模块20输出的电压为第八幅度电压
Figure BDA0000444404210000132
当微控制器10在t14时间内通过第三输入输出口GPIO3输出低电平信号,且微控制器10的第一输入输出口GPIO1、第二输入输出口GPIO2和第四输入输出口GPIO4均设置为输入状态时,波形产生模块20输出的电压为第七幅度电压
Figure BDA0000444404210000133
当微控制器10在t15时间内通过第二输入输出口GPIO2输出低电平信号,且微控制器10的第一输入输出口GPIO1、第三输入输出口GPIO3和第四输入输出口GPIO4均设置为输入状态时,波形产生模块20输出的电压为第六幅度电压
Figure BDA0000444404210000134
当微控制器10在t16时间内通过第一输入输出口GPIO1输出低电平信号,且微控制器10的第二输入输出口GPIO2、第三输入输出口GPIO3和第四输入输出口GPIO4均设置为输入状态时,波形产生模块20输出的电压为第五幅度电压
V 5 = VCC R 5 + R 1 × R 6 R 1 + R 6 × ( R 1 × R 6 R 1 + R 6 ) .
综合上述可知,在一个正弦周期T内,波形产生模块20输出的电压构成如图4中的方波信号波形图,即为波形产生模块20产生的方波信号,由两个幅度递增的方波信号和两个幅度递减的方波信号构成。上述仅仅以一个正弦周期T为例进行说明,波形产生模块20在其它正弦周期内产生的方波信号波形也与图4所示的方波信号波形图相同,在此不再一一列举。
滤波整形模块30中,滤波电容C1对波形产生模块20产生的方波信号进行滤波整形处理,从而对应图4所示一个正弦周期T内的方波信号,经过滤波电容C1滤波整形处理后的方波信号变为平滑的正弦波信号输出,在一个正弦周期T内形成如图4中的正弦波信号波形图(图4中正弦波曲线用虚线表示)。
本发明进一步还提出一种音频盾,该音频盾具有正弦波生成电路,从而在音频盾与音频设备通信时,正弦波生成电路输出平滑稳定的正弦波信号至音频设备,提高了音频盾通信的速度和可靠性。该正弦波生成电路的结构、工作原理以及所带来的有益效果均参照上述实施例,此处不再赘述。
以上所述仅为本发明的优选实施例,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。

Claims (10)

1.一种正弦波生成电路,其特征在于,包括:
电源输入端,用于输入电源电压;
微控制器,用于在四分之一正弦周期内通过至少两个输入输出口依次输出高电平或低电平信号;
波形产生模块,用于根据所述微控制器输出信号状态,在四分之一正弦周期内生成幅度递增或递减的方波信号;
滤波整形模块,用于将所述方波信号滤波整形后输出正弦波信号;以及
正弦波输出端,用于将所述正弦波信号输出;其中,
所述电源输入端分别与所述微控制器和所述波形产生模块的供电端连接,所述波形产生模块连接于所述微控制器和所述滤波整形模块之间,所述滤波整形模块的输出端与所述正弦波输出端连接。
2.如权利要求1所述的正弦波生成电路,其特征在于,所述微控制器在四分之一正弦周期内通过至少两个输入输出口顺序依次输出高电平信号时,所述波形产生模块在对应的四分之一正弦周期内生成幅度递增的方波信号;所述微控制器在四分之一正弦周期内通过至少两个输入输出口逆序依次输出高电平信号时,所述波形产生模块在对应的四分之一正弦周期内生成幅度递减的方波信号;所述微控制器在四分之一正弦周期内通过至少两个输入输出口顺序依次输出低电平信号时,所述波形产生模块在对应的四分之一正弦周期内生成幅度递减的方波信号,所述微控制器在四分之一正弦周期内通过至少两个输入输出口逆序依次输出低电平信号时,所述波形产生模块在对应的四分之一正弦周期内生成幅度递增的方波信号。
3.如权利要求1所述的正弦波生成电路,其特征在于,所述波形产生模块包括用于取样所述微控制器输出的高电平或低电平信号的信号取样单元,以及串联连接的第一偏置单元和第二偏置单元;
所述第一偏置单元的一端与所述电源输入端连接,另一端与所述第二偏置单元连接,所述第一偏置单元和所述第二偏置单元的公共端与所述滤波整形模块的输入端连接,且经由所述信号取样单元与所述微控制器的输入输出口连接;所述微控制器输出高电平信号时,所述信号取样单元与所述第一偏置单元并联,所述微控制器输出低电平信号时,所述信号取样单元与所述第二偏置单元并联。
4.如权利要求3所述的正弦波生成电路,其特征在于,所述信号取样单元包括至少两个取样电阻,所述微控制器包括至少两个输入输出口;所述取样电阻的一端与所述微控制器的一输入输出口对应连接,所述取样电阻的另一端与所述第一偏置单元和所述第二偏置单元的公共端连接。
5.如权利要求4所述的正弦波生成电路,其特征在于,所述信号取样单元包括第一取样电阻、第二取样电阻、第三取样电阻和第四取样电阻,所述微控制器包括电源脚、地引脚、第一输入输出口、第二输入输出口、第三输入输出口和第四输入输出口;
所述第一取样电阻的一端与所述第一输入输出口连接,另一端与所述第一偏置单元和所述第二偏置单元的公共端连接;所述第二取样电阻的一端与所述第二输入输出口连接,另一端与所述第一偏置单元和所述第二偏置单元的公共端连接;所述第三取样电阻的一端与所述第三输入输出口连接,另一端与所述第一偏置单元和所述第二偏置单元的公共端连接;所述第四取样电阻的一端与所述第四输入输出口连接,另一端与所述第一偏置单元和所述第二偏置单元的公共端连接;所述电源脚与所述电源输入端连接,所述地引脚接地。
6.如权利要求5所述的正弦波生成电路,其特征在于,所述第一取样电阻、所述第二取样电阻、所述第三取样电阻、所述第四取样电阻的阻值不相等。
7.如权利要求3所述的正弦波生成电路,其特征在于,所述第一偏置单元包括第一偏置电阻,所述第二偏置单元包括第二偏置电阻;所述第一偏置电阻的一端与所述电源输入端连接,所述第一偏置电阻的另一端经由所述第二偏置电阻接地,所述第一偏置电阻和所述第二偏置电阻的公共连接节点与所述信号取样单元的输出端连接,且与所述滤波整形模块的输入端连接。
8.如权利要求7所述的正弦波生成电路,其特征在于,所述第一偏置电阻、所述第二偏置电阻的阻值相等。
9.如权利要求1所述的正弦波生成电路,其特征在于,所述滤波整形模块包括滤波电容,所述滤波电容的一端与所述波形产生模块的输出端连接,且与所述正弦波输出端连接,所述滤波电容的另一端接地。
10.一种音频盾,其特征在于,包括权利要求1至9中任意一项所述的正弦波生成电路。
CN201310717275.2A 2013-12-23 2013-12-23 正弦波生成电路和音频盾 Expired - Fee Related CN103716019B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201310717275.2A CN103716019B (zh) 2013-12-23 2013-12-23 正弦波生成电路和音频盾

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201310717275.2A CN103716019B (zh) 2013-12-23 2013-12-23 正弦波生成电路和音频盾

Publications (2)

Publication Number Publication Date
CN103716019A true CN103716019A (zh) 2014-04-09
CN103716019B CN103716019B (zh) 2016-08-24

Family

ID=50408679

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310717275.2A Expired - Fee Related CN103716019B (zh) 2013-12-23 2013-12-23 正弦波生成电路和音频盾

Country Status (1)

Country Link
CN (1) CN103716019B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104063652A (zh) * 2014-07-05 2014-09-24 吴东辉 一种音频信号容、感抗分离取电的装置和方法
CN106680242A (zh) * 2017-03-22 2017-05-17 重庆川仪自动化股份有限公司 激光气体分析仪调制信号正弦波产生电路、方法及系统

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1182583A (zh) * 1996-11-18 1998-05-27 李明 健脑仪
KR100194919B1 (ko) * 1993-10-23 1999-06-15 윤종용 정현파 데이터 발생장치
CN102035473A (zh) * 2009-10-01 2011-04-27 邓加慧 高稳定性正弦波信号发生器

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100194919B1 (ko) * 1993-10-23 1999-06-15 윤종용 정현파 데이터 발생장치
CN1182583A (zh) * 1996-11-18 1998-05-27 李明 健脑仪
CN102035473A (zh) * 2009-10-01 2011-04-27 邓加慧 高稳定性正弦波信号发生器

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
甘永成等: "数字式精密正弦波信号源的设计", 《湖北农学院学报》, vol. 17, no. 2, 30 June 1997 (1997-06-30), pages 117 - 120 *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104063652A (zh) * 2014-07-05 2014-09-24 吴东辉 一种音频信号容、感抗分离取电的装置和方法
CN106680242A (zh) * 2017-03-22 2017-05-17 重庆川仪自动化股份有限公司 激光气体分析仪调制信号正弦波产生电路、方法及系统

Also Published As

Publication number Publication date
CN103716019B (zh) 2016-08-24

Similar Documents

Publication Publication Date Title
CN109274369B (zh) 一种闪烁脉冲数字化的方法及装置
ITRM20010407A1 (it) Convertitore analogico/digitale ad alta velocita', alta risoluzione ebasso consumo con ingresso single-ended.
US10938387B1 (en) Local interconnect network (LIN) driver circuit
JP2005167512A (ja) D級増幅器
US9484946B2 (en) Digital-to-analog converter (DAC), method for operating a DAC and transceiver circuit
CN103716019B (zh) 正弦波生成电路和音频盾
CN203466791U (zh) 信号波形转换电路及装置
CN203708216U (zh) 正弦波生成电路和音频盾
US10084471B1 (en) Analog to digital converter and wireless communication device
CN104035361A (zh) V-pwm变换电路
CN101858787A (zh) 一种用于红外成像探测器的低噪声数控偏置电压产生电路
CN201417179Y (zh) 一种用于红外成像探测器的低噪声数控偏置电压产生电路
CN114326542A (zh) 一种工业混合控制的信号发生电路
CN106849953B (zh) 基于有源电阻-电容积分器的连续型3阶sigma-delta调制器电路
CN104201996B (zh) 一种用于d类功率放大器的反馈电路及电子设备
EP3570438B1 (en) Signal processing circuit
CN101662284B (zh) 低成本模数转换器以及模数转换方法
CN108304021A (zh) 箝位电路
WO2020006221A2 (en) Spectrally efficient digital logic (sedl) analog to digital converter (adc)
CN204013477U (zh) Abz编码信号转换电路
CN216526932U (zh) 一种基于fpga的dds双路方波信号发生器
CN217820583U (zh) 阈值可调的频率检测装置
CN114777818B (zh) 编码器的信号激励单元及编码器
CN102857200B (zh) 一种信号波形变换电路
CN111294701B (zh) 信号发生电路及音频处理装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20170405

Address after: 100000 room 703-710, room B3, Huayuan Road, Haidian District, Beijing, 7

Patentee after: BEIJING MINGHUA UNION TECHNOLOGY CO.,LTD.

Address before: 518057 Guangdong city of Shenzhen province Nanshan District Ke Feng Lu No. 2 idiopathic information building A building unit seven floor South 701-709

Patentee before: SHENZHEN EXCELSECU DATA TECHNOLOGY Co.,Ltd.

CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20160824