CN103685076A - 一种信号数据交换板 - Google Patents

一种信号数据交换板 Download PDF

Info

Publication number
CN103685076A
CN103685076A CN201310619970.5A CN201310619970A CN103685076A CN 103685076 A CN103685076 A CN 103685076A CN 201310619970 A CN201310619970 A CN 201310619970A CN 103685076 A CN103685076 A CN 103685076A
Authority
CN
China
Prior art keywords
srio
switch
srio switch
signal data
ppc
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201310619970.5A
Other languages
English (en)
Inventor
万传彬
陆建国
王林
陈刚
李华
王云
樊宏坤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
CHENGDU GUORONG TECHNOLOGY Co Ltd
Original Assignee
CHENGDU GUORONG TECHNOLOGY Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by CHENGDU GUORONG TECHNOLOGY Co Ltd filed Critical CHENGDU GUORONG TECHNOLOGY Co Ltd
Priority to CN201310619970.5A priority Critical patent/CN103685076A/zh
Publication of CN103685076A publication Critical patent/CN103685076A/zh
Pending legal-status Critical Current

Links

Images

Landscapes

  • Multi Processors (AREA)

Abstract

本发明公开了一种信号数据交换板,包括背板总线,背板总线连接有FPGA、第一SRIOSWITCH以及第二SRIOSWITCH,所述第一SRIOSWITCH和第二SRIOSWITCH相互串接,所述FPGA和第一SRIOSWITCH还连接有PPC,PPC上连接有PHY芯片、Uart、DDR2SARAM以及NORFLASH存储器。本发明设计的这PowerPC信号数据交换板,不仅具有数据交换速度快、功耗低的优点,而且稳定性和可靠性高。

Description

一种信号数据交换板
技术领域
本发明涉及一种信号数据交换板,更具体的说是涉及一种信号数据交换板。
背景技术
现在信号交换技术日益成熟,出现了各种的信号交换设备,生活中的常见路由器就是一种数据交换机;在一些特殊领域如雷达通信、导航以及航空航天的数据交换设备则需要满足很高的交换速度和信号精准度,且由于设备较多,还需要多个不同的端口进行数据交换,这就需要交换设备具有很高的数据交换速度、稳定性以及多端口的支持,为此,我们设计了一种高速且稳定的信号数据交换主板。
发明内容
本发明提供了一种信号数据交换板,解决了以往信号数据交换速度慢、稳定性和可靠性差问题。
为解决上述的技术问题,本发明采用以下技术方案:一种信号数据交换板,包括背板总线,背板总线连接有FPGA、第一SRIO SWITCH以及第二SRIO SWITCH,所述第一SRIO SWITCH和第二SRIO SWITCH相互串接,所述FPGA和第一SRIO SWITCH还连接有PPC,PPC上连接有PHY芯片、Uart、DDR2 SARAM以及NOR FLASH存储器。
所述FPGA连接有DDR2 SARAM和GPIO。
所述FPGA型号为XC6SLX100。
所述PPC型号为MPC8548E。
所述第一SRIO SWITCH和第二SRIO SWITCH均采用TSI578型SRIO SWITCH。
所述第一SRIO SWITCH和第二SRIO SWITCH采用SRIO接口连接,且所述PPC与第一SRIO SWITCH、第一SRIO SWITCH和第二SRIO SWITCH与背板均通过SRIO接口连接。
与现有技术相比,本发明的有益效果是:本发明设计的这种信号数据交换板,不仅具有数据交换速度快、功耗低的优点,而且稳定性和可靠性高。
附图说明
下面结合附图和具体实施方式对本发明作进一步详细说明。
图1为本发明的结构示意图。
具体实施方式
下面结合附图对本发明作进一步的说明。
实施例1
如图1所示的一种信号数据交换板,包括背板总线,背板总线连接有FPGA、第一SRIO SWITCH以及第二SRIO SWITCH,所述第一SRIO SWITCH和第二SRIO SWITCH相互串接,所述FPGA和第一SRIO SWITCH还连接有PPC,PPC上连接有PHY芯片、Uart、DDR2 SARAM以及NOR FLASH存储器。
本实施例中FPGA即现场可编程门阵列;SRIO SWITCH即SRIO SWITCH ZD交换板;PPC即PowerPC,是一种RISC架构的CPU;PHY芯片即以太网PHY芯片;Uart即通用异步收发传输器;DDR2 SDRAM即随机存取存储器。
本实施例信号通过Uart和PHY芯片进行入PPC,通过PPC进行信号处理,并通过两个相互串接的SRIO SWITCH进行数据交换,能够实现两个SRIO SWITCH分别、同时进行交换数据,且两个SRIO SWITCH能共同对一个数据进行交换,提高交换速度和准确度,且交换数据经过FPGA选择并进行滤波处理,使得信号更加稳定和精准,实现了数据的高速和精准交换,实用性大为提高。
实施例2
本实施例在实施例1的基础上增加了以下结构:所述FPGA连接有DDR2 SARAM和GPIO。
本实施例中FPGA的DDR2 SARAM可以实现数据存储或者冗余备份,可设置多个DDR2 SARAM,GPIO(即总线扩展器)可以实现数据的多线程输出,便于多个设备的数据使用。
实施例3
本实施例在实施例1或实施例2的基础上优化了FPGA,具体为:所述FPGA型号为XC6SLX100。
本实施例中的XC6SLX100性能优越,成本和功耗低,处理速度快,能很好的实现信号处理,同时降低能耗。
实施例4
本实施例在实施例3的基础上做了进一步优化,具体为:所述PPC型号为MPC8548E。
本实施例中MPC8548E带有两个PCI控制器,且MPC8548E性价比高,运行温度范围大,兼容性好,稳定可靠,处理速度块,功耗低,能提高信号交换的稳定性和可靠性。
实施例5
本实施例在上述任一实施例的基础上做了如下优化:所述第一SRIO SWITCH和第二SRIO SWITCH均采用TSI578型SRIO SWITCH。
本实施例的TSI578型SRIO SWITCH具有速度快、能耗低的特点,且能灵活配置各种端口,满足多端口需要,数据交换精确。
实施例6
实施例6为本发明的最优实施例
本实施例在上述任一实施例的基础上做了如下优化,具体为:所述第一SRIO SWITCH和第二SRIO SWITCH采用SRIO接口连接,且所述PPC与第一SRIO SWITCH、第一SRIO SWITCH和第二SRIO SWITCH与背板均通过SRIO接口连接。
本实施例中SRIO是Serial Rapid I/O的简写,是面向串行背板、DSP和相关串行数据平面连接应用的串行RapidIO接口,具有可靠的高性能优势,能实现多点传输,传输速度块,能提高整体的数据传输率。
如上所述即为本发明的实施例。本发明不局限于上述实施方式,任何人应该得知在本发明的启示下做出的结构变化,凡是与本发明具有相同或相近的技术方案,均落入本发明的保护范围之内。

Claims (6)

1.一种信号数据交换板,包括背板总线,其特征在于:背板总线连接有FPGA、第一SRIO SWITCH以及第二SRIO SWITCH,所述第一SRIO SWITCH和第二SRIO SWITCH相互串接,所述FPGA和第一SRIO SWITCH还连接有PPC,PPC上连接有PHY芯片、Uart、DDR2 SARAM以及NOR FLASH存储器。
2.根据权利要求1所述的一种信号数据交换板,其特征在于:所述FPGA连接有DDR2 SARAM和GPIO。
3.根据权利要求1所述的一种信号数据交换板,其特征在于:所述FPGA型号为XC6SLX100。
4.根据权利要求1所述的一种信号数据交换板,其特征在于:所述PPC型号为MPC8548E。
5.根据权利要求1所述的一种信号数据交换板,其特征在于:所述第一SRIO SWITCH和第二SRIO SWITCH均采用TSI578型SRIO SWITCH。
6.根据权利要求1所述的一种信号数据交换板,其特征在于:所述第一SRIO SWITCH和第二SRIO SWITCH采用SRIO接口连接,且所述PPC与第一SRIO SWITCH、第一SRIO SWITCH和第二SRIO SWITCH与背板均通过SRIO接口连接。
CN201310619970.5A 2013-11-29 2013-11-29 一种信号数据交换板 Pending CN103685076A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201310619970.5A CN103685076A (zh) 2013-11-29 2013-11-29 一种信号数据交换板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201310619970.5A CN103685076A (zh) 2013-11-29 2013-11-29 一种信号数据交换板

Publications (1)

Publication Number Publication Date
CN103685076A true CN103685076A (zh) 2014-03-26

Family

ID=50321429

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310619970.5A Pending CN103685076A (zh) 2013-11-29 2013-11-29 一种信号数据交换板

Country Status (1)

Country Link
CN (1) CN103685076A (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104243174A (zh) * 2014-10-10 2014-12-24 沈辉 基于vpx总线的网络和srio数据交换板及控制方法
CN109547365A (zh) * 2018-10-29 2019-03-29 中国航空无线电电子研究所 一种基于srio的无人指控系统数据交换系统
CN109672634A (zh) * 2018-12-03 2019-04-23 天津津航计算技术研究所 基于交换芯片的18路无阻塞srio网络拓扑结构及方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070101242A1 (en) * 2004-05-11 2007-05-03 Yancey Jerry W Reconfigurable communications infrastructure for ASIC networks
CN201550129U (zh) * 2009-11-26 2010-08-11 京信通信系统(中国)有限公司 基于交换机构架的信号处理板
CN202309754U (zh) * 2011-11-10 2012-07-04 北京赛四达科技股份有限公司 高速信号数据处理系统
CN102710477A (zh) * 2012-05-15 2012-10-03 浙江大学 一种基于vpx总线结构的数据处理系统
CN203574687U (zh) * 2013-11-29 2014-04-30 成都国蓉科技有限公司 一种PowerPC信号数据交换板

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070101242A1 (en) * 2004-05-11 2007-05-03 Yancey Jerry W Reconfigurable communications infrastructure for ASIC networks
CN201550129U (zh) * 2009-11-26 2010-08-11 京信通信系统(中国)有限公司 基于交换机构架的信号处理板
CN202309754U (zh) * 2011-11-10 2012-07-04 北京赛四达科技股份有限公司 高速信号数据处理系统
CN102710477A (zh) * 2012-05-15 2012-10-03 浙江大学 一种基于vpx总线结构的数据处理系统
CN203574687U (zh) * 2013-11-29 2014-04-30 成都国蓉科技有限公司 一种PowerPC信号数据交换板

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104243174A (zh) * 2014-10-10 2014-12-24 沈辉 基于vpx总线的网络和srio数据交换板及控制方法
CN109547365A (zh) * 2018-10-29 2019-03-29 中国航空无线电电子研究所 一种基于srio的无人指控系统数据交换系统
CN109672634A (zh) * 2018-12-03 2019-04-23 天津津航计算技术研究所 基于交换芯片的18路无阻塞srio网络拓扑结构及方法
CN109672634B (zh) * 2018-12-03 2020-11-06 天津津航计算技术研究所 基于交换芯片的18路无阻塞srio网络拓扑装置及方法

Similar Documents

Publication Publication Date Title
CN205193795U (zh) 一种可扩展的多功能接口系统
CN102243619A (zh) 一种基于fpga实现多路i2c总线端口扩展的方法
CN102662903A (zh) 一种通过cpld或fpga实现pcie设备热插拔的方法
CN206058080U (zh) 一种基于飞腾处理器的服务器主板
CN207895438U (zh) 一种fpga与dsp多核异构加速计算板卡
CN203191885U (zh) 一种基于双路龙芯3b cpu的服务器主板
CN103685076A (zh) 一种信号数据交换板
CN204203964U (zh) 一种多路数据存储的便携式地面测试设备
CN204229397U (zh) Rs232串口与以太网接口转换器
CN203574687U (zh) 一种PowerPC信号数据交换板
CN109032018A (zh) 基于嵌入式gpu的无人机通用信号处理装置
CN209281294U (zh) 一种基于申威1621处理器和申威ich2芯片组的eeb服务器主板
CN105357461A (zh) 基于OpenVPX的无人机超高清视频记录平台
CN202721696U (zh) 一种以太网交换机硬件结构
CN104408011A (zh) 一种多路数据存储的便携式地面测试设备
CN103678231A (zh) 一种两通道并行信号处理模块
CN204270295U (zh) 一种多路数据存储的便携式地面测试装置
CN203573311U (zh) 数字射频存储模块
CN102981798A (zh) 基于fpga的浮点独立源分析算法的电路结构
CN102890664A (zh) 一种扩容式数据采集板及其数据存储方法
CN202870817U (zh) 一种基于双dsp和1553b总线接口的嵌入式系统
CN207352610U (zh) 一种基于PCI Express总线架构的FPGA数据处理卡
CN207649880U (zh) 一种可切换线路的光模块测试系统
CN203573315U (zh) 一种两通道vpx并行信号处理模块
CN216956867U (zh) 一种基于飞腾x100套片的计算机主板

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20140326