CN103631737A - 存储器数据处理系统及方法 - Google Patents
存储器数据处理系统及方法 Download PDFInfo
- Publication number
- CN103631737A CN103631737A CN201210306695.7A CN201210306695A CN103631737A CN 103631737 A CN103631737 A CN 103631737A CN 201210306695 A CN201210306695 A CN 201210306695A CN 103631737 A CN103631737 A CN 103631737A
- Authority
- CN
- China
- Prior art keywords
- memory
- data
- processor
- read
- write
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/0223—User address space allocation, e.g. contiguous or non contiguous base addressing
- G06F12/023—Free address space management
- G06F12/0238—Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory
- G06F12/0246—Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory in block erasable memory, e.g. flash memory
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2212/00—Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
- G06F2212/72—Details relating to flash memory management
- G06F2212/7203—Temporary buffering, e.g. using volatile buffer or dedicated buffer blocks
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Memory System Of A Hierarchy Structure (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
- Read Only Memory (AREA)
Abstract
一种存储器数据处理系统,其包括第一存储器、第二存储器、处理器以及控制器;第一存储器为非易失性存储器;第二存储器为易失性存储器;存储器数据处理系统启动时,第一存储器和第二存储器进行初始化;处理器用于对第一存储器和第二存储器进行读写操作,且处理器对第一存储器的读写速度要比对第二存储器的读写速度慢。控制器用于检测第一存储器和第二存储器初始化是否结束,并当第一存储器和第二存储器初始化结束时,控制处理器将第一存储器中的数据写入第二存储器中;控制器还用于检测所述处理器是否产生读请求指令,控制器还用于当检测到读请求指令时,控制数据处理器从第二存储器中读取相应的数据。此外,还提供一种存储器数据处理方法。
Description
技术领域
本发明涉及一种存储器数据处理系统和方法。
背景技术
数据存储器可分为易失性存储器和非易失性存储器。一些需要永久保存的数据需要使用非易失性存储器,例如,电可擦除只读存储器(EEPROM)。但是,微处理器系统对EEPROM的读写速度较慢,每读取一段数据要耗费较长的时间。因此,当从EEPROM中读取的数据量较大时,其他事件容易进入长时间的等待状态而导致微处理器系统出现卡顿或者其他的异常现象。
发明内容
有鉴于此,有必要提供一种数据不易丢失且快速读取数据的存储器数据处理系统。
此外,还有必要提供一种数据不易丢失且快速读取数据的存储器的数据处理方法。
一种存储器数据处理系统,其包括第一存储器、第二存储器、处理器以及控制器;所述第一存储器为非易失性存储器;所述第二存储器为易失性存储器;所述存储器数据处理系统启动时,所述第一存储器和所述第二存储器进行初始化;所述处理器用于对第一存储器和第二存储器进行读写操作,且所述处理器对所述第一存储器的读写速度要比对所述第二存储器的读写速度慢。所述控制器用于检测第一存储器和第二存储器初始化是否结束,并当第一存储器和第二存储器初始化结束时,控制所述处理器将所述第一存储器中的数据写入所述第二存储器中;所述控制器还用于检测所述处理器是否产生请求对所述第一存储器进行读取操作的读请求指令,所述控制器还用于当检测到读请求指令时,控制所述数据处理器从所述第二存储器中读取相应的数据。
一种存储器数据处理方法,其应用于存储器数据处理系统中,所述存储器数据处理系统包括第一存储器、第二存储器和处理器;所述第一存储器为非易失性存储器,所述第二存储器易失性存储器,存储器数据处理系统启动时所述第一存储器、第二存储器初始化;所述处理器用于对所述第一存储器和第二存储器进行读写操作,且所述处理器对所述第一存储器的读写速度比对第二存储器进行读写速度快。所述存储器的数据处理方法包括如下步骤:
检测所述第一存储器和所述第二存储器初始化是否结束;
若所述第一存储器和所述第二存储器初始化结束,处理器将第一存储器内的数据写至第二存储器中;
检测是否产生对第一存储器进行读操作的读请求指令;
若产生读请求指令,处理器从第二存储器读取相应的数据。
上述存储器数据处理系统及方法中,处理器能够在初始化时将第一存储器中的数据都写入第二存储器中。当读取第一存储器中的常用数据时,直接从第二存储器中读取,由于第二存储器的读写速度要比第一存储器的读写速度快,因此,既可以使数据不易丢失又使可以数据的读取速度提高。
附图说明
图1为存储器数据处理系统的功能模块图。
图2为第一较佳实施方式的存储器数据处理方法流程图。
图3为第二较佳实施方式存储器数据处理方法流程图。
主要元件符号说明
存储器数据处理系统 | 100 |
第一存储器 | 10 |
第二存储器 | 20 |
处理器 | 30 |
控制器 | 40 |
存储器的数据处理方法 | S201-S207S301-S309 |
如下具体实施方式将结合上述附图进一步说明本发明。
具体实施方式
一些重要的数据需要使用非易失性存储器,但是非易失性存储器的读写速度较慢。本发明提供一种存储器数据处理系统和方法用于提高对非易失性存储器的数据的读写速度。
请参看图1,其为存储器数据处理系统100的功能模块图。存储器数据处理系统100包括第一存储器10、第二存储器20、处理器30以及控制器40。第一存储器10和第二存储器20为数据存储器,第二存储器20。在本实施方式中,第一存储器10为非易失性存储器,其可以为电可擦除只读存储器(EEPORM)。第一存储器10存储的数据包括常用数据和非常用数据。常用数据为读取频率较高的数据。不常用数据为读取频率较低的数据,例如,记录用户操作过程的数据。第二存储器20为易失性存储器,其可以为同步动态随机存储器(SDRAM)。一般地,易失性存储器比非易失性存储器的容量设计要求高,即第二存储器20的容量通常难以达到第一存储器10的容量要求。存储器数据处理系统100启动时,第一存储器10和第二存储器20进行初始化。处理器30用于对第一存储器10和第二存储器20进行读写操作,且对第一存储器10的读写速度要比对第二存储器20的读写速度快。
控制器40用于检测第一存储器10和第二存储器20初始化是否结束,并第一存储器10和第二存储器20初始化结束时,控制处理器30将第一存储器10中的数据写入第二存储器20中。其中,处理器30可以将第一存储器10中的全部或者常用数据写入第二存储器20中。
下面分别以第一存储器10和第二存储器20初始化后,处理器30将第一存储器10中的全部和常用数据写入第二存储器20中,存储器数据处理系统100的各个功能模块进行描述。
当第一存储器10和第二存储器20初始化后,处理器30将第一存储器10中的全部写入第二存储器20中时:控制器40在第一存储器10和第二存储器20初始化结束时,控制处理器30将第一存储器10中的全部数据写入第二存储器20中。控制器40还用于检测处理器30是否产生请求对第一存储器10进行读或写操作的读请求指令或写请求指令。若控制器40检测读请求指令或写请求指令时,将读指令和写指令发送给处理器30。处理器30还用于响应读指令,从第二存储器20中读取与第一存储器10相应的数据。处理器30还用于响应写指令,将相应的数据写入第二存储器20中。控制器40在数据写入第二存储器20时,检测处理器30是否有空闲,并当处理器30空闲时,产生写指令以控制处理器30将第二存储器20中相应的数据写入第一存储器10中。
当第一存储器10和第二存储器20初始化后,处理器30将第一存储器10中的常用数据写入第二存储器20中时:控制器40还用于检测处理器30是否产生请求对第一存储器10进行读或写操作的读请求指令和写请求指令。若控制器40检测到读请求指令时,控制器40还用于判断读取的数据是否为非常用数据。当判断出读取的数据是常用数据,控制器40产生第一读指令;当判断出读取的数据为非常用数据,控制器40产生第二读指令。若控制器40检测到读请求指令时,控制器40还用于产生第一写指令。处理器30还用于响应第一读指令,从第二存储器20中读取与第一存储器10相应的常用数据。处理器30还用于响应第二读指令,从第一存储器10中读取相应的非常用数据。处理器30还用于响应写指令,将相应的数据写入第二存储器20中。控制器40还用于在数据写入第二存储器20时,检测处理器30是否有空闲,并当处理器30空闲时,产生第二写指令以控制处理器30将第二存储器20中相应的数据写入第一存储器10中。
请参看图2,其为第一实施方式的存储器数据处理方法流程图。该存储器数据处理方法应用于存储器数据处理系统中。该存储器数据处理系统包括第一存储器、第二存储器以及处理器。该第一存储器为非易失性存储器。第一存储器存储的数据包括常用数据和非常用数据。常用数据为读取频率较高的数据。不常用数据为读取频率较低的数据,例如,记录用户操作过程的数据。该第二存储器为易失性存储器。存储器数据处理系统启动时,第一存储器和第二存储器进行初始化。该处理器用于对第一存储器和第二存储器进行读写操作,且对第一存储器的读写速度比对第二存储器的读写速度慢。该存储器数据处理方法包括如下步骤:
步骤S201,检测第一存储器和第二存储器初始化是否结束。
步骤S202,若第一存储器和第二存储器初始化结束时,处理器将第一存储器内的数据写入第二存储器中。
步骤S203,是否产生对第一存储器进行读或写操作的读请求指令或写请求指令。
步骤S204,若产生读请求指令,处理器从第二存储器读取相应的数据。
步骤S205,若产生写请求指令,处理器将相应的数据写入存储器中。
步骤S206,检测处理器是否空闲。
步骤S207,若处理器空闲,处理器将相应的数据从第二存储器写入第一存储器中。
请参看图3,其为第二实施方式的存储器数据处理方法流程图。
步骤S301,检测第一存储器和第二存储器初始化是否结束。
步骤S302,若第一存储器和第二存储器初始化结束时,控制处理器将第一存储器内常用数据写入于第二存储器中。
步骤S303,判断处理器是否产生请求对第一存储器进行读或写操作的读请求指令或写请求指令,并当产生读请求指令执行步骤S204,并当产生读请求指令执行步骤S207。
步骤S304,判断读取的数据为常用数据还是非常用数据。
步骤S305,若读取的数据为常用数据,控制处理器从第二存储器中读取相应的常用数据。
步骤S306,若读取的数据为非常用数据,从第一存储器中读取相应的非常用数据。
步骤S307,控制处理器将相应的数据写入第二存储器中。
步骤S308,检测处理器是否空闲。
步骤S309,若处理器空闲,处理器将相应的数据从第二存储器写入第一存储器中。
上述实施方式中,处理器能够在初始化时将第一存储器中的数据都写入第二存储器中。当读取第一存储器中的数据时,直接从第二存储器中读取,由于第二存储器的读写速度要比第一存储器的读写速度快,因此,既可以使数据不易丢失又可以快速读取数据。另外,当向第一存储器中写入数据时,先将数据写入第二存储器中,等到处理器空闲的时再写入第一存储器中,如此可以合理地利用处理器的处理时间,不会影响处理器的处理能力,导致存储器数据处理系统卡顿等异常现象。此外,处理器可以只将第一存储器中的常用数据写入第二存储器中,如此,不仅能够降低第二存储器的容量要求易于实现。
Claims (10)
1.一种存储器数据处理系统,其包括第一存储器、第二存储器、处理器以及控制器;所述第一存储器为非易失性存储器;所述第二存储器为易失性存储器;所述存储器数据处理系统启动时,所述第一存储器和所述第二存储器进行初始化;所述处理器用于对第一存储器和第二存储器进行读写操作,且所述处理器对所述第一存储器的读写速度要比对所述第二存储器的读写速度慢;其特征在于:所述控制器用于检测第一存储器和第二存储器初始化是否结束,并当第一存储器和第二存储器初始化结束时,控制所述处理器将所述第一存储器中的数据写入所述第二存储器中;所述控制器还用于检测所述处理器是否产生请求对所述第一存储器进行读取操作的读请求指令,所述控制器还用于当检测到读请求指令时,控制所述数据处理器从所述第二存储器中读取相应的数据。
2.如权利要求1所述的存储器数据处理系统,其特征在于:当第一存储器和第二存储器初始化结束时,控制所述处理器将所述第一存储器中的全部数据写入所述第二存储器中。
3.如权利要求1所述的存储器数据处理系统,其特征在于:所述第一存储器中的数据包括常用数据和非常用数据,当第一存储器和第二存储器初始化结束时,所述控制器控制所述处理器将所述第一存储器中的常用数据写入所述第二存储器中;当所述检测到读请求指令时,所述控制器还用于判断读取的数据是否为常用数据;当读取的数据为常用数据所述控制器控制所述处理器从第二存储器中读取相应的数据。
4.如权利要求1所述的存储器数据处理系统,其特征在于:所述控制器还用于检测处理器是否产生对第一存储器进行写操作的写请求指令,并当检测到写指令时,控制所述处理器将相应的数据写入所述第二存储器;所述控制器还用于在所述相应的数据写入第二存储器时,检测所述处理器是否空闲,并当所述处理器空闲时,控制所述处理器将写入所述第二存储器的数据写入所述第一存储器。
5.如权利要求1所述的存储器数据处理系统,其特征在于:所述第一存储器为EEPORM,所述第二存储器为SDRAM。
6.一种存储器数据处理方法,其应用于存储器数据处理系统中,所述存储器数据处理系统包括第一存储器、第二存储器和处理器;所述第一存储器为非易失性存储器,所述第二存储器易失性存储器,存储器数据处理系统启动时所述第一存储器、第二存储器初始化;所述处理器用于对所述第一存储器和第二存储器进行读写操作,且所述处理器对所述第一存储器的读写速度比对第二存储器进行读写速度快,其特征在于:所述存储器的数据处理方法包括如下步骤:
检测所述第一存储器和所述第二存储器初始化是否结束;
若所述第一存储器和所述第二存储器初始化结束,处理器将第一存储器内的数据写至第二存储器中;
检测是否产生对第一存储器进行读操作的读请求指令;
若产生读请求指令,处理器从第二存储器读取相应的数据。
7.如权利要求6所述的存储器数据处理方法,其特征在于:若所述第一存储器和所述第二存储器初始化结束,处理器将第一存储器内的全部数据写至第二存储器中。
8.如权利要求6所述的存储器数据处理方法,其特征在于:所述第一存储器中的数据包括常用数据和非常用数据,若所述第一存储器和所述第二存储器初始化结束,处理器将第一存储器内的常用数据写入所述第二存储器中。
9.如权利要求6所述的存储器数据处理方法,其特征在于:所述数据处理方法还包括如下步骤:
检测是否产生请求对第一存储器进行写操作的写请求指令;
若产生写请求指令,处理器将相应的第数据写入第二存储器中;
检测处理器是否空闲;
若处理器空闲,处理器将写入所述第二存储器的数据写入第一存储器中。
10.如权利要求9所述的存储器数据处理方法,其特征在于:执行处理器从第二存储器读取相应的数据的步骤之前,还包括下面步骤:
判断读取的数据是否为常用数据;
若读取的数据为常用数据,处理器从第二存储器中读取相应的常用数据。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201210306695.7A CN103631737A (zh) | 2012-08-27 | 2012-08-27 | 存储器数据处理系统及方法 |
TW101131301A TW201409468A (zh) | 2012-08-27 | 2012-08-29 | 記憶體資料處理系統及方法 |
US13/728,981 US20140059272A1 (en) | 2012-08-27 | 2012-12-27 | Data processing system and method for storage |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201210306695.7A CN103631737A (zh) | 2012-08-27 | 2012-08-27 | 存储器数据处理系统及方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN103631737A true CN103631737A (zh) | 2014-03-12 |
Family
ID=50149069
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201210306695.7A Pending CN103631737A (zh) | 2012-08-27 | 2012-08-27 | 存储器数据处理系统及方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20140059272A1 (zh) |
CN (1) | CN103631737A (zh) |
TW (1) | TW201409468A (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107346291A (zh) * | 2017-07-04 | 2017-11-14 | 合肥市乐腾科技咨询有限公司 | 一种高效的存储器数据处理系统及方法 |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6616655B2 (ja) * | 2015-10-22 | 2019-12-04 | キヤノン株式会社 | 情報処理装置及びその制御方法とプログラム |
WO2017210868A1 (zh) * | 2016-06-07 | 2017-12-14 | 深圳市大疆创新科技有限公司 | 数据处理方法、装置及系统 |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI240864B (en) * | 2001-06-13 | 2005-10-01 | Hitachi Ltd | Memory device |
US7036004B2 (en) * | 2001-07-25 | 2006-04-25 | Micron Technology, Inc. | Power up initialization for memory |
US7234052B2 (en) * | 2002-03-08 | 2007-06-19 | Samsung Electronics Co., Ltd | System boot using NAND flash memory and method thereof |
US7216222B2 (en) * | 2003-10-30 | 2007-05-08 | Texas Memory Systems, Inc. | System and method for writing data from a storage means to a memory module in a solid state disk system |
US7984316B2 (en) * | 2004-02-24 | 2011-07-19 | Paul Kaler | Solid state disk with hot-swappable components |
TWI368224B (en) * | 2007-03-19 | 2012-07-11 | A Data Technology Co Ltd | Wear-leveling management and file distribution management of hybrid density memory |
US20090006835A1 (en) * | 2007-06-29 | 2009-01-01 | Samsung Electronics Co., Ltd | Electronic device and control method thereof |
US20100088459A1 (en) * | 2008-10-06 | 2010-04-08 | Siamak Arya | Improved Hybrid Drive |
CN101827163B (zh) * | 2009-03-04 | 2013-07-03 | 深圳富泰宏精密工业有限公司 | 手机资源数据动态加载系统及方法 |
JP5553309B2 (ja) * | 2010-08-11 | 2014-07-16 | 国立大学法人 東京大学 | データ処理装置 |
US8977803B2 (en) * | 2011-11-21 | 2015-03-10 | Western Digital Technologies, Inc. | Disk drive data caching using a multi-tiered memory |
-
2012
- 2012-08-27 CN CN201210306695.7A patent/CN103631737A/zh active Pending
- 2012-08-29 TW TW101131301A patent/TW201409468A/zh unknown
- 2012-12-27 US US13/728,981 patent/US20140059272A1/en not_active Abandoned
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107346291A (zh) * | 2017-07-04 | 2017-11-14 | 合肥市乐腾科技咨询有限公司 | 一种高效的存储器数据处理系统及方法 |
Also Published As
Publication number | Publication date |
---|---|
TW201409468A (zh) | 2014-03-01 |
US20140059272A1 (en) | 2014-02-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9898341B2 (en) | Adjustable priority ratios for multiple task queues | |
US9257157B2 (en) | Memory storage device, memory controller, and temperature management method | |
CN101266829B (zh) | 存储卡、包含存储卡的存储系统及存储卡的操作方法 | |
US8195971B2 (en) | Solid state disk and method of managing power supply thereof and terminal including the same | |
CN103176748A (zh) | 基于环境的设备操作 | |
TWI473099B (zh) | 記憶體儲存裝置、記憶體控制器與控制方法 | |
US10802720B2 (en) | Mode-detection method for a storage device | |
US9507708B2 (en) | Method for managing memory apparatus, associated memory apparatus thereof and associated controller thereof | |
KR20190036893A (ko) | 메모리 장치 및 그것의 제어 방법 | |
US20140372831A1 (en) | Memory controller operating method for read operations in system having nonvolatile memory device | |
CN109491592B (zh) | 存储设备及其数据写入方法、存储装置 | |
CN103378986A (zh) | 系统事件日志记录系统及方法 | |
CN110597457A (zh) | 一种固态硬盘、固态硬盘的控制方法及控制器 | |
US9846543B2 (en) | Storage device including memory controller and memory system including the same | |
CN103631737A (zh) | 存储器数据处理系统及方法 | |
CN103208314A (zh) | 嵌入式系统的内存测试方法及嵌入式系统 | |
CN107807870B (zh) | 一种存储服务器主板掉电保护功能的测试方法和系统 | |
CN105389268A (zh) | 资料储存系统及其运作方法 | |
CN104932830A (zh) | 信息处理方法及电子设备 | |
CN103019624A (zh) | 一种相变内存装置 | |
CN111028881B (zh) | 一种Open Block测试装置、方法及系统 | |
CN103412727A (zh) | 优化固态硬盘的删减命令的方法及其固态硬盘 | |
CN108182169B (zh) | 一种mtd滤波器中高效fft实现方法 | |
CN104133640A (zh) | 从休眠快速恢复 | |
US20140095825A1 (en) | Semiconductor device and operating method thereof |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
C02 | Deemed withdrawal of patent application after publication (patent law 2001) | ||
WD01 | Invention patent application deemed withdrawn after publication |
Application publication date: 20140312 |