CN103578947B - 一种高介电金属栅极制造方法 - Google Patents

一种高介电金属栅极制造方法 Download PDF

Info

Publication number
CN103578947B
CN103578947B CN201210262046.1A CN201210262046A CN103578947B CN 103578947 B CN103578947 B CN 103578947B CN 201210262046 A CN201210262046 A CN 201210262046A CN 103578947 B CN103578947 B CN 103578947B
Authority
CN
China
Prior art keywords
layer
silicon dioxide
high dielectric
zirconium
dielectric layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201210262046.1A
Other languages
English (en)
Other versions
CN103578947A (zh
Inventor
赵猛
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Manufacturing International Shanghai Corp
Original Assignee
Semiconductor Manufacturing International Shanghai Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Manufacturing International Shanghai Corp filed Critical Semiconductor Manufacturing International Shanghai Corp
Priority to CN201210262046.1A priority Critical patent/CN103578947B/zh
Publication of CN103578947A publication Critical patent/CN103578947A/zh
Application granted granted Critical
Publication of CN103578947B publication Critical patent/CN103578947B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • H01L21/28017Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
    • H01L21/28158Making the insulator

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Formation Of Insulating Films (AREA)

Abstract

本申请公开了一种高介电栅极制作方法,该方法通过锆化处理,在由二氧化硅层和HfO2材料的HK层组成的栅极电介质层的边缘部分生成HfZrO,一方面消除二氧化硅层和HfO2材料的HK层界面上形成的HfO-悬挂键所带的负电荷,改善尖端放电现象,从而提高二氧化硅层和HfO2材料的HK层之间的界面处的器件可靠性。另一方面在有效地调节短沟道器件的阈值电压的同时不影响长沟器件的特性。

Description

一种高介电金属栅极制造方法
技术领域
本发明涉及半导体器件的制作技术,特别涉及一种高介电金属栅极制造方法。
背景技术
目前,半导体制造工业主要在硅衬底的晶片(wafer)器件面上生长器件,例如,金属氧化物半导体场效应晶体管(Metal-OxideSemiconductorFieldEffectTransistor,MOS)器件结构包括有源区、源极、漏极和栅极,其中,所述有源区位于半导体硅衬底中,所述栅极位于有源区上方,所述栅极两侧的有源区中进行离子注入形成源极和漏极,栅极下方具有导电沟道,所述栅极和导电沟道之间有栅极电介质层。众所周知,传统MOS是以硅的氧化物或/和硅的氮氧化物作为栅极电介质层,多晶硅作为栅极的层叠栅极。随着半导体技术的发展,由硅的氧化物或/和硅的氮氧化物作为栅极电介质层的MOS器件由于漏电流和功耗过大等问题,已经不能满足小尺寸半导体工艺的需要,为解决这个问题,提出了以高介电系数(HighK)材料作为栅极电介质层的高介电栅极制作技术,其中,高介电栅极的栅极材料可以是多晶硅或金属,特别的,以金属材料作为栅极的高介电栅极又称为高介电金属栅极(HKMG)。
结合图2~4说明如图1所示的现有技术中高介电栅极制作工艺流程,其具体步骤如下:
现有技术形成高介电栅极的方法包括以下步骤:
步骤11、图2为现有技术中高介电栅极制作步骤11的剖面结构示意图,如图2所示,提供一半导体衬底200,在半导体衬底200表面依次沉积二氧化硅层201和HK层202。
首先,采用化学气相沉积(CVD)方法在半导体衬底200表面制作二氧化硅层201,其中,以硅(Si)材料或锗硅(SiGe)材料的半导体衬底为例,;然后采用溅射或者CVD方法制作覆盖二氧化硅层的HK层202,HK层202的材料是HfO2(氧化铪)。
步骤12、图3为现有技术中高介电栅极制作步骤12的剖面结构示意图,如图3所示,在HK层202上沉积多晶硅层203,并进行平坦化。
本实施例以多晶硅层203作为栅极材料,实际工艺中还可以沉积金属层以制作金属栅极。
步骤13、图4为现有技术中高介电栅极制作步骤13的剖面结构示意图,如图4所示,光刻后依次刻蚀多晶硅层203、HK层202和二氧化硅层201,形成高介电栅极402。
本步骤中的光刻是指,在多晶硅层203上涂覆光刻胶(PR),经过曝光和显影工艺将光刻胶图案化形成光刻图案(图中未画出)。光刻后,以光刻图案为掩膜,依次刻蚀去除没有被光刻图案覆盖的部分多晶硅层,HK层以及二氧化硅层,将光刻图案的图形依次传递多晶硅层203、HK层202和二氧化硅层201上,由图案化的多晶硅层203’、HK层202’和二氧化硅层201’组成高介电栅极402,其中,HK层202’和二氧化硅层201’组成栅极电介质层401。此后,还有剥离残留的光刻图案的步骤,上述步骤均为现有技术,不再赘述。
至此,现有技术中高介电栅极的制作工艺流程结束,MOS制作的后续工艺还包括源极、漏极注入等步骤,此不再赘述。
可见,在图案化HK层202和二氧化硅层201形成栅极电介质层401的过程中,刻蚀二氧化硅层201的步骤必然会破坏二氧化硅层201中的离子键,特别是在刻蚀后图案化的二氧化硅层201’边缘处的SiO2离子键,会被破坏形成Si-O悬挂键,处于图案化的二氧化硅层201’和HK层202’之间界面上的Si-O悬挂键会吸引HK层中HfO2的氧离子,将HfO2变成HfO-离子,HfO-离子所带的负电荷在MOS器件加电压后会产生尖端放电现象,降低MOS器件的可靠性。
发明内容
有鉴于此,本发明提供一种高介电栅极制作方法,改善栅极电介质层边缘部分的尖端放电现象,提高MOS器件的可靠性。
本发明的技术方案是这样实现的:
一种高介电栅极制作方法,提供一半导体衬底,所述半导体衬底表面依次具有由二氧化硅层和氧化铪HfO2材料的高介电层组成的栅极电介质层和栅极,该方法还包括:
对所述栅极电介质层进行锆化处理,在所述二氧化硅层和氧化铪材料高介电层界面的边缘处生成高介电系数的氧化锆铪HfZrO。
在对所述栅极电介质层进行锆(Zr)化处理之前,形成包围所述栅极电介质层和栅极侧壁的保护层。
所述保护层是二氧化硅或者氮化硅。
所述半导体衬底是硅材料或者锗硅材料。
所述Zr化处理以氮气N2作为载气,将氯化锆ZrCl4气体输送到晶片表面,同时,向晶片表面通入氢气。
所述Zr化处理的温度范围是200到700摄氏度。
从上述方案可以看出,本发明提出一种高介电栅极制作方法,锆化处理能够中和栅极电介质层边缘上的HfO-悬挂键所带的负电荷,改善尖端放电现象,从而提高二氧化硅层和HK层之间的界面处的器件可靠性。
附图说明
图1为现有技术中高介电栅极制作工艺流程示意图;
图2~4为现有技术中高介电栅极制作步骤的剖面结构示意图;
图5为本发明实施例高介电栅极制作工艺流程示意图;
图6~10为本发明实施例高介电栅极制作步骤的剖面结构示意图。
具体实施方式
为使本发明的目的、技术方案及优点更加清楚明白,以下参照附图并举实施例,对本发明作进一步详细说明。
结合图6~10说明如图5所示的本发明高介电栅极制作工艺流程,其具体步骤如下:
步骤501、图6为现有技术中高介电栅极制作步骤501的剖面结构示意图,如图6所示,提供一半导体衬底200,在半导体衬底200表面依次沉积二氧化硅层201和HK层202。
首先,采用化学气相沉积(CVD)方法在半导体衬底200(以硅Si材料或锗硅SiGe材料的半导体衬底为例)表面制作二氧化硅层201;然后采用溅射或者CVD方法制作覆盖二氧化硅层的HK层202,HK层202的材料是HfO2(氧化铪)。
步骤502、图7为现有技术中高介电栅极制作步骤502的剖面结构示意图,如图7所示,在HK层202上沉积多晶硅层203,并进行平坦化。
本实施例以多晶硅层203作为栅极材料,实际工艺中还可以沉积金属层以制作金属栅极。
步骤503、图8为现有技术中高介电栅极制作步骤503的剖面结构示意图,如图8所示,光刻后依次刻蚀多晶硅层203、HK层202和二氧化硅层201,形成高介电栅极402。
本步骤中的光刻是指,在多晶硅层203上涂覆光刻胶(PR),经过曝光和显影工艺将光刻胶图案化形成光刻图案(图中未画出)。光刻后,以光刻图案为掩膜,依次刻蚀去除没有被光刻图案覆盖的部分多晶硅层,HK层以及二氧化硅层,将光刻图案的图形依次传递多晶硅层203、HK层202和二氧化硅层201上,由图案化的多晶硅层203’、HK层202’和二氧化硅层201’组成高介电栅极402,其中,HK层202’和二氧化硅层201’组成栅极电介质层401。此后,还有剥离残留的光刻图案的步骤,上述步骤均为现有技术,不再赘述。
步骤504、图9为本发明高介电栅极制作步骤504的剖面结构示意图,如图9所示,在高介电栅极402侧壁形成保护层901。
本步骤中,保护层901的厚度为1~5纳米,保护层901可以是二氧化硅或者氮化硅材料,制作方法是CVD或者热氧化处理。
需要注意的是,本步骤不是制作高介电栅极的必要步骤,也可以省略步骤504,在步骤503之后直接进行步骤505,对栅极电介质层401的边缘进行Zr化处理。
步骤505、图10为本发明高介电栅极制作步骤505的剖面结构示意图,如图10所示,对栅极电介质层401进行锆(Zr)化处理101。
本步骤中,Zr化处理101是在温度范围200到700摄氏度(℃)的条件下,例如200℃,500℃或者700℃,将氯化锆ZrCl4固体升华为ZrCl4气体,以氮气(N2)作为载气,将ZrCl4气体输送到晶片表面,同时,向晶片表面通入氢气,ZrCl4气体先与氢气产生复分解反应,生成置换离子Zr+,然后由带正电荷的Zr+置换离子与栅极电介质层边缘带负电荷的HfO-悬挂键结合,在二氧化硅层201’和HK层202’之间的界面上生成高介电系数的HfZrO材料,具体的反应方程式如下:
ZrCl4+2H2→Zr++4HCl(1)
Zr++HfO-→HfZrO(2)
上述步骤可见,锆化处理101能够中和栅极电介质层401边缘上HfO-悬挂键所带的负电荷,改善尖端放电现象,从而提高二氧化硅层201’和HK层202’之间的界面处的器件可靠性。此外,由于Zr处理的作用范围只在栅极电介质层401的边缘部分,很容易理解,对短沟道器件(shortchanneldevice)来说,经过Zr处理的区域在整个栅极电介质层中所占的比例不可忽略,因此该方法能够有效地调节短沟道器件的阈值电压;相反的,对长沟道器件来说,经过Zr处理的区域仅占整个栅极电介质层的很小一部分,所以本发明提出的Zr处理方法几乎不会改变长沟道器件的阈值电压,也就是说对长沟器件的特性影响可以忽略不计。
需要注意的是,步骤504中形成的保护层901厚度很薄仅为几个纳米,所以本步骤中Zr化处理101的ZrCl4气体和氢气能够穿透保护层901与栅极电介质层401的边缘发生反应。保护层901的存在不仅没有阻碍Zr化处理101,反而因为保护层901的作用,使得栅极电介质层401边缘处的更多HfO2与ZrCl4气体和氢气反应生成HfZrO,进一步改善了MOS器件特性。
至此,本发明具体实施例一提出的高介电栅极制作工艺流程结束,MOS制作的后续工艺还包括源极、漏极注入等步骤,此不再赘述。
本发明提出一种高介电栅极制作方法,该方法通过对栅极电介质层边缘进行锆化处理生成HfZrO,一方面消除二氧化硅层和HK层界面上HfO-悬挂键所带的负电荷,改善尖端放电现象,从而提高二氧化硅层和HK层之间的界面处的器件可靠性。另一方面在有效地调节短沟道器件的阈值电压的同时不影响长沟器件的特性。
以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本发明保护的范围之内。

Claims (5)

1.一种高介电栅极制作方法,提供一半导体衬底,所述半导体衬底表面依次具有由二氧化硅层和氧化铪HfO2材料的高介电层组成的栅极电介质层和栅极,该方法还包括:
对所述栅极电介质层进行锆化处理,在所述二氧化硅层和氧化铪材料高介电层界面的边缘处生成高介电系数的氧化锆铪HfZrO;
所述锆化处理以氮气N2作为载气,将氯化锆ZrCl4气体输送到晶片表面,同时,向晶片表面通入氢气。
2.如权利要求1所述的方法,其特征在于,该方法还包括:在对所述栅极电介质层进行锆化处理之前,形成包围所述栅极电介质层和栅极侧壁的保护层。
3.如权利要求2所述的方法,其特征在于,所述保护层是二氧化硅或者氮化硅。
4.如权利要求1或2所述的方法,其特征在于,所述半导体衬底是硅材料或者锗硅材料。
5.如权利要求1或2所述的方法,其特征在于,如权利要求3所述的方法,其特征在于,所述锆化处理的温度范围是200到700摄氏度。
CN201210262046.1A 2012-07-26 2012-07-26 一种高介电金属栅极制造方法 Active CN103578947B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201210262046.1A CN103578947B (zh) 2012-07-26 2012-07-26 一种高介电金属栅极制造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201210262046.1A CN103578947B (zh) 2012-07-26 2012-07-26 一种高介电金属栅极制造方法

Publications (2)

Publication Number Publication Date
CN103578947A CN103578947A (zh) 2014-02-12
CN103578947B true CN103578947B (zh) 2015-12-16

Family

ID=50050471

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201210262046.1A Active CN103578947B (zh) 2012-07-26 2012-07-26 一种高介电金属栅极制造方法

Country Status (1)

Country Link
CN (1) CN103578947B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112289892B (zh) * 2020-11-02 2022-06-14 联合微电子中心有限责任公司 一种光电探测器及其制造方法

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1527362A (zh) * 2003-03-04 2004-09-08 台湾积体电路制造股份有限公司 一种闸极介电层与改善其电性的方法及金氧半电晶体

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1527362A (zh) * 2003-03-04 2004-09-08 台湾积体电路制造股份有限公司 一种闸极介电层与改善其电性的方法及金氧半电晶体

Also Published As

Publication number Publication date
CN103578947A (zh) 2014-02-12

Similar Documents

Publication Publication Date Title
TWI545761B (zh) 半導體元件與其形成方法及p型金氧半電晶體
US9607826B2 (en) Semiconductor device manufacturing methods and methods of forming insulating material layers
US8378432B2 (en) Maintaining integrity of a high-K gate stack by an offset spacer used to determine an offset of a strain-inducing semiconductor alloy
US8324119B2 (en) Enhancing deposition uniformity of a channel semiconductor alloy by an in situ etch process
US8980718B2 (en) PMOS transistors and fabrication method
CN110571192A (zh) 半导体结构及其形成方法
US8614122B2 (en) Formation of a channel semiconductor alloy by forming a hard mask layer stack and applying a plasma-based mask patterning process
CN107924941A (zh) 隧穿场效应晶体管及其制备方法
US8039342B2 (en) Enhanced integrity of a high-K metal gate electrode structure by using a sacrificial spacer for cap removal
US9460957B2 (en) Method and structure for nitrogen-doped shallow-trench isolation dielectric
US20120235245A1 (en) Superior integrity of high-k metal gate stacks by reducing sti divots by depositing a fill material after sti formation
US8765559B2 (en) Sophisticated gate electrode structures formed by cap layer removal with reduced loss of embedded strain-inducing semiconductor material
US8722486B2 (en) Enhancing deposition uniformity of a channel semiconductor alloy by forming a recess prior to the well implantation
CN108807179A (zh) 半导体结构及其形成方法
CN103578947B (zh) 一种高介电金属栅极制造方法
US20110266625A1 (en) Maintaining Integrity of a High-K Gate Stack After Embedding a Stressor Material by Using a Liner
US8586432B2 (en) Method for manufacturing vertical-channel tunneling transistor
US8283225B2 (en) Enhancing selectivity during formation of a channel semiconductor alloy by a wet oxidation process
CN104465377B (zh) Pmos晶体管及其形成方法
US8143132B2 (en) Transistor including a high-K metal gate electrode structure formed on the basis of a simplified spacer regime
CN104733308B (zh) 半导体器件的形成方法
CN108807266A (zh) 半导体结构及其形成方法
US8772843B2 (en) Oxide deposition by using a double liner approach for reducing pattern density dependence in sophisticated semiconductor devices
CN110867412B (zh) Mos器件的制造方法
CN104425262B (zh) Pmos晶体管结构及其制造方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant