CN103516646B - 射频接收器及其数字辅助校正方法 - Google Patents

射频接收器及其数字辅助校正方法 Download PDF

Info

Publication number
CN103516646B
CN103516646B CN201310115702.XA CN201310115702A CN103516646B CN 103516646 B CN103516646 B CN 103516646B CN 201310115702 A CN201310115702 A CN 201310115702A CN 103516646 B CN103516646 B CN 103516646B
Authority
CN
China
Prior art keywords
phase
same
wave filter
quadrature phase
frequency
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201310115702.XA
Other languages
English (en)
Other versions
CN103516646A (zh
Inventor
颜升宏
陈胜豪
梁正柏
蔡仁哲
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
MediaTek Inc
Original Assignee
MediaTek Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by MediaTek Inc filed Critical MediaTek Inc
Priority to CN201610997885.6A priority Critical patent/CN106850088B/zh
Publication of CN103516646A publication Critical patent/CN103516646A/zh
Application granted granted Critical
Publication of CN103516646B publication Critical patent/CN103516646B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/10Means associated with receiver for limiting or suppressing noise or interference
    • H04B1/1081Reduction of multipath noise
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B17/00Monitoring; Testing
    • H04B17/10Monitoring; Testing of transmitters
    • H04B17/11Monitoring; Testing of transmitters for calibration
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/10Means associated with receiver for limiting or suppressing noise or interference
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/10Means associated with receiver for limiting or suppressing noise or interference
    • H04B1/12Neutralising, balancing, or compensation arrangements
    • H04B1/123Neutralising, balancing, or compensation arrangements using adaptive balancing or compensation means

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • Networks Using Active Elements (AREA)
  • Circuits Of Receivers In General (AREA)

Abstract

本发明提供一种射频接收器及其数字辅助校正方法。射频接收器包括数字调整引擎、同相位路径模拟滤波器、正交相位路径模拟滤波器以及数字补偿电路。其中,数字调整引擎执行RC时间常数校正以分别调节同相位路径模拟滤波器和正交相位路径模拟滤波器的截止频率;数字调整引擎执行滤波器失配校正以匹配同相位路径模拟滤波器和正交相位路径模拟滤波器;以及数字调整引擎执行滤波器残留失配校正以匹配自同相位路径模拟滤波器至数字补偿电路的同相位路径响应和自正交相位路径模拟滤波器至数字补偿电路的正交相位路径响应。本发明所提出的射频接收器及其数字辅助校正方法,可在模拟域和数字域中部分地补偿失配以用于具有成本效益的设计。

Description

射频接收器及其数字辅助校正方法
技术领域
本发明是有关于一种射频接收器以及应用于射频接收器的数字辅助校正方法。
背景技术
射频系统广泛应用于无线通信中。射频系统包括至少一个射频接收器以及至少一个射频发射机。射频接收器通常被设计操作于给定的带宽资源。模拟和数字基带(Analog and digital baseband,ADBB)接收器通常处理占据操作带宽的射频接收器的子集的信号。这样的子集被称作信道。
即使在射频发射机的频谱与射频接收器的信道的频谱不重叠的情况下,射频发射机仍可以干扰射频接收器的操作。信道外干扰,尤其是信道附近干扰,可以引起模拟和数字基带接收器的严重损坏(例如,灵敏度降低(desensitization)、交叉调制(cross-modulation)、互调制(inter-modulation)、饱和(saturation)、同步误差(synchronization error)以及信道均衡误差(channelequalization error))。
现有技术提出了很多方式来抑制显著影响射频接收器的信道附近干扰及/或信道外干扰。其中,模拟基带信道选择滤波器为移除信道附近干扰和信道外干扰的通常方式。
干扰衰减量由滤波器的类型、阶次以及截止频率决定。由于滤波器变化(由工艺改变(process variation)引起),若滤波器的截止频率朝带内移动,则带内信号受到损害。反之,由于滤波器变化,若滤波器的截止频率朝带外移动,则降低干扰衰减。
同相位(in-phase)路径模拟滤波器和正交相位(quadrature-phase)模拟滤波器之间的失配引起频率相关的同相位/正交相位失衡,这将导致正交调幅射频接收器的损坏。
因此,即使在工艺改变的情况下,模拟滤波器必须保持截止频率以及实现同相位路径模拟滤波器和正交相位路径模拟滤波器之间的良好匹配。
就目前来说,对于RC滤波器(RC-based filter)有三种变化,即工艺改变(process variation)、随机失配变化(random mismatch variation)以及系统失配变化(systematic mismatch variation)(变化率影响(gradient effect))。
对于工艺改变,不仅要考虑相同的单一晶圆上的所有芯片的变化,而且要考虑不同晶圆上的芯片的变化,甚至不同批(lot)的芯片的变化。假设对于一个芯片上的元件(例如,电阻、电容或晶体管)具有相同的工艺改变。工艺改变将显著的引起截止频率自理想截止频率移动并因此损害带内信号或减少干扰的衰减量。然而,由于在整个芯片上的工艺改变是相同的,所以工艺改变不会引起频率相关的同相位/正交相位失衡。RC校正用于补偿工艺改变。
对于随机失配变化,随机失配变化被认为是元件的总失配的随机部分,这些元件彼此的位置临近并且必须尽可能地接近匹配。由于随机失配是随机的,因此随机失配不能被预测。随机失配变化会略微使得截止频率自理想截止频率移动;并且由于同相位/正交相位的滤波器的随机失配变化是不同的,随机失配变化将引入频率相关的同相位/正交相位失衡。随机失配变化可以通过适当地扩大元件面积而限制在合理的范围内,这是一种在性能和面积成本之间的权衡。
对于系统失配变化,系统失配变化被认为是元件的总失配的部分,这些元件彼此的位置临近并且必须尽可能地接近匹配,在系统失配变化中可以观测到各个元件的失配值中的确定的趋势。若给定工艺改变率,系统失配变化可以精确地预测。系统失配变化略微引起截止频率自理想截止频率移动。由于同相位/正交相位的滤波器的系统失配变化是不同的,系统失配变化将引入频率相关的同相位/正交相位失衡。
因此,有必要提出一种补偿方法,其能够在模拟域和数字域中部分地补偿失配以用于具有成本效益的设计。
发明内容
有鉴于此,本发明提出一种射频接收器及其数字辅助校正方法。
依据本发明第一实施方式,提供一种射频接收器。该射频接收器包括数字调整引擎、同相位路径模拟滤波器、正交相位路径模拟滤波器以及数字补偿电路。该同相位路径模拟滤波器,耦接至该数字调整引擎并由该数字调整引擎调整;该正交相位路径模拟滤波器,耦接至该数字调整引擎并由该数字调整引擎调整;以及该数字补偿电路,耦接至该数字调整引擎、该同相位路径模拟滤波器、该正交相位路径模拟滤波器;其中,该数字调整引擎执行RC时间常数校正以分别调节该同相位路径模拟滤波器和该正交相位路径模拟滤波器的截止频率;该数字调整引擎执行滤波器失配校正以匹配该同相位路径模拟滤波器和该正交相位路径模拟滤波器;以及该数字调整引擎执行滤波器残留失配校正以匹配自该同相位路径模拟滤波器至该数字补偿电路的同相位路径响应和自该正交相位路径模拟滤波器至该数字补偿电路的正交相位路径响应。
依据本发明第二实施方式,提供一种数字辅助校正方法。该数字辅助校正方法应用于射频接收器。该射频接收器包括同相位路径模拟滤波器、正交相位路径模拟滤波器以及数字补偿电路。该数字辅助校正方法包括执行RC时间常数校正以分别调节该同相位路径模拟滤波器和该正交相位路径模拟滤波器的截止频率;执行滤波器失配校正以匹配该同相位路径模拟滤波器和该正交相位路径模拟滤波器;以及执行滤波器残留失配校正以匹配自该同相位路径模拟滤波器至该数字补偿电路的同相位路径响应和自该正交相位路径模拟滤波器至该数字补偿电路的正交相位路径响应。
本发明所提出的射频接收器及其数字辅助校正方法,可在模拟域和数字域中部分地补偿失配以用于具有成本效益的设计。
附图说明
图1为根据本发明实施方式所述的射频接收器的示意图。
图2为根据本发明实施方式所述的电容器组合的示意图。
图3为根据本发明实施方式的校正方法的流程图。
图4A为根据本发明实施方式的RC时间常数校正的结果的示意图。
图4B为根据本发明实施方式的同相位/正交相位滤波器失配校正的结果的示意图。
图4C为根据本发明实施方式的滤波器残留失配校正的结果的示意图。
具体实施方式
尽管工艺改变不会引起频率相关(frequency-dependent)的同相位/正交相位(in-phase/quadrature-phase,I/Q)失衡(imbalance),但是随机失配变化(randommismatch)和系统失配(systematic mismatch)变化引起频率相关的同相位/正交相位失衡。随机失配变化可以通过适当扩大元件面积而限制在合理范围内。因此,本发明实施方式减少射频/模拟电路设计相位中的系统的失配变化(变化率(gradient)影响)并进一步使用数字辅助校正方法来减少由系统的失配变化引起的同相位/正交相位失衡的影响。
此外,关于同相位/正交相位滤波器失配和同相位/正交相位失衡之间的关系,即使在严重的滤波器失配的情况下接近直流频率的增益失衡和相位失衡可能很小,然而接近截止频率或特定频率的增益失衡和相位失衡会突然变显著。因此,在本发明的实施方式中,可以利用此特点来设计指示器以侦测同相位/正交相位滤波器失配。
请参考图1,图1为根据本发明实施方式所述的射频接收器的示意图。如图1所示,射频接收器100包括天线110、放大器120、同相位路径(I-path)混频器130A、正交相位路径(Q-path)混频器130B、同相位路径模拟滤波器140A、正交相位路径模拟滤波器140B、数字调整引擎(tuning engine)150以及数字补偿电路160。
举例来说,天线110自射频发射机(图未示)接收射频信号并传送射频信号至放大器120。放大器120将接收到的射频信号进行放大,生成已放大的射频信号。
同相位路径混频器130A将来自放大器120的已放大的射频信号与本地参考信号LOI混频。来自同相位路径混频器130A的混频信号传送至同相位路径模拟滤波器140A。相似地,正交相位路径混频器130B将来自放大器120的已放大的射频信号与本地参考信号LOQ混频。来自正交相位路径混频器130B的混频信号传送至正交相位路径模拟滤波器140B。
同相位路径模拟滤波器140A包括模拟滤波器141A以及模数转换器142A。相似地,正交相位路径模拟滤波器140B包括模拟滤波器141B以及模数转换器142B。同相位路径模拟滤波器140A和正交相位路径模拟滤波器140B耦接至数字调整引擎150并由数字调整引擎150调整。
数字调整引擎150执行RC时间常数校正以分别调节同相位路径模拟滤波器140A和正交相位路径模拟滤波器140B的截止频率。进一步地,数字调整引擎150执行滤波器失配校正以匹配同相位路径模拟滤波器140A和正交相位路径模拟滤波器140B。数字调整引擎150执行滤波器残留失配校正以匹配自同相位路径模拟滤波器140A至数字补偿电路160的同相位路径响应和自正交相位路径模拟滤波器140B至该数字补偿电路160的正交相位路径响应。数字调整引擎150的操作细节将在下文中详述。
当数字调整引擎150执行如上所述的滤波器残留失配校正时,数字调整引擎150可以进一步同时执行发生在同相位路径模拟滤波器140A和正交相位路径模拟滤波器140B之前的同相位/正交相位失衡的失配校正,举例来说,同相位路径混频器130A和正交相位路径混频器130B分别位于同相位路径模拟滤波器140A和正交相位路径模拟滤波器140B的前面并分别耦接于同相位路径模拟滤波器140A和正交相位路径模拟滤波器140B。数字调整引擎150校正同相位路径混频器130A及/或正交相位路径混频器130B的同相位/正交相位失衡。实际上,在滤波器残留失配校正中使用的信号在到达同相位路径模拟滤波器140A和正交相位路径模拟滤波器140B之前经过同相位路径混频器130A和正交相位路径混频器130B。根据本发明的实施方式,只要同相位路径模拟滤波器140A和正交相位路径模拟滤波器140B具有足够的同相位/正交相位失配补偿能力,若同相位路径混频器130A和正交相位路径混频器130B的同相位/正交相位失衡没有完全补偿,则在滤波器失配校正期间,同相位路径混频器130A和正交相位路径混频器130B的同相位/正交相位失衡可以通过数字调整引擎150移除。
数字补偿电路160耦接至数字调整引擎150、同相位路径模拟滤波器140A和正交相位路径模拟滤波器140B。
同相位路径模拟滤波器140A中的模拟滤波器141A包括多个电容器,其中每个电容器包括通过数字调整引擎150调整的电容器组合。请参考图2,图2为根据本发明实施方式所述的电容器组合的示意图。如图2所示,电容器组合包括多个并联的子电容器C0~CN和多个并联的开关SW1~SWN。开关SW1~SWN分别耦接至相应的子电容器C1~CN中的一个子电容器。数字调整引擎150通过接通/关断电容器组合的多个开关SW1~SWN控制电容器组合设定。即,数字调整引擎150通过接通/关断电容器组合的多个开关SW1~SWN来改变电容器组合的总有效电容。开关SW1~SWN的连接/断开将对电容器组合的总有效电容产生影响。因此,假设子电容器C0~CN的容值分别为c0~cn,电容器组合的总有效电容的最小值为c0以及电容器组合的总有效电容的最大值为
在正交相位路径模拟滤波器140B中的每个电容器的电容器组合的结构相同或相似于同相位路径模拟滤波器140A中的每个电容器的电容器组合的结构。因此为求简洁省略其描述。
请参考图3,图3为根据本发明实施方式的校正方法的流程图。在本方法中,执行三种校正过程,即RC时间常数校正、滤波器失配校正以及滤波器残留失配校正,其中RC时间常数校正用于分别调节同相位路径模拟滤波器140A和正交相位路径模拟滤波器140B的截止频率;滤波器失配校正用于匹配同相位路径模拟滤波器140A和正交相位路径模拟滤波器140B;滤波器残留失配校正用于匹配自同相位路径模拟滤波器140A至数字补偿电路160的同相位路径响应和自正交相位路径模拟滤波器140B至该数字补偿电路160的正交相位路径响应。
在步骤310中,执行RC时间常数校正,数字调整引擎150通过接通/关断电容器来调节同相位路径模拟滤波器140A和正交相位路径模拟滤波器140B的滤波器截止频率。
RC时间常数校正的工作原理仅用于解释说明的目的,并非作为本发明的限制条件。电容器组合的电容量可以被重置,举例来说所有的开关可以断开使得电容器组合的总电容量具有最小值c0。电容器组合持续充电一段固定时间。将同相位路径模拟滤波器140A或正交相位路径模拟滤波器140B的输出(例如,自其中的模数转换器142A,142B的输出)与阈值比较。连续调节电容器组合(即接通/关断开关SW1~SWN)以改变电容器组合的电容量使得同相位路径模拟滤波器140A或正交相位路径模拟滤波器140B的输出等于阈值。
根据本发明的实施方式,数字调整引擎150具有数种方式控制电容器组合的电容量。
以下为控制电容器组合的电容量的一种实现方式。在执行RC时间常数校正的过程中,数字调整引擎150通过对同相位路径模拟滤波器140A或正交相位路径模拟滤波器140B的多个电容器中的一个电容器执行RC时间常数校正得到电容器组合设定。然后,数字调整引擎150基于电容器组合设定调整/控制同相位路径模拟滤波器140A和正交相位路径模拟滤波器140B的所有的电容器。举例来说,同相位路径模拟滤波器140A和正交相位路径模拟滤波器140B的所有的电容器组合均基于电容器组合设定来设置。
以下为控制电容器组合的电容量的另一种实现方式。在执行RC时间常数校正的过程中,数字调整引擎150通过对同相位路径模拟滤波器140A的多个电容器中的一个电容器执行RC时间常数校正得到同相位电容器组合设定;以及数字调整引擎150基于同相位电容器组合设定调整/控制同相位路径模拟滤波器140A的所有的电容器。举例来说,同相位路径模拟滤波器140A的所有的电容器组合均基于同相位电容器组合设定来设置。
以下为控制电容器组合的电容量的另一种实现方式。在执行RC时间常数校正的过程中,数字调整引擎150通过对正交相位路径模拟滤波器140B的多个电容器中的一个电容器执行该RC时间常数校正得到正交相位电容器组合设定;以及数字调整引擎150基于正交相位电容器组合设定调整/控制正交相位路径模拟滤波器140B的所有的电容器。举例来说,正交相位路径模拟滤波器140B的所有的电容器组合均基于正交相位电容器组合设定来设置。
图4A为根据本发明实施方式的RC时间常数校正的结果的示意图。如图4A所示,H(f)、HI(f)和HQ(f)分别表示目标响应、同相位路径响应和正交相位路径响应。与执行RC时间常数校正之前相比,执行RC时间常数校正之后同相位路径响应HI(f)以及正交相位路径响应HQ(f)被调节至接近目标响应H(f)。但是,同相位路径响应HI(f)以及正交相位路径响应HQ(f)之间的滤波器失配没有通过RC时间常数校正过程而得到校正。
在步骤320中,执行同相位/正交相位滤波器失配校正。在执行滤波器失配校正的过程中,数字调整引擎150得到位于两不同频率的同相位/正交相位的增益失衡和相位失衡以匹配同相位路径模拟滤波器140A和正交相位路径模拟滤波器140B。进一步地,数字调整引擎150具有数种方式执行同相位/正交相位滤波器失配校正。
在执行同相位/正交相位滤波器失配校正的一个实施方式中,RF发射机(图未示)传送位于带内频率的第一音调至同相位路径混频器130A和正交相位路径混频器130B以得到位于带内频率的增益失衡和相位失衡,该增益失衡和相位失衡包括混频器失配和滤波器失配。具体来说,数字调整引擎150得到位于带内频率的第一同相位/正交相位增益失衡和第一同相位/正交相位相位失衡,以响应通过同相位路径混频器130A和正交相位路径混频器130B接收的(即在同相位路径混频器130A和正交相位路径混频器130B之前)位于带内频率的第一音调;然后,RF发射机传送位于接近截止频率或特定频率的第二音调至同相位路径混频器130A和正交相位路径混频器130B以得到位于接近截止频率或特定频率的增益失衡和相位失衡,该增益失衡和相位失衡包括混频器失配和滤波器失配。数字调整引擎150得到位于接近截止频率或特定频率的第二同相位/正交相位增益失衡和第二同相位/正交相位相位失衡,以响应通过同相位路径混频器130A和正交相位路径混频器130B接收的(即在同相位路径混频器130A和正交相位路径混频器130B之前)位于该接近截止频率或该特定频率的第二音调。数字调整引擎150基于第一同相位/正交相位增益失衡和第二同相位/正交相位增益失衡之间的第一差值D1调整同相位路径模拟滤波器140A及/或正交相位路径模拟滤波器140B的电容器组合设定。数字调整引擎150基于第一同相位/正交相位相位失衡和第二同相位/正交相位相位失衡之间的第二差值D2调整同相位路径模拟滤波器140A及/或正交相位路径模拟滤波器140B的电容器组合设定。更具体来说,若条件满足第一差值D1≧THRESHOLD_g或第一差值D1≦(-1*THRESHOLD_g),则数字调整引擎150调整同相位路径模拟滤波器140A及/或正交相位路径模拟滤波器140B的电容器组合设定,其中THRESHOLD_g为阈值。根据本发明的设计变化,若另一个条件满足第二差值D2≧THRESHOLD_p或第二差值D2≦(-1*THRESHOLD_p),则数字调整引擎150调整同相位路径模拟滤波器140A及/或正交相位路径模拟滤波器140B的电容器组合设定,其中THRESHOLD_p为阈值。根据本发明的设计变化,若上述两个条件均满足,则数字调整引擎150调整同相位路径模拟滤波器140A及/或正交相位路径模拟滤波器140B的电容器组合设定。
在执行同相位/正交相位滤波器失配校正的另一个实施方式中,RF发射机传送多个音调至同相位路径混频器130A和正交相位路径混频器130B。其中,该多个音调包括至少一个第三音调以及至少一个第四音调,第三音调为位于带内频率的音调,第四音调为位于接近截止频率或特定频率的音调。RF发射机传送第三音调至同相位路径混频器130A和正交相位路径混频器130B以得到位于带内频率的增益失衡和相位失衡,该增益失衡和相位失衡包括混频器失配和滤波器失配;RF发射机传送第四音调至同相位路径混频器130A和正交相位路径混频器130B以得到位于接近截止频率或特定频率的增益失衡和相位失衡,该增益失衡和相位失衡包括混频器失配和滤波器失配。数字调整引擎150得到位于带内频率的第三同相位/正交相位增益失衡和第三同相位/正交相位相位失衡,以响应通过同相位路径混频器130A和正交相位路径混频器130B接收的(即在同相位路径混频器130A和正交相位路径混频器130B之前)位于该带内频率的至少一个第三音调;以及数字调整引擎150得到位于接近截止频率或特定频率的第四同相位/正交相位增益失衡和第四同相位/正交相位相位失衡,以响应通过同相位路径混频器130A和正交相位路径混频器130B接收的(即在同相位路径混频器130A和正交相位路径混频器130B之前)位于该接近截止频率或该特定频率的至少一个第四音调。数字调整引擎150基于第三同相位/正交相位增益失衡和第四同相位/正交相位增益失衡之间的第三差值D3来调整同相位路径模拟滤波器140A及/或正交相位路径模拟滤波器140B的电容器组合设定;以及数字调整引擎150基于第三同相位/正交相位相位失衡和第四同相位/正交相位相位失衡之间的第四差值D4来调整同相位路径模拟滤波器140A及/或正交相位路径模拟滤波器140B的电容器组合设定。更具体来说,若条件满足第三差值D3≧THRESHOLD_g或第三差值D3≦(-1*THRESHOLD_g),则数字调整引擎150调整同相位路径模拟滤波器140A及/或正交相位路径模拟滤波器140B的电容器组合设定,其中THRESHOLD_g为阈值。根据本发明的设计变化,若另一个条件满足第四差值D4≧THRESHOLD_p或第四差值D4≦(-1*THRESHOLD_p),则数字调整引擎150调整同相位路径模拟滤波器140A及/或正交相位路径模拟滤波器140B的电容器组合设定,其中THRESHOLD_p为阈值。根据本发明的设计变化,若上述两个条件均满足,则数字调整引擎150调整同相位路径模拟滤波器140A及/或正交相位路径模拟滤波器140B的电容器组合设定。
在执行同相位/正交相位滤波器失配校正的另一个实施方式中,RF发射机直接传送位于带内频率的第五音调至同相位路径模拟滤波器140A和正交相位路径模拟滤波器140B以得到位于带内频率的增益失衡和相位失衡,该增益失衡和相位失衡包括滤波器失配。进一步地,RF发射机直接传送位于接近截止频率或特定频率的第六音调至同相位路径模拟滤波器140A和正交相位路径模拟滤波器140B以得到位于接近截止频率或特定频率的增益失衡和相位失衡,该增益失衡和相位失衡包括滤波器失配。在此实施方式中,由于音调直接传送至同相位路径模拟滤波器140A和正交相位路径模拟滤波器140B,即音调没有经过同相位路径混频器130A和正交相位路径混频器130B,因此,增益失衡和相位失衡不包括混频器失配。具体来说,数字调整引擎150得到位于带内频率的第五同相位/正交相位增益失衡和第五同相位/正交相位相位失衡,以响应通过同相位路径模拟滤波器140A和正交相位路径模拟滤波器140B直接接收的位于带内频率的第五音调。进一步地,数字调整引擎150得到位于接近截止频率或特定频率的第六同相位/正交相位增益失衡和第六同相位/正交相位相位失衡,以响应通过同相位路径模拟滤波器140A和正交相位路径模拟滤波器140B直接接收的位于该接近截止频率或该特定频率的第六音调。数字调整引擎150基于第五同相位/正交相位增益失衡和第六同相位/正交相位增益失衡之间的第五差值D5来调整同相位路径模拟滤波器140A及/或正交相位路径模拟滤波器140B的电容器组合设定。数字调整引擎150基于第五同相位/正交相位相位失衡和第六同相位/正交相位相位失衡之间的第六差值D6来调整同相位路径模拟滤波器140A及/或正交相位路径模拟滤波器140B的电容器组合设定。更具体来说,若条件满足第五差值D5≧THRESHOLD_g或第五差值D5≦(-1*THRESHOLD_g),则数字调整引擎150调整同相位路径模拟滤波器140A及/或正交相位路径模拟滤波器140B的电容器组合设定,其中THRESHOLD_g为阈值。根据本发明的设计变化,若另一个条件满足第六差值D6≧THRESHOLD_p或第六差值D6≦(-1*THRESHOLD_p),则数字调整引擎150调整同相位路径模拟滤波器140A及/或正交相位路径模拟滤波器140B的电容器组合设定,其中THRESHOLD_p为阈值。根据本发明的设计变化,若上述两个条件均满足,则数字调整引擎150调整同相位路径模拟滤波器140A及/或正交相位路径模拟滤波器140B的电容器组合设定。
在执行同相位/正交相位滤波器失配校正的另一个实施方式中,RF发射机直接传送多个音调至同相位路径模拟滤波器140A和正交相位路径模拟滤波器140B,即音调没有经过同相位路径混频器130A和正交相位路径混频器130B。其中,该多个音调包括至少一个第七音调以及至少一个第八音调,第七音调为位于带内频率的音调,第八音调为位于接近截止频率或特定频率的音调。RF发射机传送第七音调至同相位路径混频器130A和正交相位路径混频器130B以得到位于带内频率的增益失衡和相位失衡,该增益失衡和相位失衡包括滤波器失配;RF发射机传送第八音调至同相位路径混频器130A和正交相位路径混频器130B以得到位于接近截止频率或特定频率的增益失衡和相位失衡,该增益失衡和相位失衡包括滤波器失配。数字调整引擎150得到位于带内频率的第七同相位/正交相位增益失衡和第七同相位/正交相位相位失衡,以响应通过同相位路径模拟滤波器140A和正交相位路径模拟滤波器140B直接接收的位于该带内频率的至少一个第七音调。数字调整引擎150得到位于接近截止频率或特定频率的第八同相位/正交相位增益失衡和第八同相位/正交相位相位失衡,以响应通过同相位路径模拟滤波器140A和正交相位路径模拟滤波器140B直接接收的位于该接近截止频率或该特定频率的至少一个第八音调。数字调整引擎150基于第七同相位/正交相位增益失衡和第八同相位/正交相位增益失衡之间的第七差值D7来调整同相位路径模拟滤波器140A及/或正交相位路径模拟滤波器140B的电容器组合设定;以及数字调整引擎150基于第七同相位/正交相位相位失衡和第八同相位/正交相位相位失衡之间的第八差值D8来调整同相位路径模拟滤波器140A及/或正交相位路径模拟滤波器140B的电容器组合设定。更具体来说,若条件满足第七差值D7≧THRESHOLD_g或第七差值D7≦(-1*THRESHOLD_g),则数字调整引擎150调整同相位路径模拟滤波器140A及/或正交相位路径模拟滤波器140B的电容器组合设定,其中THRESHOLD_g为阈值。根据本发明的设计变化,若另一个条件满足第八差值D8≧THRESHOLD_p或第八差值D8≦(-1*THRESHOLD_p),则数字调整引擎150调整同相位路径模拟滤波器140A及/或正交相位路径模拟滤波器140B的电容器组合设定,其中THRESHOLD_p为阈值。根据本发明的设计变化,若上述两个条件均满足,则数字调整引擎150调整同相位路径模拟滤波器140A及/或正交相位路径模拟滤波器140B的电容器组合设定。
请参考图4B,图4B为根据本发明实施方式的同相位/正交相位滤波器失配校正的结果的示意图。如图4B所示,与执行同相位/正交相位滤波器失配校正之前相比,执行同相位/正交相位滤波器失配校正之后同相位路径响应HI(f)以及正交相位路径响应HQ(f)之间的滤波器失配变小。
在步骤330中,数字调整引擎150执行滤波器残留失配校正以使同相位路径响应HI(f)与正交相位路径响应HQ(f)更加匹配。请参考图4C,图4C为根据本发明实施方式的滤波器残留失配校正的结果的示意图。如图4C所示,与执行滤波器残留失配校正之前相比,执行滤波器残留失配校正之后同相位路径响应HI(f)以及正交相位路径响应HQ(f)之间的滤波器失配变得更小。举例来说,经过同相位/正交相位滤波器失配校正之后,来自数字补偿电路160的已校正的同相位路径响应HI’(f)与同相位路径响应HI(f)相同,即已校正的同相位路径响应HI’(f)=同相位路径响应HI(f),但是来自数字补偿电路160的已校正的正交相位路径响应HQ’(f)与已校正的同相位路径响应HI’(f)相同,即已校正的正交相位路径响应HQ’(f)=已校正的同相位路径响应HI’(f)。
总而言之,根据本发明的实施方式,为了校正系统失配变化,提供频率相关的同相位/正交相位失衡的检测,以减少由于变化率影响的同相位/正交相位滤波器失配,此检测可以改善同相位/正交相位滤波器失衡。频率相关的同相位/正交相位失衡的测定用于检测同相位/正交相位滤波器失配。位于至少两个频率(例如,位于带内频率,或位于接近截止频率或特定频率)的同相位/正交相位失衡的测定用于检测同相位/正交相位滤波器失配。基于失配检测的结果,本发明实施方式精确地调整同相位路径模拟滤波器及/或正交相位路径模拟滤波器的电容器组合设定以减少系统失配变化。当一阶变化率影响支配系统失配时,为调整电容器组合,将相同的设定应用于同相位路径模拟滤波器及/或正交相位路径模拟滤波器的每个阶段以减少校正的复杂性。当除一阶变化率影响之外存在高阶变化率影响时,为调整电容器组合,将逐级校正应用于一般情况。
进一步地,根据本发明实施方式,为校正随机失衡变化,提供频率相关的同相位/正交相位失衡的检测以减少同相位/正交相位滤波器失配,此检测可以改善同相位/正交相位滤波器失衡。频率相关的同相位/正交相位失衡的测定用于检测同相位/正交相位滤波器失配。位于至少两个频率的同相位/正交相位失衡的测定用于检测同相位/正交相位滤波器失配。基于失配检测的结果,本发明实施方式精确地调整同相位路径模拟滤波器及/或正交相位路径模拟滤波器的电容器组合设定以减少随机失配变化。为调整电容器组合,将逐级校正应用于减少随机失配变化。
进一步地,根据本发明实施方式,针对滤波器变化提供数字辅助校正方法的流程调节同相位路径模拟滤波器和正交相位路径模拟滤波器至期望的频率并调节同相位/正交相位滤波器系统失配和随机失配以改善滤波器衰减和同相位/正交相位失衡,其中滤波器变化包括工艺改变、系统失配变化以及随机失配变化。RC时间常数校正用于处理工艺改变。频率相关的同相位/正交相位失衡检测用于处理系统失配变化以及随机失配变化。数字的频率相关的同相位/正交相位校正用于处理残留系统失配变化以及随机失配变化。
本发明的实施方式具有如下优点及效果:
同相位路径模拟滤波器140A和正交相位路径模拟滤波器140B处于模拟域而数字调整引擎150处于数字域。根据本发明的实施方式,在模拟域校正系统失配变化以及随机失配变化以便使数字补偿滤波器的抽头数显著地降低。因此,数字域的功率消耗将会减小而不需增加模拟域的功率消耗。
此外,本发明实施方式适应于高性能的接收器。由上述详述可知,在现有技术中,为限制随机失配变化,电路元件面积必须扩大否则需要数字补偿滤波器用于同相位/正交相位失衡。然而,根据本发明的实施方式,随机失配变化和系统失配变化通过调整电容器组合得到校正以补偿模拟域的滤波器失配。因此,若残留系统失配变化和随机失配变化的同相位/正交相位失衡足够小,则不需要数字补偿滤波器。
虽然本发明以较佳实施方式揭露如上,然而此较佳实施方式并非用以限定本发明,本领域技术人员不脱离本发明的精神和范围内,凡依本发明申请专利范围所做的均等变化与修饰,都应属本发明的涵盖范围。

Claims (18)

1.一种射频接收器,其特征在于,包括:
数字调整引擎;
同相位路径模拟滤波器,耦接至该数字调整引擎并由该数字调整引擎调整;
正交相位路径模拟滤波器,耦接至该数字调整引擎并由该数字调整引擎调整;以及
数字补偿电路,耦接至该数字调整引擎、该同相位路径模拟滤波器以及该正交相位路径模拟滤波器;
其中,该数字调整引擎执行RC时间常数校正以分别调节该同相位路径模拟滤波器和该正交相位路径模拟滤波器的截止频率;
该数字调整引擎执行滤波器失配校正以匹配该同相位路径模拟滤波器和该正交相位路径模拟滤波器;以及
该数字调整引擎执行滤波器残留失配校正以匹配自该同相位路径模拟滤波器至该数字补偿电路的同相位路径响应和自该正交相位路径模拟滤波器至该数字补偿电路的正交相位路径响应;
其中,在执行该滤波器失配校正的过程中,该数字调整引擎得到位于至少两个不同频率的同相位/正交相位的增益失衡和相位失衡,以匹配该同相位路径模拟滤波器和该正交相位路径模拟滤波器。
2.根据权利要求1所述的射频接收器,其特征在于,
该同相位路径模拟滤波器包括多个电容器,该多个电容器的每个电容器包括通过该数字调整引擎调整的电容器组合;以及
该正交相位路径模拟滤波器包括多个电容器,该多个电容器的每个电容器包括通过该数字调整引擎调整的电容器组合。
3.根据权利要求2所述的射频接收器,其特征在于,
该电容器组合包括多个并联的子电容器和多个并联的开关,以及该多个开关中的每一个开关与相应的该多个子电容器中的一个子电容器串联;以及
该数字调整引擎通过接通/关断该电容器组合的该多个开关来控制电容器组合设定。
4.根据权利要求2所述的射频接收器,其特征在于,
在执行该RC时间常数校正的过程中,该数字调整引擎通过对该同相位路径模拟滤波器或该正交相位路径模拟滤波器的该多个电容器中的一个电容器执行该RC时间常数校正来得到电容器组合设定;以及
该数字调整引擎基于该电容器组合设定调整该同相位路径模拟滤波器和该正交相位路径模拟滤波器的所有电容器。
5.根据权利要求2所述的射频接收器,其特征在于,
在执行该RC时间常数校正的过程中,该数字调整引擎通过对该同相位路径模拟滤波器的该多个电容器中的一个电容器执行该RC时间常数校正得到同相位电容器组合设定;以及
该数字调整引擎基于该同相位电容器组合设定调整该同相位路径模拟滤波器的所有电容器。
6.根据权利要求2所述的射频接收器,其特征在于,
在执行该RC时间常数校正的过程中,该数字调整引擎通过对该正交相位路径模拟滤波器的该多个电容器中的一个电容器执行该RC时间常数校正得到正交相位电容器组合设定;以及
该数字调整引擎基于该正交相位电容器组合设定调整该正交相位路径模拟滤波器的所有电容器。
7.根据权利要求1所述的射频接收器,其特征在于,进一步包括两个混频器,分别位于该同相位路径模拟滤波器和该正交相位路径模拟滤波器的前面并分别耦接于该同相位路径模拟滤波器和该正交相位路径模拟滤波器;
其中,该数字调整引擎得到位于带内频率的第一同相位/正交相位增益失衡和第一同相位/正交相位相位失衡,以分别响应在该两个混频器之前位于该带内频率的第一音调;
该数字调整引擎得到位于接近截止频率或特定频率的第二同相位/正交相位增益失衡和第二同相位/正交相位相位失衡,以分别响应在该两个混频器之前位于该接近截止频率或该特定频率的第二音调;
该数字调整引擎基于该第一同相位/正交相位增益失衡和该第二同相位/正交相位增益失衡之间的第一差值来调整该同相位路径模拟滤波器及/或该正交相位路径模拟滤波器的电容器组合设定;以及
该数字调整引擎基于该第一同相位/正交相位相位失衡和该第二同相位/正交相位相位失衡之间的第二差值来调整该同相位路径模拟滤波器及/或该正交相位路径模拟滤波器的该电容器组合设定。
8.根据权利要求1所述的射频接收器,其特征在于,进一步包括两个混频器,分别位于该同相位路径模拟滤波器和该正交相位路径模拟滤波器的前面并分别耦接于该同相位路径模拟滤波器和该正交相位路径模拟滤波器;
其中,该数字调整引擎得到位于带内频率的第三同相位/正交相位增益失衡和第三同相位/正交相位相位失衡,以分别响应在该两个混频器之前位于该带内频率的至少一个第三音调;
该数字调整引擎得到位于接近截止频率或特定频率的第四同相位/正交相位增益失衡和第四同相位/正交相位相位失衡,以分别响应在该两个混频器之前位于该接近截止频率或该特定频率的至少一个第四音调;
该数字调整引擎基于该第三同相位/正交相位增益失衡和该第四同相位/正交相位增益失衡之间的第三差值来调整该同相位路径模拟滤波器及/或该正交相位路径模拟滤波器的电容器组合设定;以及
该数字调整引擎基于该第三同相位/正交相位相位失衡和该第四同相位/正交相位相位失衡之间的第四差值来调整该同相位路径模拟滤波器及/或该正交相位路径模拟滤波器的该电容器组合设定。
9.根据权利要求1所述的射频接收器,其特征在于,
该数字调整引擎得到位于带内频率的第五同相位/正交相位增益失衡和第五同相位/正交相位相位失衡,以分别响应在该同相位路径模拟滤波器和该正交相位路径模拟滤波器之前位于该带内频率的第五音调;
该数字调整引擎得到位于接近截止频率或特定频率的第六同相位/正交相位增益失衡和第六同相位/正交相位相位失衡,以分别响应在该同相位路径模拟滤波器和该正交相位路径模拟滤波器之前位于该接近截止频率或该特定频率的第六音调;
该数字调整引擎基于该第五同相位/正交相位增益失衡和该第六同相位/正交相位增益失衡之间的第五差值来调整该同相位路径模拟滤波器及/或该正交相位路径模拟滤波器的电容器组合设定;以及
该数字调整引擎基于该第五同相位/正交相位相位失衡和该第六同相位/正交相位相位失衡之间的第六差值来调整该同相位路径模拟滤波器及/或该正交相位路径模拟滤波器的该电容器组合设定。
10.根据权利要求1所述的射频接收器,其特征在于,
该数字调整引擎得到位于带内频率的第七同相位/正交相位增益失衡和第七同相位/正交相位相位失衡,以分别响应在该同相位路径模拟滤波器和该正交相位路径模拟滤波器之前位于该带内频率的至少一个第七音调;
该数字调整引擎得到位于接近截止频率或特定频率的第八同相位/正交相位增益失衡和第八同相位/正交相位相位失衡,以分别响应在该同相位路径模拟滤波器和该正交相位路径模拟滤波器之前位于该接近截止频率或该特定频率的至少一个第八音调;
该数字调整引擎基于该第七同相位/正交相位增益失衡和该第八同相位/正交相位增益失衡之间的第七差值来调整该同相位路径模拟滤波器及/或该正交相位路径模拟滤波器的电容器组合设定;以及
该数字调整引擎基于该第七同相位/正交相位相位失衡和该第八同相位/正交相位相位失衡之间的第八差值来调整该同相位路径模拟滤波器及/或该正交相位路径模拟滤波器的该电容器组合设定。
11.一种数字辅助校正方法,应用于射频接收器,该射频接收器包括同相位路径模拟滤波器、正交相位路径模拟滤波器以及数字补偿电路,其特征在于,该数字辅助校正方法包括:
执行RC时间常数校正以分别调节该同相位路径模拟滤波器和该正交相位路径模拟滤波器的截止频率;
执行滤波器失配校正以匹配该同相位路径模拟滤波器和该正交相位路径模拟滤波器;以及
执行滤波器残留失配校正以匹配自该同相位路径模拟滤波器至该数字补偿电路的同相位路径响应和自该正交相位路径模拟滤波器至该数字补偿电路的正交相位路径响应;
其中,执行该滤波器失配校正的步骤包括:
得到位于至少两个不同频率的同相位/正交相位的增益失衡和相位失衡以匹配该同相位路径模拟滤波器和该正交相位路径模拟滤波器。
12.根据权利要求11所述的数字辅助校正方法,其特征在于,该同相位路径模拟滤波器或该正交相位路径模拟滤波器进一步包括多个电容器;
在执行该RC时间常数校正的过程中,通过使用该同相位路径模拟滤波器或该正交相位路径模拟滤波器的该多个电容器中的一个电容器得到电容器组合设定;以及
基于该电容器组合设定调整该同相位路径模拟滤波器和该正交相位路径模拟滤波器的所有电容器。
13.根据权利要求11所述的数字辅助校正方法,其特征在于,该同相位路径模拟滤波器进一步包括多个电容器;
执行该RC时间常数校正的步骤包括:
通过使用该同相位路径模拟滤波器的该多个电容器中的一个电容器得到同相位电容器组合设定;以及
基于该同相位电容器组合设定调整该同相位路径模拟滤波器的所有电容器。
14.根据权利要求11所述的数字辅助校正方法,其特征在于,该正交相位路径模拟滤波器进一步包括多个电容器;
执行该RC时间常数校正的步骤包括:
通过使用该正交相位路径模拟滤波器的该多个电容器中的一个电容器得到正交相位电容器组合设定;以及
基于该正交相位电容器组合设定调整该正交相位路径模拟滤波器的所有的该多个电容器。
15.根据权利要求11所述的数字辅助校正方法,其特征在于,该射频接收器进一步包括两个混频器,分别位于该同相位路径模拟滤波器和该正交相位路径模拟滤波器的前面并分别耦接于该同相位路径模拟滤波器和该正交相位路径模拟滤波器;
执行该滤波器失配校正的步骤包括:
得到位于带内频率的第一同相位/正交相位增益失衡和第一同相位/正交相位相位失衡以分别响应在该两个混频器之前位于该带内频率的第一音调;
得到位于接近截止频率或特定频率的第二同相位/正交相位增益失衡和第二同相位/正交相位相位失衡以分别响应在该两个混频器之前位于该接近截止频率或该特定频率的第二音调;
基于该第一同相位/正交相位增益失衡和该第二同相位/正交相位增益失衡之间的第一差值调整该同相位路径模拟滤波器及/或该正交相位路径模拟滤波器的电容器组合设定;以及
基于该第一同相位/正交相位相位失衡和该第二同相位/正交相位相位失衡之间的第二差值调整该同相位路径模拟滤波器及/或该正交相位路径模拟滤波器的该电容器组合设定。
16.根据权利要求11所述的数字辅助校正方法,其特征在于,该射频接收器进一步包括两个混频器,分别位于该同相位路径模拟滤波器和该正交相位路径模拟滤波器的前面并分别耦接于该同相位路径模拟滤波器和该正交相位路径模拟滤波器;
执行该滤波器失配校正的步骤包括:
得到位于带内频率的第三同相位/正交相位增益失衡和第三同相位/正交相位相位失衡以分别响应在该两个混频器之前位于该带内频率的至少一个第三音调;
得到位于接近截止频率或特定频率的第四同相位/正交相位增益失衡和第四同相位/正交相位相位失衡以分别响应在该两个混频器之前位于该接近截止频率或该特定频率的至少一个第四音调;
基于该第三同相位/正交相位增益失衡和该第四同相位/正交相位增益失衡之间的第三差值调整该同相位路径模拟滤波器及/或该正交相位路径模拟滤波器的电容器组合设定;以及
基于该第三同相位/正交相位相位失衡和该第四同相位/正交相位相位失衡之间的第四差值调整该同相位路径模拟滤波器及/或该正交相位路径模拟滤波器的该电容器组合设定。
17.根据权利要求11所述的数字辅助校正方法,其特征在于,执行该滤波器失配校正的步骤包括:
得到位于带内频率的第五同相位/正交相位增益失衡和第五同相位/正交相位相位失衡以分别响应在该同相位路径模拟滤波器和该正交相位路径模拟滤波器之前位于该带内频率的第五音调;
得到位于接近截止频率或特定频率的第六同相位/正交相位增益失衡和第六同相位/正交相位相位失衡以分别响应在该同相位路径模拟滤波器和该正交相位路径模拟滤波器之前位于该接近截止频率或该特定频率的第六音调;
基于该第五同相位/正交相位增益失衡和该第六同相位/正交相位增益失衡之间的第五差值调整该同相位路径模拟滤波器及/或该正交相位路径模拟滤波器的电容器组合设定;以及
基于该第五同相位/正交相位相位失衡和该第六同相位/正交相位相位失衡之间的第六差值调整该同相位路径模拟滤波器及/或该正交相位路径模拟滤波器的该电容器组合设定。
18.根据权利要求11所述的数字辅助校正方法,其特征在于,执行该滤波器失配校正的步骤包括:
得到位于带内频率的第七同相位/正交相位增益失衡和第七同相位/正交相位相位失衡以分别响应在该同相位路径模拟滤波器和该正交相位路径模拟滤波器之前位于该带内频率的至少一个第七音调;
得到位于接近截止频率或特定频率的第八同相位/正交相位增益失衡和第八同相位/正交相位相位失衡以分别响应在该同相位路径模拟滤波器和该正交相位路径模拟滤波器之前位于该接近截止频率或该特定频率的至少一个第八音调;
基于该第七同相位/正交相位增益失衡和该第八同相位/正交相位增益失衡之间的第七差值调整该同相位路径模拟滤波器及/或该正交相位路径模拟滤波器的电容器组合设定;以及
基于该第七同相位/正交相位相位失衡和该第八同相位/正交相位相位失衡之间的第八差值调整该同相位路径模拟滤波器及/或该正交相位路径模拟滤波器的该电容器组合设定。
CN201310115702.XA 2012-04-10 2013-04-03 射频接收器及其数字辅助校正方法 Expired - Fee Related CN103516646B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201610997885.6A CN106850088B (zh) 2012-04-10 2013-04-03 射频接收器及其数字辅助校正方法

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201261622317P 2012-04-10 2012-04-10
US61/622,317 2012-04-10
US13/798,241 2013-03-13
US13/798,241 US9100078B2 (en) 2012-04-10 2013-03-13 RF receiver and digitally-assisted calibration method applicable thereto

Related Child Applications (1)

Application Number Title Priority Date Filing Date
CN201610997885.6A Division CN106850088B (zh) 2012-04-10 2013-04-03 射频接收器及其数字辅助校正方法

Publications (2)

Publication Number Publication Date
CN103516646A CN103516646A (zh) 2014-01-15
CN103516646B true CN103516646B (zh) 2016-12-28

Family

ID=49292293

Family Applications (2)

Application Number Title Priority Date Filing Date
CN201610997885.6A Active CN106850088B (zh) 2012-04-10 2013-04-03 射频接收器及其数字辅助校正方法
CN201310115702.XA Expired - Fee Related CN103516646B (zh) 2012-04-10 2013-04-03 射频接收器及其数字辅助校正方法

Family Applications Before (1)

Application Number Title Priority Date Filing Date
CN201610997885.6A Active CN106850088B (zh) 2012-04-10 2013-04-03 射频接收器及其数字辅助校正方法

Country Status (2)

Country Link
US (2) US9100078B2 (zh)
CN (2) CN106850088B (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8934856B2 (en) * 2012-10-12 2015-01-13 Analog Devices, Inc. System and method to calibrate the frequency response of an electronic filter
US9030342B2 (en) * 2013-07-18 2015-05-12 Analog Devices Global Digital tuning engine for highly programmable delta-sigma analog-to-digital converters
TWI547126B (zh) * 2014-05-29 2016-08-21 瑞昱半導體股份有限公司 校正傳送器/接收器的第一、第二訊號路徑之間的不匹配的寬頻校正方法與寬頻校正裝置
CN104333397A (zh) * 2014-10-30 2015-02-04 成都新光微波工程有限责任公司 一种无线电收发系统
US9906384B1 (en) * 2016-09-26 2018-02-27 Nxp B.V. Multiple-tap compensation and calibration
WO2020113946A1 (en) * 2018-12-07 2020-06-11 Huawei Technologies Co., Ltd. I/q imbalance compensation

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6262603B1 (en) * 2000-02-29 2001-07-17 National Semiconductor Corporation RC calibration circuit with reduced power consumption and increased accuracy
US6704551B2 (en) 2001-02-21 2004-03-09 Koninklijke Philips Electronics N.V. Calibration of in-phase and quadrature transmit branches of a transmitter
KR100475124B1 (ko) * 2003-01-15 2005-03-10 삼성전자주식회사 위상 및 이득 부정합 보상 기능을 가지는 직접 변환방식의 무선신호 수신 장치
US7453934B2 (en) * 2005-06-27 2008-11-18 Nokia Corporation Automatic receiver calibration with noise and fast fourier transform
US7548129B2 (en) * 2005-11-14 2009-06-16 Quantek, Inc. On-chip R-C time constant calibration
US8654885B2 (en) * 2006-06-06 2014-02-18 Qualcomm Incorporated Fast in-phase and quadrature imbalance calibration
US7620373B2 (en) * 2006-06-23 2009-11-17 Sierra Monolithics, Inc. Apparatus and method for calibration of gain and/or phase imbalance and/or DC offset in a communication system
US20090131006A1 (en) 2007-11-20 2009-05-21 Mediatek Inc. Apparatus, integrated circuit, and method of compensating iq phase mismatch
US7911181B2 (en) * 2007-12-03 2011-03-22 Infineon Technologies Ag Auto-averaging RC time constant calibration
US7859439B2 (en) * 2009-04-07 2010-12-28 Mediatek Inc. Processing apparatus for calibrating analog filter according to frequency-related characteristic of analog filter, processing apparatus for generating compensation parameter used to calibrate analog filter, related communication device, and methods thereof
JP5610899B2 (ja) * 2010-07-28 2014-10-22 パナソニック株式会社 受信回路およびそれを備えた受信装置
KR20130064261A (ko) * 2011-12-08 2013-06-18 삼성전자주식회사 무선 주파수 송수신 장치
US9030342B2 (en) * 2013-07-18 2015-05-12 Analog Devices Global Digital tuning engine for highly programmable delta-sigma analog-to-digital converters

Also Published As

Publication number Publication date
CN106850088A (zh) 2017-06-13
US9876517B2 (en) 2018-01-23
CN106850088B (zh) 2020-08-07
US20150303957A1 (en) 2015-10-22
US20130266102A1 (en) 2013-10-10
CN103516646A (zh) 2014-01-15
US9100078B2 (en) 2015-08-04

Similar Documents

Publication Publication Date Title
CN103516646B (zh) 射频接收器及其数字辅助校正方法
US9300444B2 (en) Wideband quadrature error correction
US8411730B2 (en) Semiconductor integrated communication circuit and operation method thereof
US7917091B2 (en) Method and apparatus for calibrating the sideband rejection of a receiver
US7965988B2 (en) Apparatus and method for calibration of gain and/or phase imbalance and/or DC offset in a communication system
US9425742B2 (en) Method and apparatus for correcting inconvenient power amplifier load characteristics in an envelope tracking based system
US9036753B1 (en) Calibration method and calibration apparatus for calibrating mismatch between I-path and Q-path of transmitter/receiver
KR101697752B1 (ko) 쿼드래처 수신 신호의 광 대역폭 아날로그-디지털 변환을 위한 장치 및 방법
EP1786097B1 (en) Receiver using DC Offset Adjustment for optimal IP2
US8326239B1 (en) Power amplifier linearization using digital predistortion
US11012104B2 (en) Apparatus and methods for calibrating radio frequency transmitters to compensate for common mode local oscillator leakage
JP2012509033A (ja) Ip2セルフテストのための内部ループバック導電体を有するrf送受信機ic
CA2521739A1 (en) Inphase/quadrature phase imbalance compensation
JP2007537647A (ja) 負荷インピーダンスの較正手段を備えた平衡形ミクサ
US9210026B2 (en) Correction of imbalances in a complex intermediate frequency mixer
US20140018014A1 (en) Transceiver Device
CN106788501B (zh) 一种具有高镜像抑制的接收机
WO2017054658A1 (en) Transceiver devices
Anderson et al. A 4.75–34.75 MHz digitally tunable active-RC LPF for> 60dB mean RX IRR in 65nm CMOS
EP4193468A2 (en) Apparatus and methods for radio transceivers
US20230231586A1 (en) Constant-phase attenuator techniques in radio frequency front end (rffe) amplifiers
WO2022054398A1 (ja) 受信機
JP2001223535A (ja) 半導体装置およびその検査方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20161228

Termination date: 20190403