CN103368750B - 一种电源时序电路及供电方法 - Google Patents

一种电源时序电路及供电方法 Download PDF

Info

Publication number
CN103368750B
CN103368750B CN201310253656.XA CN201310253656A CN103368750B CN 103368750 B CN103368750 B CN 103368750B CN 201310253656 A CN201310253656 A CN 201310253656A CN 103368750 B CN103368750 B CN 103368750B
Authority
CN
China
Prior art keywords
circuit
voltage
power
electric capacity
electricity
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201310253656.XA
Other languages
English (en)
Other versions
CN103368750A (zh
Inventor
梁健
夏维洪
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Digital Power Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Priority to CN201310253656.XA priority Critical patent/CN103368750B/zh
Publication of CN103368750A publication Critical patent/CN103368750A/zh
Application granted granted Critical
Publication of CN103368750B publication Critical patent/CN103368750B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Amplifiers (AREA)
  • Direct Current Feeding And Distribution (AREA)

Abstract

本申请提供一种电源时序电路及供电方法。在电源时序电路中,第二电源电路在第一电源电路提供第一电压后上电并提供第二电压,即在第一电源电路提供第一电压给氮化镓射频功放的栅极后,第二电源电路才上电并提供第二电压给氮化镓射频功放的漏极,满足栅极上电早于漏极上电。并且第二电源电路下电后,在第一电源电路下电前,放电电路将第二电容上的电压快速放电至零,此时漏极上的电压为零。在第二电容上的电压下电后,第一电源电路下电,避免由于第二电容上储存的电压使漏极上电压未降为零时第一电源电路开始下电,满足栅极下电晚于漏极下电。

Description

一种电源时序电路及供电方法
技术领域
本申请属于无线基站电源设备技术领域,尤其涉及一种电源时序电路及供电方法。
背景技术
无线基站的高效射频功放普遍采用氮化镓射频功放,氮化镓射频功放的特点是需要一个大功率正压电源给氮化镓射频功放的漏极供电,一个小功率负压电源给氮化镓射频功放的栅极供电。例如第二电压给漏极供电,第一电压给栅极供电。并且为了保护氮化镓射频功放的安全,栅极上电早于漏极上电,栅极下电晚于漏极下电,具体是指栅极连接上电压后,漏极上方可有电压输入,漏极上电压下降为零后栅极上电压开始下降。
目前为氮化镓射频功放供电主要采用电源时序电路。该电源时序电路包括主功率电源、开关和电源转换模块。其中主功率电源提供第二电压给氮化镓射频功放的漏极,电源转换模块的输入端连接主功率电源和开关的连接点,用于将主功率电源输出的第二电压转换为第一电压提供给氮化镓射频功放的栅极。在主功率电源的输出端和漏极之间安装开关,所述开关在所述电源转换模块的控制下,控制第二电压输出。并且在开关两侧分别连接多个电容,且每侧的多个电容并联连接。
上述电源时序电路的工作过程可以为:上电时开关关闭,在电源转换模块将第二电压转换为第一电压提供给栅极后,电源转换模块控制开关打开,主功率电源和漏极连通,主功率电源提供第二电压给漏极,从而满足栅极上电早于漏极上电。下电时主功率电源的输入电压下降到主功率电源的欠压电压后,电源转换模块控制开关关闭,第二电压开始下电。在电源转换模块的输入电压下降到电源转换模块的欠压电压后,电源转换模块输出的第一电压也开始欠压下电。
但是电源时序电路中开关两个连接多个电容,在下电过程中由于电容储存电能,第二电压下电速度降低。在第二电压下降过程中电源转换模块的输入电压有可能下降到电源转换模块的欠压电压,第一电压开始下电,从而不能确保栅极下电晚于漏极下电,即无法满足下电时序要求。
发明内容
有鉴于此,本申请的目的在于提供一种电源时序电路及供电方法,用于解决现有电源时序电路无法满足下电时序要求的问题。
第一方面,本申请提供一种电源时序电路,包括:第一电源电路、第二电源电路、放电电路、多个第一电容和多个第二电容,其中:
所述第一电源电路用于提供第一电压,并且所述第一电源电路在第一下电时刻下电,且所述多个第一电容并联连接在所述第一电源电路的输出端和第一接地端之间;
所述第二电源电路用于在所述第一电源电路提供所述第一电压后上电,并提供第二电压,并且所述第二电源电路在第二下电时刻下电,其中所述第二下电时刻小于第一下电时刻;
所述多个第二电容并联连接在第二电源电路的输出端和第二接地端之间,且将所述第二电容连接所述第二电源电路的输出端的一端作为所述第二电容的第一端;
所述放电电路的输入端连接所述第二电容的第一端,用于在第三下电时刻对所述第二电容上的电压进行放电,并且将所述电压放电至零,其中所述第三下电时刻大于所述第二下电时刻,且所述第三下电时刻小于所述第一下电时刻。
在第一方面的第一种可能实现方式中,所述第一电源电路在检测到所述放电电路将所述第二电容上的电压放电至零时下电,其中所述第一电源电路检测到所述放电电路将所述第二电容上的电压放电至零的时刻是第一下电时刻。
结合第一方面的第一种可能实现方式,在第一方面的第二种可能实现方式中,所述放电电路在检测到所述第二电容的电压小于放电电路的预设电压时下电,所述第二电容的电压小于所述放电电路的预设电压的时刻为第三下电时刻。
结合第一方面的第一种可能实现方式,在第一方面的第三种可能实现方式中,所述第一电源电路包括:第一电源转换电路和第一控制电路,其中:
所述第一电源转换电路的第一输入端连接所述第一电源电路的输入电压,所述第一电源转换电路的第二输入端连接所述第二电容的第一端,用于当所述第一电源电路的输入电压大于所述第一电源转换电路的欠压电压时将所述第一电源电路的输入电压转换为第一电压,当所述第一电源电路的输入电压小于所述第一电源转换电路的欠压电压时将所述第二电容上的电压转换为第一电压;
所述第一电源转换电路还用于在所述第二电容上的电压小于所述第一电源转换电路的欠压电压时下电,以及用于将所述第一电源电路的输入电压转换为第三电压提供给所述第一控制电路;
所述第一控制电路在接收到第三电压后生成所述控制信号以控制所述第二电源电路开始上电。
结合第一方面的第一种可能实现方式,在第一方面的第四种可能实现方式中,所述第一电源电路包括:第二电源转换电路、第二控制电路、转换电路和输出选择电路,其中:
所述第二电源转换电路的输入端连接所述第一电源电路的输入电压,用于将所述第一电源电路的输入电压转换为第一电压,在所述第一电源电路的输入电压小于所述第二电源转换电路的欠压电压时下电,以及用于将所述第一电源电路的输入电压转换为第三电压提供给所述第二控制电路,其中第二电源转换电路的欠压电压小于第二电源电路的欠压电压;
所述第二控制电路在接收到第三电压后生成控制信号以控制所述第二电源电路开始上电;
所述转换电路的输入端连接所述第二电容的第一端,用于将所述第二电容上的电压转换为第一电压,以及用于在所述第二电容上的电压小于所述转换电路的欠压电压时下电,其中所述第二电容上的电压小于所述转换电路的欠压电压时刻是第一下电时刻,且在所述第二电容上的电压小于所述转换电路的欠压电压时刻,所述第二电容上的电压为零;
所述输出选择电路的第一输入端连接所述第二电源转换电路的输出端,所述输出选择电路的第二输入端连接所述转换电路的输出端,用于在所述第二电源转换电路转换出第一电压时输出所述第二电源转换电路转换出的第一电压,以及用于在所述第二电源转换电路下电时输出所述转换电路转换出的第一电压。
结合第一方面的第四种可能实现方式,在第一方面的第五种可能实现方式中,所述第一电源电路还包括:第三控制电路,其中所述第三控制电路的输入端连接在所述第二电容的第一端上,用于将所述第二电容上的电压转换为第四电压提供给所述放电电路;
所述放电电路在检测到所述第二电容的电压小于放电电路的预设电压时下电,所述第二电容的电压小于所述放电电路的预设电压的时刻为第三下电时刻,且所述转换电路的欠压电压小于所述放电电路的预设电压。
结合第一方面的第四种可能实现方式,在第一方面的第六种可能实现方式中,所述转换电路还用于将所述第二电容上的电压转换为第四电压提供给所述放电电路;
所述放电电路在检测到所述第二电容的电压小于放电电路的预设电压时下电,所述第二电容的电压小于所述放电电路的预设电压的时刻为第三下电时刻,且所述转换电路的欠压电压小于所述放电电路的预设电压。
结合第一方面的第五种可能实现方式或第六种可能实现方式,在第一方面的第七种可能实现方式中,所述放电电路包括放电检测电路和耗电电路,其中,
所述放电检测电路用于检测所述第二电容的电压是否小于所述放电电路的预设电压,在检测到所述第二电容的电压小于所述放电电路的预设电压时发送放电信号至所述耗电电路;
所述耗电电路用于在接收到所述放电信号后,将所述第二电容上的电压放电至零。
结合第一方面的第七种可能实现方式,在第一方面的第八种可能实现方式中,所述放电检测电路包括比较器、分压电阻和第一电阻,其中,
所述比较器的反相输入端通过所述第一电阻连接在所述第二电容的第一端上,所述比较器的正相输入端通过所述分压电阻输入所述第四电压,所述比较器的输出端作为所述放电检测电路的输出端。
结合第一方面的第八种可能实现方式,在第一方面的第九种可能实现方式中,所述耗电电路包括:第二电阻、第三电阻、第四电阻、第五电阻、第六电阻、第七电阻、第一NPN型三极管、第二NPN型三极管、第一MOS_SGD管和第二MOS_SGD管,其中,
所述第一NPN型三极管的基极通过所述第二电阻连接在所述比较器的输出端,所述第一NPN型三极管的集电极通过所述第三电阻连接在所述第二电容的第一端上,所述第一NPN型三极管的发射极连接接地端;
所述第二NPN型三极管的基极通过所述第四电阻连接在所述第一NPN型三极管的集电极上,所述第二NPN型三极管的集电极通过所述第五电阻连接在所述第二电容的第一端上,所述第二NPN型三极管的发射极连接接地端;
所述第一MOS_SGD管的G4引脚通过所述第六电阻连接在所述第二NPN型三极管的集电极,所述第一MOS_SGD管的S33引脚、S22引脚和S11引脚连接接地端,所述第一MOS_SGD管的804引脚、703引脚、602引脚和501引脚连接在所述第二电容的第一端上;
所述第二MOS_SGD管的G4引脚通过所述第七电阻连接在所述第二NPN型三极管的集电极,所述第二MOS_SGD管的S33引脚、S22引脚和S11引脚连接接地端,所述第二MOS_SGD管的804引脚、703引脚、602引脚和501引脚连接在所述第二电容的第一端上。
结合第一方面的第四种可能实现方式至第六种可能实现方式以及第八种可能实现方式和第九中可能实现方式中的任意一种实现方式,在第一方面的第十种可能实现方式中,所述选择电路包括:第一二极管和第二二极管,其中所述第一二极管阳极和所述第二二极管的阳极连接,阳极的连接点作为所述选择电路的输出端,所述第一二极管的阴极连接所述第二电源转换电路的输出端,所述第二二极管的阴极连接所述转换电路的输出端。
结合第一方面以及第一方面的第一种可能实现方式至第六种可能实现方式中的任意一种,在第一方面的第十一种可能实现方式中,所述第一电源电路和所述第二电源电路共用同一个输入端。
结合第一方面以及第一方面的第一种可能实现方式至第六种可能实现方式中的任意一种,在第一方面的第十二种可能实现方式中,所述第二电源电路在第二电源电路的输入电压小于第二电源电路的欠压电压时下电,其中第二电源电路的输入电压小于第二电源电路的欠压电压的时刻是所述第二下电时刻。
第二方面,本申请提供一种供电方法,包括:
第一电源电路上电,并提供第一电压;
在所述第一电源电路提供第一电压后,第二电源电路上电,并提供第二电压;
所述第二电源电路在第二下电时刻下电,所述第一电源电路在第一下电时刻下电,其中所述第二下电时刻小于所述第一下电时刻;
所述放电电路在第三下电时刻对第二电容上的电压进行放电,且将所述第二电容上的电压放电至零,其中所述第三时刻大于所述第二下电时刻,且所述第三下电时刻小于所述第一下电时刻,放电电路的输入端连接第二电容的第一端,且所述第二电容的第一端连接所述第二电源电路的输出端,第二电容的第二端连接接地端。
在第二方面的第一种可能实现方式中,所述第二电源电路在第二下电时刻下电,所述第一电源电路在第一下电时刻下电包括:所述第二电源电路检测所述第二电源电路的输入电压,在检测出所述第二电源电路的输入电压小于第二电源电路的欠压电压时下电;
所述第一电源电路检测所述到所述放电电路将所述第二电容上的电压放电至零时下电,其中所述第一电源电路检测到所述放电电路将所述第二电容上的电压放电至零的时刻是第一下电时刻。
结合第二方面的第一种可能实现方式,在第二方面的第二种可能实现方式中,在所述第一电源电路提供第一电压后,第二电源电路上电包括:
所述第二电源电路在接收到第一电源电路发送的控制信号后,开始上电。
结合第二方面的第二种可能实现方式,在第二方面的第三种可能实现方式中,所述放电电路在第三下电时刻对第二电容上的电压进行放电,且将所述第二电容上的电压放电至零包括:
所述放电电路检测所述第二电容的电压是否小于放电电路的预设电压,在检测出所述第二电容的电压小于放电电路的预设电压时对第二电容上的电压进行放电,且将所述第二电容上的电压放电至零,其中所述第二电容的电压小于放电电路的预设电压的时刻是第三下电时刻。
由于本申请实施提供的电源时序电路中,第二电源电路在第一电源电路提供第一电压后上电并提供第二电压,所以在第一电源电路提供第一电压给氮化镓射频功放的栅极后,第二电源电路才上电并提供第二电压给氮化镓射频功放的漏极,满足栅极上电早于漏极上电。并且第二电源电路下电后,在第一电源电路下电前,放电电路对第二电容上的电压进行放电,并快速放电至零,此时漏极上的电压为零。第二电容上的电压在第三下电时刻快速放电到零,而第一电源电路在第一下电时刻下电,该第一下电时刻大于第三下电时刻,所以在第二电容上的电压下电后,第一电源电路下电,避免由于第二电容上储存的电压使漏极上电压未降为零时第一电源电路开始下电,满足栅极下电晚于漏极下电。
附图说明
为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本申请提供的一种电源时序电路的结构示意图;
图2是本申请提供的电源时序电路中第一电源电路的一种结构示意图;
图3是本申请提供的电源时序电路中第一电源电路的另一种结构示意图;
图4是本申请提供的电源时序电路的一种供电示意图;
图5是本申请提供的电源时序电路的另一种供电示意图;
图6是本申请提供的电源时序电路的上电示意图;
图7是本申请提供的电源时序电路的下电示意图;
图8是本申请提供的电源时序电路的再一种供电示意图;
图9是本申请提供的电源时序电路中放电电路的结构示意图;
图10是本申请提供的放电检测电路的电路图;
图11是本申请提供的耗电电路的电路图;
图12是本申请提供的选择电路的电路图;
图13是本申请提供的第一电源转换电路的电路图;
图14是本申请提供的供电方法的流程图。
具体实施方式
为使本申请实施例的目的、技术方案和优点更加清楚,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
一个实施例
请参阅图1,其示出了本申请实施例提供的一种电源时序电路的结构示意图,包括第一电源电路11、第二电源电路12、放电电路13、多个第二电容14和多个第一电容15,其中:
第一电源电路11用于提供第一电压,并且第一电源电路11在第一下电时刻下电。多个第一电容15并联连接在第一电源电路11的输出端和第一接地端16之间。
在实际应用中,第一电源电路11的输出端连接氮化镓射频功放的栅极。在第一电源电路11上电之后,第一电源电路11将第一电源电路11的输入电压转换为第一电压,并从输出端输出第一电压,将第一电压提供给氮化镓射频功放的栅极。而第一电容1可以使第一电源电路11快速提供电压给氮化镓射频功放的栅极,提高电源时序电路的动态性能。其中上电是指第一电源电路11的输入端有电压输入。
目前氮化镓射频功放的栅极通用的电压为-8V,所以在本实施例中第一电源电路11可以将输入电压转换为-8V,由输出端输出-8V提供给氮化镓射频功放的栅极。
第二电源电路12用于在第一电源电路11提供第一电压后上电,并提供第二电压,并且第二电源电路12在第二下电时刻下电,其中第二下电时刻小于第一下电时刻。第二下电时刻可以是第二电源电路12的输入电压小于第二电源电路12的欠压电压的时刻。第二电源电路12的欠压电压是第二电源电路12正常工作所需的最小电压。
在本实施例中,第二电源电路12的输出端连接氮化镓射频功放的漏极。在第二电源电路12上电后,第二电源电路12将第二电源电路12的输入电压转换为第二电压,再由输出端输出第二电压提供给氮化镓射频功放的漏极。
目前氮化镓射频功放的漏极通用的电压为+50V,所以在本实施例中第二电源电路12可以将输入电压转换为+50V,由输出端输出+50V提供给氮化镓射频功放的漏极。
第一电源电路11提供第一电压给氮化镓射频功放的栅极,第二电源电路12提供第二电压给氮化镓射频功放的漏极,所以第二电源电路12在第一电源电路11提供第一电压后上电可以满足氮化镓射频功放的栅极上电早于漏极上电。
多个第二电容14并联连接在第二电源电路12的输出端和第二接地端17之间,且将所述第二电容14连接所述第二电源电路12的输出端的一端作为所述第二电容14的第一端。
放电电路13的输入端连接所述第二电容14的第一端,用于在第三下电时刻对所述第二电容14上的电压进行放电,并且将所述电压放电至零,其中所述第三下电时刻大于所述第二下电时刻,且所述第三下电时刻小于所述第一下电时刻。
第二电源电路12的输出端和第二接地端17之间并联连接多个第二电容14,在第二电源电路12下电后,由于第二电容14具有储存电能的功能,第二电容14的第一端连接第二电源电路12的输出端,所以在第二电源电路12下电后,第二电容14上的电压提供给氮化镓射频功放的漏极。由于第二电容14上的电压下降速度缓慢,若此时第一电源电路11下电,则最终使得氮化镓射频功放的栅极下电早于漏极下电,与氮化镓射频功放的栅极下电晚于漏极下电的要求正好相反,无法满足氮化镓射频功放的下电时序要求。
本实施例为了满足氮化镓射频功放的下电时序要求,放电电路13的输入端连接所述第二电容14的第一端,所述放电电路13在第三下电时刻对所述第二电容14上的电压进行放电,并且将所述电压放电至零,其中第三下电时刻小于第一下电时刻,且大于第二下电时刻,所以在第一电源电路11下电之前,放电电路13对第二电容14上的电压进行放电,使第二电源电路12的输出端短路到接地端,而第二电容14的第一端连接第二电源电路12的输出端,另一端连接第二接地端17,从而第二电容14被短接,第二电容14上的电压快速下降为零,进而氮化镓射频功放的漏极上输入的电压为零。
放电电路13在第三下电时刻放电时,氮化镓射频功放的漏极上输入的电压快速下降为零,而第三下电时刻小于第一电源电路11的第一下电时刻,所以在氮化镓射频功放的漏极上电压下降为零后,第一电源电路11在第一下电时刻下电,氮化镓射频功放的栅极上电压下降为零,因此氮化镓射频功放的栅极下电晚于漏极下电,从而满足氮化镓射频功放的下电时序要求。
在本实施例中,电源时序电路可以采用不同方式控制电路的下电时刻,例如预先设定下电时刻或者电压检测方式,本实施例并不限定电源时序电路的下电时刻具体实施方式。下面对预先设定下电时刻或者电压检测方式进行详细说明。首先说明电压检测的方式。
在本实施例中,第一电源电路11在检测到放电电路13将第二电容14上的电压放电至零时下电,其中第一电源电路11检测到所述放电电路13将所述第二电容14上的电压放电至零的时刻是第一下电时刻。
放电电路13在检测到所述第二电容14的电压小于放电电路13的预设电压时下电,所述第二电容14的电压小于所述放电电路13的预设电压的时刻为第三下电时刻。
其中放电电路13的预设电压可以预先设置在放电电路内部,作为检测电容上的电压的比较电压。并且该预设电压的取值可以根据放电电路13内部的器件以及第一电源电路11的欠压电压进行设定,所设定的预设电压值可以避免损坏放电电路13内部的器件,并且该预设电压值大于第一电源电路11的欠压电压。如放电电路13内部设置有MOS(Metal-Oxid-Semiconductor,金属-氧化物-半导体场效应晶体)管时,为了避免瞬间冲击电流过大瞬间击穿MOS管,本实施例中预设电压的取值可以为10V。而且预设电压的取值大于第一电源电路11的欠压电压,第一电源电路11的欠压电压是第一电源电路11正常工作所需要的最小电压,从而可以保证放电电路13放电时,第一电源电路11仍处于正常工作中。待放电电路13放电至零时,第一电源电路11才下电。
在本实施例中,下电是指第一电源电路11的输出电压为零。第一电源电路11下电的一种具体实现方式可以为将第一电源电路11的输出端接地。
当然,电源时序电路中的各个电路也可以采用预设下电时刻的方式,具体可以是:第一电源电路11可以预先设置第一下电时刻,并在第一电源电路11内部安装定时器,该定时器用于记录第一电源电路11的电压转换时间,在电压转换时间达到第一下电时刻后,第一电源电路11下电。其中电压转换时间是指第一电源电路11的输入电压持续转换为第一电压的时间。
同样,第二电源电路12可以预先设置第二下电时刻,并在第二电源电路12内部安装定时器,该定时器用于记录第二电源电路12的电压转换时间,在电压转换时间达到第二下电时刻后,第二电源电路12下电。
放电电路13预先设置第三下电时刻,并在放电电路13内部也安装定时器。该定时器在第二电源电路12下电后开启,并记录第二电容14的放电时间,在放电时间达到第三下电时刻后,放电电路13将第二电容14上的电压快速放电至零。
在本实施例中,第三下电时刻可以依据不同类型的第二电容设定不同的取值,换句话说根据第二电容的放电速率设定不同的取值。
当然,在本实施例中,第二电源电路12在第一电源电路11提供第一电压后上电也可以采用不同的实现手段。
其中,第二电源电路12在第一电源电路11提供第一电压后上电的一种具体实现手段可以为:第一电源电路11在提供第一电压后控制第二电源电路12开始上电。
例如第二电源电路12内部可以安装一个继电器。该继电器的一端作为第二电源电路12的输入端,另一端与第一电源电路11的内部电路相连,外部电源通过继电器提供给第二电源电路12的内部电路。并且该继电器的打开和闭合由第一电源电路11控制。
当第一电源电路11未提供第一电压给氮化镓射频功放的栅极时,第一电源电路11控制继电器打开,此时外部电源与第二电源电路12的内部电路连通断开,第二电源电路无电源输入。当第一电源电路11提供第一电压给氮化镓射频功放的栅极后,第一电源电路11控制继电器关闭,此时外部电源与第二电源电路12的内部电路连通,外部电源作为第二电源电路12的输入电压,通过继电器传输给第二电源电路12的内部电路。
当第一电源电路11控制第二电源电路12内部的继电器的打开和闭合时,第一电源电路11和第二电源电路12可以共用一个输入端,也可以使用不同输入端。在图1所示的电源时序电路中,第一电源电路11和第二电源电路12共用一个输入端,该输入端连接输入电压。
当然,第一电源电路11也可以采用控制信号控制第二电源电路12上电,如图2所示。其中图2是本申请实施例中第一电源电路11的一种结构示意图,包括:第一电源转换电路111和第一控制电路112,其中:
所述第一电源转换电路111的第一输入端连接所述第一电源电路11的输入电压,第一电源转换电路111的第二输入端连接所述第二电容14的第一端,用于当所述第一电源电路的输入电压大于所述第一电源转换电路的欠压电压时将所述第一电源电路11的输入电压转换为第一电压,当所述第一电源电路11的输入电压小于所述第一电源转换电路111的欠压电压时将所述第二电容14上的电压转换为第一电压。
在本实施例中,第一电源转换电路111的第二输入端连接第二电容14的第一端,可以避免在第一电源电路11和第二电源电路12共用同一个输入端时,在第二电源电路12下电时,第一电源电路11和第二电源电路12共用的输入端所输入的电压为零,而此时第二电容14上还有剩余电压,若第一电源转换电路111只有一个第一输入端,则第一电源转换电路111在第二电容14上具有剩余电压时已经开始下电,无法满足氮化镓射频功放的下电时序要求,所以第一电源转换电路111的第二输入端连接第二电容14,在第一电源电路11的输入电压小于第一电源转换电路111的欠压电压时,将第二电容14上的电压转换为第一电压。
第一电源转换电路111还可以在第二电容14上的电压小于所述第一电源转换电路111的欠压电压时下电,以及用于将所述第一电源电路11的输入电压转换为第三电压提供给所述第一控制电路112。
所述第一控制电路112在接收到第三电压后生成所述控制信号以控制所述第二电源电路12开始上电。其中第三电压为第一控制电路112的工作电压,可以为12V电压,当然第三电压还可以取其他数值,具体取何值与第一控制电路112的工作电压相关。
在图2所示的第一电源电路11中,第一电源转换电路111可以同时将第一电源转换电路111的输入电压转换为第一电压和第三电压,并将第三电压发送给第一控制电路112,而第一控制电路112在接收到第三电压后方可生产控制信号,该控制信号可以控制第二电源电路12开始上电。因为第一电压和第三电压是同时生产,而控制信号是在第一控制电路112接收到第三电压后生成,所以控制信号生成时间晚于第一电压生成时间。在第一电压提供给氮化镓射频功放的栅极后,第二电源电路12才可能在控制信号作用下开始上电,从而满足氮化镓射频功放的栅极上电早于漏极上电。
当然,本实施例提供的电源时序电路为了满足栅极上电早于漏极上电还可以采用其他方式使第二电源电路12在第一电源电路11提供第一电压后上电,如第一电源电路11和第二电源电路12共用同一个公共输入端,且第一电源电路11和第二电源电路12都可以包括定时器、继电器和转换电路,其中转换电路通过继电器连接公共输入端,定时器直接连接公共输入端并且控制继电器何时关闭。该继电器通常处于打开状态,以断开公共输入端和转换电路之间的连接。
第一电源电路11和第二电源电路12内可以预先设置上电时间,第一电源电路11的上电时间小于第二电源电路的上电时间,并且第二电源电路12的上电时间在第一电源电路11提供第一电压的时间之后,从而满足栅极上电早于漏极上电。
当输入端有外部电源输入时,第一电源电路11和第二电源电路12的定时器同时开启。第一电源电路11的定时器记录第一电源电路11的运行时间,在第一电源电路11的运行时间达到第一电源电路11的上电时间,定时器控制继电器关闭,转换电路连通公共输入端,将公共输入端输入的电压作为第一电源电路11的输入电压,转换为第一电压。同样第二电压电路12在包括定时器、继电器和转换电路时,其工作过程与包括定时器、继电器和转换电路的第一电源电路11相同,对此不再阐述。
应用上述技术方案,第二电源电路12在第一电源电路11提供第一电压后上电并提供第二电压,所以在第一电源电路11提供第一电压给氮化镓射频功放的栅极后,第二电源电路12才上电并提供第二电压给氮化镓射频功放的漏极,满足栅极上电早于漏极上电。并且第二电源电路12下电后,在第一电源电路11下电前,放电电路13对第二电容14上的电压进行放电,并快速放电至零,此时漏极上的电压为零。第二电容14上的电压在第三下电时刻快速放电到零,而第一电源电路11在第一下电时刻下电,该第一下电时刻大于第三下电时刻,所以在第二电容14上的电压下电后,第一电源电路11下电,避免由于第二电容上储存的电压使漏极上电压未降为零时第一电源电路开始下电,满足栅极下电晚于漏极下电。
在本实施例中第一电源电路11的一种结构示意图可以参阅图2,当然该第一电源电路11还可以采用其他的结构,如图3所示,图3示出了本申请实施例提供的电源时序电路中第一电源电路的另一种结构示意图,包括:第二电源转换电路113、第二控制电路114、转换电路115和输出选择电路116,其中:
所述第二电源转换电路113的输入端连接所述第一电源电路11的输入电压,用于将所述第一电源电路11的输入电压转换为第一电压,在所述第一电源电路11的输入电压小于所述第二电源转换电路113的欠压电压时下电,以及用于将所述第一电源电路11的输入电压转换为第三电压提供给所述第二控制电路114。
所述第二控制电路114在接收到第三电压后生成控制信号以控制所述第二电源电路12开始上电。其中第三电压为第一控制电路112的工作电压,可以为12V电压,当然第三电压还可以取其他数值,具体取何值与第一控制电路112的工作电压相关。
所述转换电路115的输入端连接在第二电容14的第一端,用于将所述第二电容14上的电压转换为第一电压,以及用于在所述第二电容14上的电压小于所述转换电路115的欠压电压时下电,其中所述第二电容14上的电压小于所述转换电路115的欠压电压的时刻是第一下电时刻,且在所述第二电容上14的电压小于所述转换电路115的欠压电压时刻,所述第二电容14上的电压为零。
在本实施例中,第二电容14上的电压在逐渐下降,为了使转换电路115能够在第二电容14上电压下降过程中转换出第一电压,该转换电路115设计为一个具有宽范围输入电压的电路,在输入电压不低于欠压电压时,转换电路115可以将输入电压转换为第一电压。
所述输出选择电路116的第一输入端连接所述第二电源转换电路113的输出端,所述输出选择电路116的第二输入端连接所述转换电路115的输出端,用于在所述第二电源转换电路113转换出第一电压时输出所述第二电源转换电路113转换出的第一电压,以及用于在所述第二电源转换电路113下电时输出所述转换电路115转换出的第一电压。
在本实施例中,图3所示的第一电源电路11应用到与本申请提供的电源时序电路中,该电源时序电路的供电示意图请参阅图4所示。在图4所示的电源时序电路的供电示意图中,第二电源电路12、放电电路13和第二电容14的描述请参阅图1所示的电源时序电路对应的实施例的描述,对此本实施例不再加以说明。
在图4所示的电源时序电路的供电示意图中,第二电源转换电路113和第二电源电路12共用一个输入端,该输入端连接输入电压。也就是说第二电源转换电路113和第二电源电路12的输入电压相同,且第二电源转换电路113和第二电源电路12的输入端同时输入电压,第二电源转换电路113在输入端有电压输入时,直接将输入电压转换为第一电压,经过选择电路116提供给氮化镓射频功放的栅极。
第二电源电路12的输入端有电压输入时,第二电源电路12暂时不上电,而当第二电源电路12接收到第二控制电路114发送的控制信号后开始上电。第二电源电路12将输入电压转换为第二电压,由第二电源电路12的输出端提供给氮化镓射频功放的漏极。
由于第二控制电路114在接收到第二电源转换电路113转换出的第三电压后生成控制第二电源电路12上电的控制信号,而第二电源转换电路113在转换出第三电压的同时转换出第一电压,并且第一电压通过选择电路116提供给氮化镓射频功放的栅极,所以第一电源电路11提供第一电压给氮化镓射频功放的栅极后,第二电源电路12在控制信号作用下上电,使得氮化镓射频功放的栅极上电早于漏极上电,满足氮化镓射频功放上电时序要求。
在图4所示的电源时序电路的供电示意图中,第二电源转换电路113和第二电源电路12连接同一个输入电压,由于第二电源转换电路113的欠压电压小于第二电源电路12的欠压电压,所以在输入电压下降到零过程中,输入电压依次小于第二电源电路12的欠压电压和第二电源转换电路113的欠压电压,第二电源电路12和第二电源转换电路113依次开始下电。
当第二电源转换电路113下电后,输出选择电路116的第一输入端的输入为零。此时输出选择电路116将第二输入端所输入的转换电路115转换出的第一电压提供给氮化镓射频功放的栅极。
本实施例提供的第一电源电路之所以包括转换电路115和输出选择电路116是因为在第二电源电路12下电后,第二电容14将自身上的电压输出给氮化镓射频功放。由于第二电容14上电压下降速度较慢,若第一电源电路11中不包括转换电路115和输出选择电路116,第一电源电路中的第二电源转换电路113可能在第二电容14上电压未下降到零时下电,从而使得氮化镓射频功放的栅极下电早于漏极下电,不满足氮化镓射频功放的下电时序要求。
而当第一电源电路包括转换电路115和输出选择电路116时,转换电路115可以将第二电容14上的电压转换为第一电压,且该第一电压输出到所述输出选择电路116的第二输入端。当第二电源转换电路113下电后,输出选择电路116将转换电路115转换出的第一电压输出提供给氮化镓射频功放的栅极。
当第二电容14上的电压下降到小于转换电路115的欠压电压时,转换电路115下电。转换电路115在第二电容14上的电压小于转换电路115的欠压电压时刻作为第一电源电路11的第一下电时刻,在第一下电时刻,第二电容14上的电压被放电至零。
由于放电电路13在第三下电时刻放电,且第三下电时刻小于第一下电时刻,所以在第一电源电路11下电,即转换电路115下电之前,放电电路13已经将第二电容上的电压放电至零,进而氮化镓射频功放的漏极上输入的电压为零。
进一步在氮化镓射频功放的漏极上电压下降为零后,第一电源电路11在第一下电时刻下电,氮化镓射频功放的栅极上电压下降为零,即氮化镓射频功放的栅极下电晚于漏极下电,从而满足氮化镓射频功放的下电时序要求。
在本实施例中,放电电路13可以检测第二电容14的电压,在检测到第二电容14的电压小于放电电路的预设电压时下电。第二电容14的电压小于放电电路的预设电压的时刻则为第三下电时刻。
并且为了满足氮化镓射频功放的下电时序要求,放电电路13要早于转换电路115放电,所以放电电路的预设电压要大于转换电路115的欠压电压。因此当放电电路检测到第二电容14的电压小于放电电路的预设电压并放电时,转换电路115的输入电压还未小于转换电路115的欠压电压,则转换电路115还未下电,从而氮化镓射频功放的栅极下电晚于漏极下电,满足氮化镓射频功放的下电时序要求。
上述放电电路13的预设电压可以预先设置在放电电路13内部,作为检测电容上的电压的比较电压。当然在本实施例中放电电路13的预设电压还可以由其他外部电路提供。如转换电路115可以将第二电容14上的电压转换为第四电压提供给所述放电电路13。放电电路13在通过分压电阻对第四电压进行分压,分压所得到的电压作为预设电压,并且该预设电压大于转换电路115的欠压电压,以使得放电电路13下电之后,转换电路115再下电。
转换电路115提供第四电压给放电电路13时,电源时序电路的另一种供电示意图请参阅图5所示,该图5所示的电源时序电路的供电工作过程可以参阅本实施例对图4所示供电示意图的阐述,对此本实施例不再加以阐述。
结合图5所示的供电示意图,对电源时序电路的工作过程进行描述。请参阅图6,其示出了本申请实施例提供的电源时序电路的上电过程,在描述上电过程时,第一电压的取值为-8V,第二电压的取值为+50V,第三电压的取值为+12V。上电过程可以包括以下步骤:
步骤101:输入电压上电,并检测输入电压。
步骤102:判断输入电压是否大于第二电源转换电路113的欠压电压,如果是,执行步骤103,如果否,返回步骤101。
其中,欠压电压是指电路正常工作所需的最小电压,电路在正常工作时其输入电压需要大于欠压电压,所以在电路上电时首先检测输入电压是否大于欠压电压,在输入电压大于欠压电压时,电路才上电工作。
在本实施例中,第二电源转换电路113的欠压保护电路用来判断输入电压是否大于第二电源转换电路113的欠压电压。该第二电源转换电路113的欠压保护电路与现有电源中欠压保护电路相同,对此不再加以详细说明。
步骤103:第二电源转换电路113上电,提供-8V电压和+12V电压。
步骤104:-8V电压经过选择电路116输出提供给氮化镓射频功放的栅极。
步骤105:第二控制电路114在接收到+12V电压后,生成控制信号。
步骤106:第二电源电路12接收控制信号,在控制信号作用下上电,第二电源电路12的输出端开始输出电压,并在转换出+50V电压后将+50V电压提供给氮化镓射频功放的漏极。
步骤107:判断第二电源电路12的输出电压是否大于转换电路115的欠压电压,如果是,执行步骤108,如果否,返回执行步骤106。
步骤108:转换电路开始工作,并输出-8V电压。
步骤109:-8V电压经过选择电路116输出提供给氮化镓射频功放的栅极。
电源时序电路的下电过程请参阅图7所示,可以包括以下步骤:
步骤201:在电源时序电路正常工作时,第二电源电路12检测输入电压。
步骤202:第二电源电路12判断输入电压是否小于第二电源电路12的欠压电压,如果是,执行步骤203,如果否,返回执行步骤201。
步骤203:第二电源电路12下电,并联在第二电源电路12输出端和第二接地端之间的第二电容的电压下降。
步骤204:第二电源转换电路113检测输入电压。
步骤205:第二电源转换电路113判断输入电压是否小于第二电源转换电路113的欠压电压,如果是,执行步骤206,如果否,返回执行步骤204。
步骤206:第二电源转换电路113下电。
步骤207:放电电路13检测第二电容的电压下降过程中,第二电容上的电压。
步骤208:放电电路13判断第二电容上的电压是否小于放电电路13的预设电压,如果是,执行步骤209,如果否,返回步骤207。
步骤210:放电电路13放电,第二电容14上的电压快速下降到零,氮化镓射频功放的漏极输入的电压为零。
步骤211:转换电路115检测到第二电容14上的电压小于转换电路115的欠压电压后下电,选择电路116输出为零,氮化镓射频功放的栅极输入的电压为零。
在本实施例中,第一电源电路11中还可以增加另一个电路,该电路提供电压至放电电路13,如图8所示的电源时序电路的再一种供电示意图。图8所示的供电示意图与图4所示的供电示意图不同之处在于,第一电源电路11中增加了第三控制电路117,其中所述第三控制电路117的输入端连接在第二电容14的第一端,用于将所述第二电容14上的电压转换为第四电压提供给所述放电电路13。放电电路13将在通过分压电阻对第四电压进行分压,分压所得到的电压作为预设电压,并且该预设电压大于转换电路115的欠压电压,以使得放电电路13放电之后,转换电路115再下电。
在本实施例中,图8所示的供电示意图的工作过程与图4所示的供电示意图相同,对此本实施例不再加以阐述。
在上述装置实施例中,放电电路13的结构示意图请参阅图9所示,可以包括:放电检测电路131和耗电电路132。其中,所述放电检测电路131用于检测所述第二电容的电压是否小于所述放电电路的预设电压,在检测到所述第二电容的电压小于所述放电电路的预设电压时发送放电信号至所述耗电电路115。该放电电路的预设电压可以是放电电路13对第四电压分压得到的电压,可以在放电电路13内部预先设置,也可以由其他电路提供,第四电压可以由转换电路115或者第三控制电路117提供。
所述耗电电路115用于在接收到所述放电信号后放电。所述放电信号可以为一个高电平信号,即放电信号为高电平有效的信号,当耗电电路115接收到高电平信号后才下电。
放电检测电路131的电路图请参阅图10所示,包括比较器1311、第一电阻1312和分压电阻1313。其中比较器1311的反相输入端通过第一电阻1312连接在第二电容14的第一端上,比较器1311的正相输入端通过所述分压电阻1313输入有第四电压,分压电阻1313对第四电压进行分压,得到的电压作为放电电路的预设电压。比较器1311的输出端作为放电检测电路131的输出端。
耗电电路132的电路图请参与图11所示,包括:第二电阻1321、第三电阻1322、第四电阻1323、第五电阻1324、第六电阻1325、第七电阻1326、第一NPN型三极管1327、第二NPN型三极管1328、第一MOS_SGD管1329和第二MOS_SGD管1330,其中,
所述第一NPN型三极管1327的基极通过所述第二电阻1321连接在所述比较器1311的输出端,所述第一NPN型三极管1327的集电极通过所述第三电阻1322连接在所述第二电容的第一端上,所述第一NPN型三极管1327的发射极连接接地端。
所述第二NPN型三极管1328的基极通过所述第四电阻1323连接在所述第一NPN型三极管1327的集电极上,所述第二NPN型三极管的集电极通过所述第五电阻1324连接在所述第二电容的第一端上,所述第二NPN型三极管1328的发射极连接接地端。
所述第一MOS_SGD管1329的G4引脚通过所述第六电阻1325连接在所述第二NPN型三极管1328的集电极,所述第一MOS_SGD管1329的S33引脚、S22引脚和S11引脚连接接地端,所述第一MOS_SGD管1329的804引脚、703引脚、602引脚和501引脚连接在所述第二电容的第一端上。
所述第二MOS_SGD管1330的G4引脚通过所述第七电阻1326连接在所述第二NPN型三极管1328的集电极,所述第二MOS_SGD管1330的S33引脚、S22引脚和S11引脚连接接地端,所述第二MOS_SGD管1330的804引脚、703引脚、602引脚和501引脚连接在所述第二电容的第一端上。
当耗电电路132的第一NPN型三极管1327通过第一电阻1321连接上高电平信号后,第一NPN型三极管1327导通,第二NPN型三极管1327关闭,第一MOS_SGD管1329和第二MOS_SGD管1330打开,第二电容的第一端连接到接地端,第二电容14上的电压被快速放电到零。
输出选择电路116的电路图请参阅图12所示,包括:第一二极管1161和第二二极管1162,其中所述第一二极管1161阳极和所述第二二极管1162的阳极连接,阳极的连接点作为所述输出选择电路116的输出端,所述第一二极管1161的阴极连接所述第二电源转换电路113的输出端,所述第二二极管1162的阴极连接所述转换电路115的输出端。其中-8V_A为第二电源转换电路113输出的电压,-8V_B为转换电路115输出的电压。
在第二电源转换电路113转换出第一电压时,第一二极管1161的阴极连接第一电压,第一二极管1161导通,此时第一二极管1161相当于导线,第一电压输出。而在第二电源转换电路113下电时,第一二极管1161的阴极连接电压为零,第一二极管1161截止,而第二二极管1162的阴极连接转换电路115提供的第一电压,第二二极管1162导通,此时第二二极管1162相当于导线,第一电压输出。
第一电源转换电路111的电路图请参阅图13所示,第一电源转换电路111可以包括反激变换器T9008,并采用一个通用的反激拓扑的PWM(脉冲宽度调制,Pulse Width Modulation)开关电源芯片U9028实现,该PWM开关电源芯片U9028具有输入电压欠压保护功能,在输入电压达到欠压电压后开启。
反激变换器T9008的工作原理:在开关管Q9043导通时,反激变换器T9008储存能量,负载电流由输出滤波电容C9348、C9349提供,开关管Q9043关断变压器T9008将储存的能量传送到负载和输出滤波电容C9348和C9349,以补偿电容单独提供负载时消耗的能量。
上述图13所示的第一电源转换电路111中器件连接与现有电压转换电路相同,对此本实施例不再加以阐述。当然,本实施例中的第二电源电路12、第二电源转换电路113、转换电路115以及第三控制电路117也可以采用如图13所示的电路图,在采用图13所示的电路图时需要对电路图中器件参数进行修改,以便实现各自电路所提供的电压。
在图10至图13所示的电路图中标注了各个器件采用的型号和取值,对此本实施例不再赘述。
再一个实施例
请参阅图13,其示出了本申请实施例提供的一种供电方法的一种流程图,该流程图所阐述的供电方法对应图1所示的电源时序电路。所述供电方法可以包括以下步骤:
步骤301:第一电源电路上电,并提供第一电压。
其中,第一电源电路上电是指第一电源电路的输入端有电压输入。并且第一电源电路可以将输入的电压转换为第一电压,然后从输出端输出提供给氮化镓射频功放的栅极。
目前氮化镓射频功放的栅极通用的电压为-8V,所以在本实施例中第一电源电路11可以将输入的电压转换为-8V,由输出端输出-8V提供给氮化镓射频功放的栅极。
步骤302:在所述第一电源电路提供第一电压后,第二电源电路上电,并提供第二电压。
第二电源电路在第一电源电路提供第一电压后上电,并且第二电源电路可以提供第二电压给氮化镓射频功放的漏极。换言之当第一电源电路提供第一电压给氮化镓射频功放的栅极后,提供第二电压给氮化镓射频功放的漏极的第二电源电路才上电,保证氮化镓射频功放的栅极上电早于漏极上电,满则氮化镓射频功放的上电时序要求。
其中,第二电源电路提供第二电压是指第二电源电路将输入的电压转换为第二电压,并从输出端输出提供给氮化镓射频功放的漏极。
目前氮化镓射频功放的漏极通用的电压为+50V,所以在本实施例中第二电源电路可以将输入的电压转换为+50V,由输出端输出+50V提供给氮化镓射频功放的漏极。
在本实施例中,第二电源电路在第一电源电路提供第一电压后上电的一种实现方式可以为:第二电源电路在接收到第一电源电路发送的控制信号后,开始上电。当第一电源电路利用控制信号控制第二电源电路上电时,该第一电源电路的结构示意图可以参阅图2或图3所示。
步骤303:所述第二电源电路在第二下电时刻下电,所述第一电源电路在第一下电时刻下电,其中所述第二下电时刻小于所述第一下电时刻。
在本实施例中所述第二电源电路在第二下电时刻下电,所述第一电源电路在第一下电时刻下电一种实现方式可以为:所述第二电源电路检测所述第二电源电路的输入电压,在检测出所述第二电源电路的输入电压小于第二电源电路的欠压电压时下电。所述第一电源电路检测到所述放电电路将所述第二电容上的电压放电至零时下电,其中所述第一电源电路检测到所述放电电路将所述第二电容上的电压放电至零的时刻是第一下电时刻。欠压电压是指电路正常工作所需要的最小电压。
当然,第二电源电路在第二下电时刻下电,第一电源电路在第一下电时刻下电还可以有其他实现方式,例如装置实施例中所阐述的定时器方式,对此本实施例不再加以赘述。
步骤304:所述放电电路在第三下电时刻对第二电容上的电压进行放电,且将所述第二电容上的电压放电至零,其中所述第三时刻大于所述第二下电时刻,且所述第三下电时刻小于所述第一下电时刻,放电电路的输入端连接第二电容的第一端,且所述第二电容的第一端连接所述第二电源电路的输出端,第二电容的第二端连接接地端。
第二电源电路的输出端和接地端之间并联连接多个第二电容,在第二电源电路下电后,由于电容具有储存电能的功能,在第二电源电路下电后,第二电容上的电压提供给氮化镓射频功放的漏极。
由于第二电容上的电压下降速度缓慢,若此时第一电源电路下电,则最终使得氮化镓射频功放的栅极下电早于漏极下电,与氮化镓射频功放的栅极下电晚于漏极下电的要求正好相反,无法满足氮化镓射频功放的下电时序要求。所以为了满足氮化镓射频功放的下电时序要求,放电电路的输入端连接第二电容的第一端,且所述第二电容的第一端连接所述第二电源电路的输出端,所述放电电路在第三下电时刻对第二电容上的电压进行放电,所以在第一电源电路下电之前,放电电路将第二电容上的电压放电至零,使第二电源电路的输出端短路到接地端,而电容的第一端连接第二电源电路的输出端,第二端连接接地端,从而第二电容被短接,第二电容上的电压快速下降为零,进而氮化镓射频功放的漏极上输入的电压为零。
放电电路在第三下电时刻放电时,氮化镓射频功放的漏极上输入的电压快速下降为零,而第三下电时刻小于第一电源电路的第一下电时刻,所以在氮化镓射频功放的漏极上电压下降为零后,第一电源电路在第一下电时刻下电,氮化镓射频功放的栅极上电压下降为零,即氮化镓射频功放的栅极下电晚于漏极下电,从而满足氮化镓射频功放的下电时序要求。
第一电源电路的结构示意图可以参阅图2或图3所示,并且该图2或图3所示的第一电源电路还可以提供第四电压,其中图2所示的第一电源电路中第四电压由第一电源转换电路提供,图3所示的第一电源电路中第四电压由第二电源转换电路提供。
在本实施例中,第四电压经过分压后可以作为放电电路的预设电压,该预设电压作为放电电路放电的基准,如所述放电电路检测第二电容上的电压,在检测出所述第二电容上的电压小于放电电路的预设电压时放电,其中所述第二电容上的电压小于放电电路的预设电压的时刻是第三下电时刻。
上述所阐述的供电方法所对应的电源时序电路、电源时序电路中某个电路的结构示意图、某个电路的电路图以及电源时序电路的供电示意图请参阅图1至图11所示示意图,对此本实施例不再加以阐述。
需要说明的是,本说明书中的各个实施例均采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似的部分互相参见即可。对于方法实施例而言,由于其与装置实施例基本相似,所以描述的比较简单,相关之处参见装置实施例的部分说明即可。
最后,还需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
以上所述仅是本申请的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本申请原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本申请的保护范围。

Claims (17)

1.一种电源时序电路,其特征在于,包括:第一电源电路、第二电源电路、放电电路、多个第一电容和多个第二电容,其中:
所述第一电源电路用于提供第一电压,并且所述第一电源电路在第一下电时刻下电,且所述多个第一电容并联连接在所述第一电源电路的输出端和第一接地端之间;
所述第二电源电路用于在所述第一电源电路提供所述第一电压后上电,并提供第二电压,并且所述第二电源电路在第二下电时刻下电,其中所述第二下电时刻小于第一下电时刻;
所述多个第二电容并联连接在第二电源电路的输出端和第二接地端之间,且将所述第二电容连接所述第二电源电路的输出端的一端作为所述第二电容的第一端;
所述放电电路的输入端连接所述第二电容的第一端,用于在第三下电时刻对所述第二电容上的电压进行放电,并且将所述电压放电至零,其中所述第三下电时刻大于所述第二下电时刻,且所述第三下电时刻小于所述第一下电时刻。
2.根据权利要求1所述的电源时序电路,其特征在于,所述第一电源电路在检测到所述放电电路将所述第二电容上的电压放电至零时下电,其中所述第一电源电路检测到所述放电电路将所述第二电容上的电压放电至零的时刻是第一下电时刻。
3.根据权利要求2所述的电源时序电路,其特征在于,所述放电电路在检测到所述第二电容的电压小于放电电路的预设电压时下电,所述第二电容的电压小于所述放电电路的预设电压的时刻为第三下电时刻。
4.根据权利要求2所述的电源时序电路,其特征在于,所述第一电源电路包括:第一电源转换电路和第一控制电路,其中:
所述第一电源转换电路的第一输入端连接所述第一电源电路的输入电压,所述第一电源转换电路的第二输入端连接所述第二电容的第一端,用于当所述第一电源电路的输入电压大于所述第一电源转换电路的欠压电压时将所述第一电源电路的输入电压转换为第一电压,当所述第一电源电路的输入电压小于所述第一电源转换电路的欠压电压时将所述第二电容上的电压转换为第一电压;
所述第一电源转换电路还用于在所述第二电容上的电压小于所述第一电源转换电路的欠压电压时下电,以及用于将所述第一电源电路的输入电压转换为第三电压提供给所述第一控制电路;
所述第一控制电路在接收到第三电压后生成所述控制信号以控制所述第二电源电路开始上电。
5.根据权利要求2所述的电源时序电路,其特征在于,所述第一电源电路包括:第二电源转换电路、第二控制电路、转换电路和输出选择电路,其中:
所述第二电源转换电路的输入端连接所述第一电源电路的输入电压,用于将所述第一电源电路的输入电压转换为第一电压,在所述第一电源电路的输入电压小于所述第二电源转换电路的欠压电压时下电,以及用于将所述第一电源电路的输入电压转换为第三电压提供给所述第二控制电路,其中第二电源转换电路的欠压电压小于第二电源电路的欠压电压;
所述第二控制电路在接收到第三电压后生成控制信号以控制所述第二电源电路开始上电;
所述转换电路的输入端连接所述第二电容的第一端,用于将所述第二电容上的电压转换为第一电压,以及用于在所述第二电容上的电压小于所述转换电路的欠压电压时下电,其中所述第二电容上的电压小于所述转换电路的欠压电压时刻是第一下电时刻,且在所述第二电容上的电压小于所述转换电路的欠压电压时刻,所述第二电容上的电压为零;
所述输出选择电路的第一输入端连接所述第二电源转换电路的输出端,所述输出选择电路的第二输入端连接所述转换电路的输出端,用于在所述第二电源转换电路转换出第一电压时输出所述第二电源转换电路转换出的第一电压,以及用于在所述第二电源转换电路下电时输出所述转换电路转换出的第一电压。
6.根据权利要求5所述的电源时序电路,其特征在于,所述第一电源电路还包括:第三控制电路,其中所述第三控制电路的输入端连接在所述第二电容的第一端上,用于将所述第二电容上的电压转换为第四电压提供给所述放电电路;
所述放电电路在检测到所述第二电容的电压小于放电电路的预设电压时下电,所述第二电容的电压小于所述放电电路的预设电压的时刻为第三下电时刻,且所述转换电路的欠压电压小于所述放电电路的预设电压。
7.根据权利要求5所述的电源时序电路,其特征在于,所述转换电路还用于将所述第二电容上的电压转换为第四电压提供给所述放电电路;
所述放电电路在检测到所述第二电容的电压小于放电电路的预设电压时下电,所述第二电容的电压小于所述放电电路的预设电压的时刻为第三下电时刻,且所述转换电路的欠压电压小于所述放电电路的预设电压。
8.根据权利要求6或7所述的电源时序电路,其特征在于,所述放电电路包括放电检测电路和耗电电路,其中,
所述放电检测电路用于检测所述第二电容的电压是否小于所述放电电路的预设电压,在检测到所述第二电容的电压小于所述放电电路的预设电压时发送放电信号至所述耗电电路;
所述耗电电路用于在接收到所述放电信号后,将所述第二电容上的电压放电至零。
9.根据权利要求8所述的电源时序电路,其特征在于,所述放电检测电路包括比较器、分压电阻和第一电阻,其中,
所述比较器的反相输入端通过所述第一电阻连接在所述第二电容的第一端上,所述比较器的正相输入端通过所述分压电阻输入所述第四电压,所述比较器的输出端作为所述放电检测电路的输出端。
10.根据权利要求9所述的电源时序电路,其特征在于,所述耗电电路包括:第二电阻、第三电阻、第四电阻、第五电阻、第六电阻、第七电阻、第一NPN型三极管、第二NPN型三极管、第一MOS_SGD管和第二MOS_SGD管,其中,
所述第一NPN型三极管的基极通过所述第二电阻连接在所述比较器的输出端,所述第一NPN型三极管的集电极通过所述第三电阻连接在所述第二电容的第一端上,所述第一NPN型三极管的发射极连接接地端;
所述第二NPN型三极管的基极通过所述第四电阻连接在所述第一NPN型三极管的集电极上,所述第二NPN型三极管的集电极通过所述第五电阻连接在所述第二电容的第一端上,所述第二NPN型三极管的发射极连接接地端;
所述第一MOS_SGD管的G4引脚通过所述第六电阻连接在所述第二NPN型三极管的集电极,所述第一MOS_SGD管的S33引脚、S22引脚和S11引脚连接接地端,所述第一MOS_SGD管的804引脚、703引脚、602引脚和501引脚连接在所述第二电容的第一端上;
所述第二MOS_SGD管的G4引脚通过所述第七电阻连接在所述第二NPN型三极管的集电极,所述第二MOS_SGD管的S33引脚、S22引脚和S11引脚连接接地端,所述第二MOS_SGD管的804引脚、703引脚、602引脚和501引脚连接在所述第二电容的第一端上。
11.根据权利要求5、6和7中任意一项所述的电源时序电路,其特征在于,所述选择电路包括:第一二极管和第二二极管,其中所述第一二极管阳极和所述第二二极管的阳极连接,阳极的连接点作为所述选择电路的输出端,所述第一二极管的阴极连接所述第二电源转换电路的输出端,所述第二二极管的阴极连接所述转换电路的输出端。
12.根据权利要求1至7任意一项所述的电源时序电路,其特征在于,所述第一电源电路和所述第二电源电路共用同一个输入端。
13.根据权利要求1至7任意一项所述的电源时序电路,其特征在于,所述第二电源电路在第二电源电路的输入电压小于第二电源电路的欠压电压时下电,其中第二电源电路的输入电压小于第二电源电路的欠压电压的时刻是所述第二下电时刻。
14.一种供电方法,其特征在于,包括:
第一电源电路上电,并提供第一电压;
在所述第一电源电路提供第一电压后,第二电源电路上电,并提供第二电压;
所述第二电源电路在第二下电时刻下电,所述第一电源电路在第一下电时刻下电,其中所述第二下电时刻小于所述第一下电时刻;
放电电路在第三下电时刻对第二电容上的电压进行放电,且将所述第二电容上的电压放电至零,其中所述第三下电时刻大于所述第二下电时刻,且所述第三下电时刻小于所述第一下电时刻,放电电路的输入端连接第二电容的第一端,且所述第二电容的第一端连接所述第二电源电路的输出端,第二电容的第二端连接接地端。
15.根据权利要求14所述的供电方法,其特征在于,所述第二电源电路在第二下电时刻下电,所述第一电源电路在第一下电时刻下电包括:所述第二电源电路检测所述第二电源电路的输入电压,在检测出所述第二电源电路的输入电压小于第二电源电路的欠压电压时下电;
所述第一电源电路检测到所述放电电路将所述第二电容上的电压放电至零时下电,其中所述第一电源电路检测到所述放电电路将所述第二电容上的电压放电至零的时刻是第一下电时刻。
16.根据权利要求15所述的供电方法,其特征在于,在所述第一电源电路提供第一电压后,第二电源电路上电包括:
所述第二电源电路在接收到第一电源电路发送的控制信号后,开始上电。
17.根据权利要求16所述的供电方法,其特征在于,所述放电电路在第三下电时刻对第二电容上的电压进行放电,且将所述第二电容上的电压放电至零包括:
所述放电电路检测所述第二电容的电压是否小于放电电路的预设电压,在检测出所述第二电容的电压小于放电电路的预设电压时对第二电容上的电压进行放电,且将所述第二电容上的电压放电至零,其中所述第二电容的电压小于放电电路的预设电压的时刻是第三下电时刻。
CN201310253656.XA 2013-06-24 2013-06-24 一种电源时序电路及供电方法 Active CN103368750B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201310253656.XA CN103368750B (zh) 2013-06-24 2013-06-24 一种电源时序电路及供电方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201310253656.XA CN103368750B (zh) 2013-06-24 2013-06-24 一种电源时序电路及供电方法

Publications (2)

Publication Number Publication Date
CN103368750A CN103368750A (zh) 2013-10-23
CN103368750B true CN103368750B (zh) 2016-08-10

Family

ID=49369347

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201310253656.XA Active CN103368750B (zh) 2013-06-24 2013-06-24 一种电源时序电路及供电方法

Country Status (1)

Country Link
CN (1) CN103368750B (zh)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103904983B (zh) * 2014-04-10 2016-04-20 西北工业大学 多电飞机用电机驱动系统上下电时序管理电路
CN107306119B (zh) 2016-04-19 2020-10-23 上海诺基亚贝尔股份有限公司 用于氮化镓GaN器件的电路系统和方法
CN207117578U (zh) * 2017-04-07 2018-03-16 深圳市大疆创新科技有限公司 保护电路
CN107086783B (zh) * 2017-05-31 2023-08-22 四川巧夺天工信息安全智能设备有限公司 一种大功率开关电路
CN108153370A (zh) * 2017-12-28 2018-06-12 杭州迪普科技股份有限公司 一种下电时序控制装置及方法
CN109992030B (zh) * 2017-12-29 2021-08-24 中兴通讯股份有限公司 一种下电时序电路、电源系统以及控制方法
CN110048677B (zh) * 2018-01-16 2023-08-08 中兴通讯股份有限公司 一种功放供电控制方法及装置
CN110739915B (zh) * 2018-07-19 2021-11-23 中兴通讯股份有限公司 一种功放供电装置、方法及计算机存储介质
CN109164746A (zh) * 2018-11-14 2019-01-08 上海英恒电子有限公司 一种下电时序控制电路及电源电路
CN109547720B (zh) * 2018-12-17 2024-01-30 深圳市金锐显数码科技有限公司 一种电视机板卡初次级电容放电检测电路
CN113037508B (zh) * 2019-12-24 2022-10-25 华为技术有限公司 一种下电控制电路以及下电控制方法
CN111884498B (zh) * 2020-08-28 2022-04-01 上海中兴易联通讯股份有限公司 一种室分系统多路电源下电时序控制电路及其方法
CN112510693B (zh) * 2020-11-25 2022-07-26 明峰医疗系统股份有限公司 一种用于ct机的配电方法和系统
CN113517868B (zh) * 2021-09-13 2021-12-14 深圳金信诺高新技术股份有限公司 负压保护电路

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101894517A (zh) * 2009-05-21 2010-11-24 株式会社半导体能源研究所 电子电路、显示装置、电子设备以及电子电路的驱动方法
CN102064047A (zh) * 2010-11-23 2011-05-18 国网电力科学研究院 适用于高压直流场合的继电器和开关管并联电路
CN102770902A (zh) * 2010-02-26 2012-11-07 株式会社半导体能源研究所 显示设备及其驱动方法
CN102835028A (zh) * 2010-04-09 2012-12-19 株式会社半导体能源研究所 分压器电路

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8581625B2 (en) * 2011-05-19 2013-11-12 Semiconductor Energy Laboratory Co., Ltd. Programmable logic device

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101894517A (zh) * 2009-05-21 2010-11-24 株式会社半导体能源研究所 电子电路、显示装置、电子设备以及电子电路的驱动方法
CN102770902A (zh) * 2010-02-26 2012-11-07 株式会社半导体能源研究所 显示设备及其驱动方法
CN102835028A (zh) * 2010-04-09 2012-12-19 株式会社半导体能源研究所 分压器电路
CN102064047A (zh) * 2010-11-23 2011-05-18 国网电力科学研究院 适用于高压直流场合的继电器和开关管并联电路

Also Published As

Publication number Publication date
CN103368750A (zh) 2013-10-23

Similar Documents

Publication Publication Date Title
CN103368750B (zh) 一种电源时序电路及供电方法
CN101860206B (zh) 三电平降压型变换器
CN104767270B (zh) 一种具有负载检测功能的移动充电电源
CN104009529A (zh) 控制电路、电池供电装置和控制方法
CN103683933B (zh) 非反向—升降压两用型直流转直流数字控制系统
CN206564475U (zh) 一种充电电路、终端设备及充电系统
CN205070791U (zh) 一种开关电源的自供电电路
CN107222028A (zh) 一种用电信息采集设备停电上报实现方法及电路
CN104009633B (zh) 一种电流连续型高增益dc-dc变换器电路
CN105301381A (zh) 自动浪涌测试系统及测试方法
CN205490115U (zh) 一种开关电源电路
CN104332958B (zh) 一种过压保护电路及方法
CN106787739A (zh) 产生时序的供电控制电路和电源电路
CN101944856A (zh) 一种原边控制的开关电源的控制电路
CN105553002B (zh) 一种移动电源的充放电管理方法及集成电路
CN204408184U (zh) 一种Boost型DC-DC转换器同步功率管限流电路
CN107742971A (zh) 一种驱动电路及开关电源电路
CN109941124A (zh) 充电桩及其充电模块和充电稳压控制方法
CN104539145A (zh) 一种Boost型DC-DC转换器同步功率管限流电路
CN104852562A (zh) 一种开关电源芯片的低损耗通用启动电路
CN207884283U (zh) 抗过压浪涌装置
CN104348248A (zh) 启动电路及电子装置
CN205811657U (zh) 一种具备脉冲充电的交直流切换电源
CN104009625A (zh) 响应于电容器上电荷来确定信号的特征
CN205753625U (zh) 可调性强的自动切换电源

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
TR01 Transfer of patent right

Effective date of registration: 20211104

Address after: 518043 No. 01, 39th floor, building a, antuoshan headquarters building, No. 33, antuoshan Sixth Road, Xiang'an community, Xiangmihu street, Futian District, Shenzhen, Guangdong Province

Patentee after: Huawei Digital Energy Technology Co.,Ltd.

Address before: 518129 Bantian HUAWEI headquarters office building, Longgang District, Guangdong, Shenzhen

Patentee before: HUAWEI TECHNOLOGIES Co.,Ltd.

TR01 Transfer of patent right