CN103095274B - 重置/重启电路 - Google Patents

重置/重启电路 Download PDF

Info

Publication number
CN103095274B
CN103095274B CN201110369134.7A CN201110369134A CN103095274B CN 103095274 B CN103095274 B CN 103095274B CN 201110369134 A CN201110369134 A CN 201110369134A CN 103095274 B CN103095274 B CN 103095274B
Authority
CN
China
Prior art keywords
signal
coupled
node
reset
activation
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201110369134.7A
Other languages
English (en)
Other versions
CN103095274A (zh
Inventor
黄锦铭
盛鑫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Quanta Computer Inc
Original Assignee
Quanta Computer Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Quanta Computer Inc filed Critical Quanta Computer Inc
Publication of CN103095274A publication Critical patent/CN103095274A/zh
Application granted granted Critical
Publication of CN103095274B publication Critical patent/CN103095274B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/24Resetting means
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • G06F9/4403Processor initialisation
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof

Abstract

一种重置/重启(Reset?and?Reboot)电路,应用于X86手持式电子装置,其应用:第一电平控制单元;开关,回应于重置重启事件为导通以致能控制讯号;第二电平控制单元,回应于致能的控制讯号为导通以致能输出节点上的输出讯号;及逻辑单元,回应于致能的输出讯号非致能驱动讯号。其中,X86手持式电子装置受控于非致能的驱动讯号为重置,X86手持式电子装置的嵌入式控制器还于重置后提供致能的重启讯号。第一电平控制单元还回应于致能的重启讯号,非致能输出讯号。

Description

重置/重启电路
技术领域
本发明涉及一种重置/重启(Reset and Reboot)电路,特别是涉及一种应用在X86手持式电子装置中的重置/重启电路。
背景技术
在科技发展日新月异的现今时代,手持式电子装置,例如是笔记型计算机、平板计算机、智能型手机等,已广为人们所接受,以便利人们的生活。随着人们对手持式装置运算能力的需求日渐提升,许多传统针对一般桌上型计算机应用场合所设计的电子装置逐渐地被人们应用在手持式装置的应用场合中。举例来说,在现有产品中,美商Intel的X86系列处理器(原为针对桌上型计算机应用场合所设计的处理器)亦被广泛地被应用为手持式电子装置中。
一般来说,在应用X86系列处理器的手持式电子装置中,往往并未提供任何可针对系统进行重置及重启(Reset and Reboot)的实体开关。据此,如何针对应用X86系列处理器的手持式电子装置设计出重置及重启机制,为业界不断致力方向之一。
发明内容
本发明涉及一种重置/重启(Reset and Reboot)电路,其是应用于具有嵌入式控制器(Embedded Controller,EC)的X86手持式电子装置中。本发明相关的重置/重启电路回应于重置重启事件致能控制讯号,并回应于致能的控制讯号提供致能的输出讯号,藉此驱动EC重置X86手持式电子装置,其中EC还于延迟一段延迟时间后,提供致能的重启讯号。本发明相关的重置/重启电路还回应于致能的重启讯号来非致能输出讯号。据此,相较于传统应用X86系列处理器的手持式电子装置,本发明相关的重置/重启电路具有可有效地针对使用X86系统处理器的手持式电子装置提供重置/重启功能的优点。
根据本发明提出一种重置/重启电路,应用于X86手持式电子装置中,其中包括嵌入式控制器(Embedded Controller,EC)。重置/重启电路包括输出节点、第一、第二节点、第一、第二电平控制单元及开关。输出节点具有输出讯号;第一节点耦接至EC;第二节点具有控制讯号。第一电平控制单元耦接至第一节点及输出节点。开关耦接至第二节点,并回应于重置重启事件为导通,以致能控制讯号。第二电平控制单元耦接至第二节点及输出节点,并回应于致能的控制讯号为导通,以致能输出讯号。逻辑单元回应于致能的输出讯号非致能驱动讯号。X86手持式电子装置受控于非致能的驱动讯号为重置,EC还于重置后提供致能的重启讯号至第一节点。第一电平控制单元还回应于致能的重启讯号,非致能输出讯号。
为了对本发明的上述及其他方面有更佳的了解,下文特举较佳实施例,并结合附图详细说明如下。
附图说明
图1绘示了本发明实施例的重置/重启电路的方块图。
图2绘示了图1的重置/重启电路1的相关讯号时序图。
图3绘示了本发明实施例的重置/重启电路的另一方块图。
附图符号说明
100、100′:手持式电子装置
102、102’:嵌入式控制器
1、1′:重置/重启电路
11、13:电平控制单元
15、15′:开关
17、17′:逻辑单元
Na:输出节点
Nb、Nc:节点
Nd:中间节点
T1-T4、T1′-T4′:晶体管
R1-R5、R1′-R5′:电阻
具体实施方式
请参照图1,其绘示了本发明实施例的重置/重启电路的方块图。重置/重启(Reset and Reboot)电路1应用于手持式电子装置100中,其可以笔记型计算机、平版计算机、智能型手机等形式来实现。进一步来说,手持式电子装置100应用Intel的X86系列处理器来做为中央处理器,而其中还包括嵌入式控制器(Embedded Controller,EC)102。
重置/重启电路1包括输出节点Na、节点Nb、Nc、电阻R1、R3、R4、R5、电平控制单元11、13、开关15及逻辑单元17。输出节点Na上具有输出讯号Sa,且输出节点Na经由电阻R4接收供电参考电压VDD。节点Nb耦接至EC 102,以接收EC 102提供的重启讯号Sb,而节点Nc具有控制讯号Sc。举例来说,重启讯号Sb为EC 102所提供的讯号,例如是main on讯号。
电平控制单元11耦接至节点Nb及输出节点Na。举例来说,电平控制单元11包括晶体管T1、T2、电阻R2及中间节点Nd,其中晶体管T1及T2可以N型金属氧化物半导体(Metal Oxide Semiconductor,MOS)晶体管来实现。进一步的说,晶体管T1的栅极经由电阻R1耦接至节点Nb,源极接收接地参考电压VSS,漏极耦接至内部节点Nd。晶体管T2的栅极耦接至内部节点Nd,源极接收接地参考电压VSS,漏极耦接至输出节点Na。电阻R1的一端接收接地参考电压VSS,另一端耦接至中间节点Nd。
开关15的一端耦接至节点Nc,另一端接收接地参考电压VSS;开关15回应于重置重启事件为导通,以提供接地参考电压VSS至节点Nc,藉此使控制讯号Sc为致能。举例来说,开关15为使用者接口实体开关,而此重置重启事件例如为使用者按下开关,以对应地导通开关15的操作事件。
电平控制单元13耦接至节点Nc及输出节点Na。举例来说,电平控制单元13包括晶体管T3,其是以P型MOS晶体管来实现。进一步的说,晶体管T3的栅极耦接至节点Nc,漏极接收接地参考电压,源极耦接至输出节点Na。
逻辑单元17耦接至输出节点Na,以接收输出讯号Sa,并据以提供驱动讯号Sd。举例来说,逻辑单元17可以与门(And Gate)来实现,其第一及第二输入端分别接收供电参考电压VDD及输出讯号Sa,输出端用以提供驱动讯号Sd。
请参照图2,其绘示了图1的重置/重启电路1的相关讯号时序图。当重置重启事件触发时(例如触发于时点Tx),开关15为导通,以提供接地参考电压VSS至节点Nc,使得控制讯号Sc的电平在一段操作期间Px中对应至接地参考电压VSS。
电平控制单元13回应于对应至接地参考电压VSS的控制讯号Sc为导通,以在操作期间Px中将输出节点Na上的输出讯号Sa拉低至接地参考电压VSS,藉此致能输出讯号Sa。逻辑单元17回应于对应至接地参考电压VSS的输出讯号Sa,在操作期间Px中提供非致能(即是对应至接地参考电压VSS)的驱动讯号Sd至EC 102。举例来说,驱动讯号Sd例如为手持式电子装置100(包括EC 102)的供电讯号。换言之,当驱动讯号Sd对应至接地参考电压VSS时,手持式电子装置100对应地被停止供电(Power Off)。
使用者的重置重启事件是在时点Tx起延迟操作期间Px之后的时点Ty终止,据此开关15对应地为断路,以终止提供接地参考电压VSS至节点Nc的操作,使得控制讯号Sc的电平经由电阻R5被偏压至供电参考电压VDD。
电平控制单元13回应于对应至供电参考电压VDD的控制讯号Sc为关闭,以终止其将输出节点Na上的输出讯号Sa拉低至接地参考电压VSS的操作,使得输出讯号Sa的电平经由电阻R4再次地被偏压至供电参考电压VDD。逻辑单元17回应于对应至供电参考电压VDD的输出讯号Sa,提供致能(即是对应至供电参考电压VDD)的驱动讯号Sd至EC 102。回应于对应至供电参考电压VDD的驱动讯号Sd,手持式电子装置100再次地被供电,而手持式电子装置100对应地进行开机程序操作。换言之,经由前述操作期间Px中的停止供电操作,来针对手持式电子装置100进行机械式重置(Mechanical Reset)。
在开机程序中,EC 102提供的重启讯号Sb(例如为main on讯号)对应地由接地参考电压VSS提升至供电参考电压VDD。回应于对应至供电参考电压VDD的重启讯号Sb,电平控制单元11中的晶体管T1为导通,以将中间节点Nd的电压拉低至接地参考电压VSS。回应于对应至接地参考电压VSS,晶体管T2为截止,以中断节点Na的电平拉低路径。
在一个例子中,本实施例的重置/重启电路1还包括晶体管T4,其与晶体管T2及中间节点Nd形成电平维持单元,以回应于致能(即是对应至接地参考电压VSS)的输出讯号Sa,持续地控制输出讯号Sa持续地为致能。进一步来说,晶体管T4可以P型MOS晶体管来实现,其栅极耦接至输出节点Na,漏极耦接至中间节点Nd,源极经由电阻R3接收供电参考电压VDD。
当输出电压Sa对应至接地参考电压VSS时,晶体管T4对应地为导通,以将中间节点Nd持续地偏压至高电平电压,藉此导通晶体管T2并持续地将输出节点Na偏压至接地参考电压VSS。
在本实施例中,虽仅以重置/重启电路1中的各晶体管T1-T4以MOS晶体管来实现的情形为例做说明,但是本实施例的重置/重启电路1并不局限于此。在其他例子中,重置/重启电路1’中的晶体管T1’及T2’亦可以NPN双载子接面晶体管(Bipolar Junction Transistor,BJT)来实现,而晶体管T3’及T4’亦可以PNP BJT来实现,如图3所示。
本发明实施例的重置/重启电路应用于具有嵌入式控制器(EmbeddedController,EC)的X86手持式电子装置中。本实施例的重置/重启电路回应于重置重启事件致能控制讯号,并回应于致能的控制讯号提供致能的输出讯号,藉此驱动EC重置X86手持式电子装置,其中EC还于延迟一段延迟时间后,提供致能的重启讯号。本实施例的重置/重启电路还回应于致能的重启讯号来非致能输出讯号。据此,相较于传统应用X86系列处理器的手持式电子装置,本发明相关的重置/重启电路具有可有效地针对使用X86系统处理器的手持式电子装置提供重置/重启功能的优点。
综上所述,虽然本发明已以较佳实施例揭示如上,然其并非用以限定本发明。本领域的技术人员,在不脱离本发明的精神和范围的前提下,可作各种的更动与润饰。因此,本发明的保护范围是以本发明的权利要求为准。

Claims (6)

1.一种重置/重启电路,应用于一X86手持式电子装置中,其中该X86手持式电子装置包括一嵌入式控制器,该重置/重启电路包括:
一输出节点,具有一输出讯号;
一第一节点,耦接至该嵌入式控制器;
一第一电平控制单元,耦接至该第一节点及该输出节点;
一第二节点,具有一控制讯号;
一开关,耦接至该第二节点,该开关回应于一重置重启事件为导通,以致能该控制讯号;
一第二电平控制单元,耦接至该第二节点及该输出节点,该第二电平控制单元回应于致能的该控制讯号为导通,以致能该输出讯号;以及
一逻辑单元,回应于致能的该输出讯号非致能一驱动讯号;
其中,该X86手持式电子装置受控于非致能的该驱动讯号为重置,该嵌入式控制器还于重置后提供致能的一重启讯号至该第一节点;
其中,该第一电平控制单元还回应于致能的该重启讯号,非致能该输出讯号。
2.如权利要求1所述的重置/重启电路,其中该第一电平控制单元包括:
一内部节点;
一电阻,一端耦接于该内部节点,另一端接收一低电平参考电压;
一第一晶体管,栅极接收该重启讯号,第一输入端耦接至该内部节点,第二输入端接收该低电平参考电压;及
一第二晶体管,栅极耦接至该内部节点,第一输入端耦接至该输出节点,第二输入端接收该低电平参考电压。
3.如权利要求1所述的重置/重启电路,其中该第二电平控制单元包括:
一第三晶体管,栅极耦接至该第二节点以接收该控制讯号,第一输入端耦接至该输出节点,第二输入端接收一低电平参考电压。
4.如权利要求1所述的重置/重启电路,还包括:
一电平维持单元,回应于致能的该输出讯号为致能,以控制该输出讯号持续地为致能。
5.如权利要求4所述的重置/重启电路,其中该电平维持单元包括:
一内部节点;
一第四晶体管,栅极耦接至该输出节点以接收该输出讯号,第一输入端接收一第二电压,第二输入端耦接至该内部节点;及
一第二晶体管,栅极耦接至该内部节点,第一输入端耦接至该输出节点,第二输入端接收低电平参考电压。
6.如权利要求1所述的重置/重启电路,其中该逻辑单元包括:
一与门,用以根据该输出讯号及一高电平参考电压来提供该驱动讯号。
CN201110369134.7A 2011-10-28 2011-11-18 重置/重启电路 Expired - Fee Related CN103095274B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
TW100139439 2011-10-28
TW100139439A TWI463295B (zh) 2011-10-28 2011-10-28 重置/重啟電路

Publications (2)

Publication Number Publication Date
CN103095274A CN103095274A (zh) 2013-05-08
CN103095274B true CN103095274B (zh) 2015-03-25

Family

ID=48173678

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201110369134.7A Expired - Fee Related CN103095274B (zh) 2011-10-28 2011-11-18 重置/重启电路

Country Status (3)

Country Link
US (1) US8880863B2 (zh)
CN (1) CN103095274B (zh)
TW (1) TWI463295B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104333359B (zh) * 2014-10-13 2017-07-14 成都云卫康医疗科技有限公司 适用于智能手环的微处理系统多条件重启保护电路

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1479210A (zh) * 2002-08-28 2004-03-03 阳庆电子股份有限公司 Mcu与无线区域网路的相容介面装置

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3684590B2 (ja) * 1994-04-25 2005-08-17 カシオ計算機株式会社 リセット制御装置及びリセット制御方法
US5723987A (en) * 1996-06-06 1998-03-03 Intel Corporation Level shifting output buffer with p channel pulldown transistors which are bypassed
JPH1141074A (ja) * 1997-07-24 1999-02-12 Toshiba Corp 半導体集積回路
EP1106981A3 (en) * 1999-12-09 2002-07-24 Texas Instruments Incorporated Capacitive transducer
TW573399B (en) * 2002-11-20 2004-01-21 Pixart Imaging Inc Reset pulse generation device
US8051272B2 (en) * 2006-05-15 2011-11-01 Samsung Electronics Co., Ltd. Method and system for generating addresses for a processor
TWI325561B (en) * 2006-11-23 2010-06-01 Ite Tech Inc Embedded controller and computer system using the same
CN101206516B (zh) * 2006-12-19 2012-05-30 鸿富锦精密工业(深圳)有限公司 计算机系统重置装置

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1479210A (zh) * 2002-08-28 2004-03-03 阳庆电子股份有限公司 Mcu与无线区域网路的相容介面装置

Also Published As

Publication number Publication date
US20130111200A1 (en) 2013-05-02
US8880863B2 (en) 2014-11-04
TWI463295B (zh) 2014-12-01
TW201317753A (zh) 2013-05-01
CN103095274A (zh) 2013-05-08

Similar Documents

Publication Publication Date Title
JP5941135B2 (ja) Usbインターフェースを有する電子機器及びそのusb通信の起動方法
US9152215B2 (en) Power control circuit and electronic device
WO2017059706A1 (zh) 电源休眠与唤醒电路
WO2018058902A1 (zh) 显示控制电路及其显示控制方法以及显示装置
CN103853301A (zh) 服务器系统及其自动重置方法
US20120169140A1 (en) Forced shutdown circuit
CN103095274B (zh) 重置/重启电路
KR20120105197A (ko) 휴대 단말기의 리셋 회로 및 리셋 방법
WO2016110000A1 (zh) 单板掉电重启的调整方法、装置及系统
TWI461897B (zh) 電源控制裝置及電子裝置
US7350089B2 (en) System for memory hot swap
TW201308063A (zh) 節能管理電路
CN203747778U (zh) 一种系统供电电路
CN201242718Y (zh) 自动开机装置
TW201348945A (zh) 電源控制系統及方法
CN114389590A (zh) 单按键开关机装置、开关机方法及远程重启方法
CN101625588A (zh) Pwm控制器供电电路
CN106293780A (zh) 基于uefi bios实现计算机自动开关机的方法
CN205540548U (zh) 一种自适应at电源和atx电源的计算机开机电路
CN210157162U (zh) 一种实现硬件复位的按键组合电路
CN103901989A (zh) 基于Android系统的开关机实现方法及装置
CN106484064B (zh) 一种单片机系统的电源控制电路
TWI530801B (zh) 電子裝置
CN102749854A (zh) 电子装置及其电路板
CN103984402A (zh) 显示卡频率控制系统及频率控制方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20150325